ca9e7e81a9c5b9afc9be20acdc52d1e157ddfcad
[linux-drm-fsl-dcu.git] / drivers / video / riva / rivafb-i2c.c
1 /*
2  * linux/drivers/video/riva/fbdev-i2c.c - nVidia i2c
3  *
4  * Maintained by Ani Joshi <ajoshi@shell.unixbox.com>
5  *
6  * Copyright 2004 Antonino A. Daplas <adaplas @pol.net>
7  *
8  * Based on radeonfb-i2c.c
9  *
10  * This file is subject to the terms and conditions of the GNU General Public
11  * License.  See the file COPYING in the main directory of this archive
12  * for more details.
13  */
14
15 #include <linux/module.h>
16 #include <linux/kernel.h>
17 #include <linux/delay.h>
18 #include <linux/pci.h>
19 #include <linux/fb.h>
20 #include <linux/jiffies.h>
21
22 #include <asm/io.h>
23
24 #include "rivafb.h"
25 #include "../edid.h"
26
27 static void riva_gpio_setscl(void* data, int state)
28 {
29         struct riva_i2c_chan    *chan = data;
30         struct riva_par         *par = chan->par;
31         u32                     val;
32
33         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1);
34         val = VGA_RD08(par->riva.PCIO, 0x3d5) & 0xf0;
35
36         if (state)
37                 val |= 0x20;
38         else
39                 val &= ~0x20;
40
41         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1);
42         VGA_WR08(par->riva.PCIO, 0x3d5, val | 0x1);
43 }
44
45 static void riva_gpio_setsda(void* data, int state)
46 {
47         struct riva_i2c_chan    *chan = data;
48         struct riva_par         *par = chan->par;
49         u32                     val;
50
51         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1);
52         val = VGA_RD08(par->riva.PCIO, 0x3d5) & 0xf0;
53
54         if (state)
55                 val |= 0x10;
56         else
57                 val &= ~0x10;
58
59         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1);
60         VGA_WR08(par->riva.PCIO, 0x3d5, val | 0x1);
61 }
62
63 static int riva_gpio_getscl(void* data)
64 {
65         struct riva_i2c_chan    *chan = data;
66         struct riva_par         *par = chan->par;
67         u32                     val = 0;
68
69         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base);
70         if (VGA_RD08(par->riva.PCIO, 0x3d5) & 0x04)
71                 val = 1;
72
73         val = VGA_RD08(par->riva.PCIO, 0x3d5);
74
75         return val;
76 }
77
78 static int riva_gpio_getsda(void* data)
79 {
80         struct riva_i2c_chan    *chan = data;
81         struct riva_par         *par = chan->par;
82         u32                     val = 0;
83
84         VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base);
85         if (VGA_RD08(par->riva.PCIO, 0x3d5) & 0x08)
86                 val = 1;
87
88         return val;
89 }
90
91 static int riva_setup_i2c_bus(struct riva_i2c_chan *chan, const char *name,
92                               unsigned int i2c_class)
93 {
94         int rc;
95
96         strcpy(chan->adapter.name, name);
97         chan->adapter.owner             = THIS_MODULE;
98         chan->adapter.id                = I2C_HW_B_RIVA;
99         chan->adapter.class             = i2c_class;
100         chan->adapter.algo_data         = &chan->algo;
101         chan->adapter.dev.parent        = &chan->par->pdev->dev;
102         chan->algo.setsda               = riva_gpio_setsda;
103         chan->algo.setscl               = riva_gpio_setscl;
104         chan->algo.getsda               = riva_gpio_getsda;
105         chan->algo.getscl               = riva_gpio_getscl;
106         chan->algo.udelay               = 40;
107         chan->algo.timeout              = msecs_to_jiffies(2);
108         chan->algo.data                 = chan;
109
110         i2c_set_adapdata(&chan->adapter, chan);
111
112         /* Raise SCL and SDA */
113         riva_gpio_setsda(chan, 1);
114         riva_gpio_setscl(chan, 1);
115         udelay(20);
116
117         rc = i2c_bit_add_bus(&chan->adapter);
118         if (rc == 0)
119                 dev_dbg(&chan->par->pdev->dev, "I2C bus %s registered.\n", name);
120         else {
121                 dev_warn(&chan->par->pdev->dev,
122                          "Failed to register I2C bus %s.\n", name);
123                 chan->par = NULL;
124         }
125
126         return rc;
127 }
128
129 void riva_create_i2c_busses(struct riva_par *par)
130 {
131         par->bus = 3;
132
133         par->chan[0].par        = par;
134         par->chan[1].par        = par;
135         par->chan[2].par        = par;
136
137         par->chan[0].ddc_base = 0x3e;
138         par->chan[1].ddc_base = 0x36;
139         par->chan[2].ddc_base = 0x50;
140         riva_setup_i2c_bus(&par->chan[0], "BUS1", 0);
141         riva_setup_i2c_bus(&par->chan[1], "BUS2", I2C_CLASS_HWMON);
142         riva_setup_i2c_bus(&par->chan[2], "BUS3", 0);
143 }
144
145 void riva_delete_i2c_busses(struct riva_par *par)
146 {
147         if (par->chan[0].par)
148                 i2c_del_adapter(&par->chan[0].adapter);
149         par->chan[0].par = NULL;
150
151         if (par->chan[1].par)
152                 i2c_del_adapter(&par->chan[1].adapter);
153         par->chan[1].par = NULL;
154
155         if (par->chan[2].par)
156                 i2c_del_adapter(&par->chan[2].adapter);
157         par->chan[2].par = NULL;
158 }
159
160 int riva_probe_i2c_connector(struct riva_par *par, int conn, u8 **out_edid)
161 {
162         u8 *edid = NULL;
163
164         edid = fb_ddc_read(&par->chan[conn-1].adapter);
165
166         if (out_edid)
167                 *out_edid = edid;
168         if (!edid)
169                 return 1;
170
171         return 0;
172 }
173