Merge branches 'pm-cpufreq', 'pm-cpuidle', 'pm-devfreq', 'pm-opp' and 'pm-tools'
[linux-drm-fsl-dcu.git] / drivers / gpu / drm / radeon / radeon_gart.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <drm/drmP.h>
29 #include <drm/radeon_drm.h>
30 #include "radeon.h"
31
32 /*
33  * GART
34  * The GART (Graphics Aperture Remapping Table) is an aperture
35  * in the GPU's address space.  System pages can be mapped into
36  * the aperture and look like contiguous pages from the GPU's
37  * perspective.  A page table maps the pages in the aperture
38  * to the actual backing pages in system memory.
39  *
40  * Radeon GPUs support both an internal GART, as described above,
41  * and AGP.  AGP works similarly, but the GART table is configured
42  * and maintained by the northbridge rather than the driver.
43  * Radeon hw has a separate AGP aperture that is programmed to
44  * point to the AGP aperture provided by the northbridge and the
45  * requests are passed through to the northbridge aperture.
46  * Both AGP and internal GART can be used at the same time, however
47  * that is not currently supported by the driver.
48  *
49  * This file handles the common internal GART management.
50  */
51
52 /*
53  * Common GART table functions.
54  */
55 /**
56  * radeon_gart_table_ram_alloc - allocate system ram for gart page table
57  *
58  * @rdev: radeon_device pointer
59  *
60  * Allocate system memory for GART page table
61  * (r1xx-r3xx, non-pcie r4xx, rs400).  These asics require the
62  * gart table to be in system memory.
63  * Returns 0 for success, -ENOMEM for failure.
64  */
65 int radeon_gart_table_ram_alloc(struct radeon_device *rdev)
66 {
67         void *ptr;
68
69         ptr = pci_alloc_consistent(rdev->pdev, rdev->gart.table_size,
70                                    &rdev->gart.table_addr);
71         if (ptr == NULL) {
72                 return -ENOMEM;
73         }
74 #ifdef CONFIG_X86
75         if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480 ||
76             rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) {
77                 set_memory_uc((unsigned long)ptr,
78                               rdev->gart.table_size >> PAGE_SHIFT);
79         }
80 #endif
81         rdev->gart.ptr = ptr;
82         memset((void *)rdev->gart.ptr, 0, rdev->gart.table_size);
83         return 0;
84 }
85
86 /**
87  * radeon_gart_table_ram_free - free system ram for gart page table
88  *
89  * @rdev: radeon_device pointer
90  *
91  * Free system memory for GART page table
92  * (r1xx-r3xx, non-pcie r4xx, rs400).  These asics require the
93  * gart table to be in system memory.
94  */
95 void radeon_gart_table_ram_free(struct radeon_device *rdev)
96 {
97         if (rdev->gart.ptr == NULL) {
98                 return;
99         }
100 #ifdef CONFIG_X86
101         if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480 ||
102             rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) {
103                 set_memory_wb((unsigned long)rdev->gart.ptr,
104                               rdev->gart.table_size >> PAGE_SHIFT);
105         }
106 #endif
107         pci_free_consistent(rdev->pdev, rdev->gart.table_size,
108                             (void *)rdev->gart.ptr,
109                             rdev->gart.table_addr);
110         rdev->gart.ptr = NULL;
111         rdev->gart.table_addr = 0;
112 }
113
114 /**
115  * radeon_gart_table_vram_alloc - allocate vram for gart page table
116  *
117  * @rdev: radeon_device pointer
118  *
119  * Allocate video memory for GART page table
120  * (pcie r4xx, r5xx+).  These asics require the
121  * gart table to be in video memory.
122  * Returns 0 for success, error for failure.
123  */
124 int radeon_gart_table_vram_alloc(struct radeon_device *rdev)
125 {
126         int r;
127
128         if (rdev->gart.robj == NULL) {
129                 r = radeon_bo_create(rdev, rdev->gart.table_size,
130                                      PAGE_SIZE, true, RADEON_GEM_DOMAIN_VRAM,
131                                      0, NULL, NULL, &rdev->gart.robj);
132                 if (r) {
133                         return r;
134                 }
135         }
136         return 0;
137 }
138
139 /**
140  * radeon_gart_table_vram_pin - pin gart page table in vram
141  *
142  * @rdev: radeon_device pointer
143  *
144  * Pin the GART page table in vram so it will not be moved
145  * by the memory manager (pcie r4xx, r5xx+).  These asics require the
146  * gart table to be in video memory.
147  * Returns 0 for success, error for failure.
148  */
149 int radeon_gart_table_vram_pin(struct radeon_device *rdev)
150 {
151         uint64_t gpu_addr;
152         int r;
153
154         r = radeon_bo_reserve(rdev->gart.robj, false);
155         if (unlikely(r != 0))
156                 return r;
157         r = radeon_bo_pin(rdev->gart.robj,
158                                 RADEON_GEM_DOMAIN_VRAM, &gpu_addr);
159         if (r) {
160                 radeon_bo_unreserve(rdev->gart.robj);
161                 return r;
162         }
163         r = radeon_bo_kmap(rdev->gart.robj, &rdev->gart.ptr);
164         if (r)
165                 radeon_bo_unpin(rdev->gart.robj);
166         radeon_bo_unreserve(rdev->gart.robj);
167         rdev->gart.table_addr = gpu_addr;
168
169         if (!r) {
170                 int i;
171
172                 /* We might have dropped some GART table updates while it wasn't
173                  * mapped, restore all entries
174                  */
175                 for (i = 0; i < rdev->gart.num_gpu_pages; i++)
176                         radeon_gart_set_page(rdev, i, rdev->gart.pages_entry[i]);
177                 mb();
178                 radeon_gart_tlb_flush(rdev);
179         }
180
181         return r;
182 }
183
184 /**
185  * radeon_gart_table_vram_unpin - unpin gart page table in vram
186  *
187  * @rdev: radeon_device pointer
188  *
189  * Unpin the GART page table in vram (pcie r4xx, r5xx+).
190  * These asics require the gart table to be in video memory.
191  */
192 void radeon_gart_table_vram_unpin(struct radeon_device *rdev)
193 {
194         int r;
195
196         if (rdev->gart.robj == NULL) {
197                 return;
198         }
199         r = radeon_bo_reserve(rdev->gart.robj, false);
200         if (likely(r == 0)) {
201                 radeon_bo_kunmap(rdev->gart.robj);
202                 radeon_bo_unpin(rdev->gart.robj);
203                 radeon_bo_unreserve(rdev->gart.robj);
204                 rdev->gart.ptr = NULL;
205         }
206 }
207
208 /**
209  * radeon_gart_table_vram_free - free gart page table vram
210  *
211  * @rdev: radeon_device pointer
212  *
213  * Free the video memory used for the GART page table
214  * (pcie r4xx, r5xx+).  These asics require the gart table to
215  * be in video memory.
216  */
217 void radeon_gart_table_vram_free(struct radeon_device *rdev)
218 {
219         if (rdev->gart.robj == NULL) {
220                 return;
221         }
222         radeon_bo_unref(&rdev->gart.robj);
223 }
224
225 /*
226  * Common gart functions.
227  */
228 /**
229  * radeon_gart_unbind - unbind pages from the gart page table
230  *
231  * @rdev: radeon_device pointer
232  * @offset: offset into the GPU's gart aperture
233  * @pages: number of pages to unbind
234  *
235  * Unbinds the requested pages from the gart page table and
236  * replaces them with the dummy page (all asics).
237  */
238 void radeon_gart_unbind(struct radeon_device *rdev, unsigned offset,
239                         int pages)
240 {
241         unsigned t;
242         unsigned p;
243         int i, j;
244
245         if (!rdev->gart.ready) {
246                 WARN(1, "trying to unbind memory from uninitialized GART !\n");
247                 return;
248         }
249         t = offset / RADEON_GPU_PAGE_SIZE;
250         p = t / (PAGE_SIZE / RADEON_GPU_PAGE_SIZE);
251         for (i = 0; i < pages; i++, p++) {
252                 if (rdev->gart.pages[p]) {
253                         rdev->gart.pages[p] = NULL;
254                         for (j = 0; j < (PAGE_SIZE / RADEON_GPU_PAGE_SIZE); j++, t++) {
255                                 rdev->gart.pages_entry[t] = rdev->dummy_page.entry;
256                                 if (rdev->gart.ptr) {
257                                         radeon_gart_set_page(rdev, t,
258                                                              rdev->dummy_page.entry);
259                                 }
260                         }
261                 }
262         }
263         mb();
264         radeon_gart_tlb_flush(rdev);
265 }
266
267 /**
268  * radeon_gart_bind - bind pages into the gart page table
269  *
270  * @rdev: radeon_device pointer
271  * @offset: offset into the GPU's gart aperture
272  * @pages: number of pages to bind
273  * @pagelist: pages to bind
274  * @dma_addr: DMA addresses of pages
275  * @flags: RADEON_GART_PAGE_* flags
276  *
277  * Binds the requested pages to the gart page table
278  * (all asics).
279  * Returns 0 for success, -EINVAL for failure.
280  */
281 int radeon_gart_bind(struct radeon_device *rdev, unsigned offset,
282                      int pages, struct page **pagelist, dma_addr_t *dma_addr,
283                      uint32_t flags)
284 {
285         unsigned t;
286         unsigned p;
287         uint64_t page_base, page_entry;
288         int i, j;
289
290         if (!rdev->gart.ready) {
291                 WARN(1, "trying to bind memory to uninitialized GART !\n");
292                 return -EINVAL;
293         }
294         t = offset / RADEON_GPU_PAGE_SIZE;
295         p = t / (PAGE_SIZE / RADEON_GPU_PAGE_SIZE);
296
297         for (i = 0; i < pages; i++, p++) {
298                 rdev->gart.pages[p] = pagelist[i];
299                 page_base = dma_addr[i];
300                 for (j = 0; j < (PAGE_SIZE / RADEON_GPU_PAGE_SIZE); j++, t++) {
301                         page_entry = radeon_gart_get_page_entry(page_base, flags);
302                         rdev->gart.pages_entry[t] = page_entry;
303                         if (rdev->gart.ptr) {
304                                 radeon_gart_set_page(rdev, t, page_entry);
305                         }
306                         page_base += RADEON_GPU_PAGE_SIZE;
307                 }
308         }
309         mb();
310         radeon_gart_tlb_flush(rdev);
311         return 0;
312 }
313
314 /**
315  * radeon_gart_init - init the driver info for managing the gart
316  *
317  * @rdev: radeon_device pointer
318  *
319  * Allocate the dummy page and init the gart driver info (all asics).
320  * Returns 0 for success, error for failure.
321  */
322 int radeon_gart_init(struct radeon_device *rdev)
323 {
324         int r, i;
325
326         if (rdev->gart.pages) {
327                 return 0;
328         }
329         /* We need PAGE_SIZE >= RADEON_GPU_PAGE_SIZE */
330         if (PAGE_SIZE < RADEON_GPU_PAGE_SIZE) {
331                 DRM_ERROR("Page size is smaller than GPU page size!\n");
332                 return -EINVAL;
333         }
334         r = radeon_dummy_page_init(rdev);
335         if (r)
336                 return r;
337         /* Compute table size */
338         rdev->gart.num_cpu_pages = rdev->mc.gtt_size / PAGE_SIZE;
339         rdev->gart.num_gpu_pages = rdev->mc.gtt_size / RADEON_GPU_PAGE_SIZE;
340         DRM_INFO("GART: num cpu pages %u, num gpu pages %u\n",
341                  rdev->gart.num_cpu_pages, rdev->gart.num_gpu_pages);
342         /* Allocate pages table */
343         rdev->gart.pages = vzalloc(sizeof(void *) * rdev->gart.num_cpu_pages);
344         if (rdev->gart.pages == NULL) {
345                 radeon_gart_fini(rdev);
346                 return -ENOMEM;
347         }
348         rdev->gart.pages_entry = vmalloc(sizeof(uint64_t) *
349                                          rdev->gart.num_gpu_pages);
350         if (rdev->gart.pages_entry == NULL) {
351                 radeon_gart_fini(rdev);
352                 return -ENOMEM;
353         }
354         /* set GART entry to point to the dummy page by default */
355         for (i = 0; i < rdev->gart.num_gpu_pages; i++)
356                 rdev->gart.pages_entry[i] = rdev->dummy_page.entry;
357         return 0;
358 }
359
360 /**
361  * radeon_gart_fini - tear down the driver info for managing the gart
362  *
363  * @rdev: radeon_device pointer
364  *
365  * Tear down the gart driver info and free the dummy page (all asics).
366  */
367 void radeon_gart_fini(struct radeon_device *rdev)
368 {
369         if (rdev->gart.ready) {
370                 /* unbind pages */
371                 radeon_gart_unbind(rdev, 0, rdev->gart.num_cpu_pages);
372         }
373         rdev->gart.ready = false;
374         vfree(rdev->gart.pages);
375         vfree(rdev->gart.pages_entry);
376         rdev->gart.pages = NULL;
377         rdev->gart.pages_entry = NULL;
378
379         radeon_dummy_page_fini(rdev);
380 }