4eb7cdb8a0ff7a4a9124565d2cabdbab7ec98cb3
[linux-drm-fsl-dcu.git] / arch / mips / netlogic / xlp / wakeup.c
1 /*
2  * Copyright 2003-2011 NetLogic Microsystems, Inc. (NetLogic). All rights
3  * reserved.
4  *
5  * This software is available to you under a choice of one of two
6  * licenses.  You may choose to be licensed under the terms of the GNU
7  * General Public License (GPL) Version 2, available from the file
8  * COPYING in the main directory of this source tree, or the NetLogic
9  * license below:
10  *
11  * Redistribution and use in source and binary forms, with or without
12  * modification, are permitted provided that the following conditions
13  * are met:
14  *
15  * 1. Redistributions of source code must retain the above copyright
16  *    notice, this list of conditions and the following disclaimer.
17  * 2. Redistributions in binary form must reproduce the above copyright
18  *    notice, this list of conditions and the following disclaimer in
19  *    the documentation and/or other materials provided with the
20  *    distribution.
21  *
22  * THIS SOFTWARE IS PROVIDED BY NETLOGIC ``AS IS'' AND ANY EXPRESS OR
23  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
24  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
25  * ARE DISCLAIMED. IN NO EVENT SHALL NETLOGIC OR CONTRIBUTORS BE LIABLE
26  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
27  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
28  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR
29  * BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
30  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE
31  * OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN
32  * IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
33  */
34
35 #include <linux/init.h>
36 #include <linux/kernel.h>
37 #include <linux/threads.h>
38
39 #include <asm/asm.h>
40 #include <asm/asm-offsets.h>
41 #include <asm/mipsregs.h>
42 #include <asm/addrspace.h>
43 #include <asm/string.h>
44
45 #include <asm/netlogic/haldefs.h>
46 #include <asm/netlogic/common.h>
47 #include <asm/netlogic/mips-extns.h>
48
49 #include <asm/netlogic/xlp-hal/iomap.h>
50 #include <asm/netlogic/xlp-hal/xlp.h>
51 #include <asm/netlogic/xlp-hal/pic.h>
52 #include <asm/netlogic/xlp-hal/sys.h>
53
54 static int xlp_wakeup_core(uint64_t sysbase, int node, int core)
55 {
56         uint32_t coremask, value;
57         int count, resetreg;
58
59         coremask = (1 << core);
60
61         /* Enable CPU clock in case of 8xx/3xx */
62         if (!cpu_is_xlpii()) {
63                 value = nlm_read_sys_reg(sysbase, SYS_CORE_DFS_DIS_CTRL);
64                 value &= ~coremask;
65                 nlm_write_sys_reg(sysbase, SYS_CORE_DFS_DIS_CTRL, value);
66         }
67
68         /* On 9XX, mark coherent first */
69         if (cpu_is_xlp9xx()) {
70                 value = nlm_read_sys_reg(sysbase, SYS_9XX_CPU_NONCOHERENT_MODE);
71                 value &= ~coremask;
72                 nlm_write_sys_reg(sysbase, SYS_9XX_CPU_NONCOHERENT_MODE, value);
73         }
74
75         /* Remove CPU Reset */
76         resetreg = cpu_is_xlp9xx() ? SYS_9XX_CPU_RESET : SYS_CPU_RESET;
77         value = nlm_read_sys_reg(sysbase, resetreg);
78         value &= ~coremask;
79         nlm_write_sys_reg(sysbase, resetreg, value);
80
81         /* We are done on 9XX */
82         if (cpu_is_xlp9xx())
83                 return 1;
84
85         /* Poll for CPU to mark itself coherent on other type of XLP */
86         count = 100000;
87         do {
88                 value = nlm_read_sys_reg(sysbase, SYS_CPU_NONCOHERENT_MODE);
89         } while ((value & coremask) != 0 && --count > 0);
90
91         return count != 0;
92 }
93
94 static int wait_for_cpus(int cpu, int bootcpu)
95 {
96         volatile uint32_t *cpu_ready = nlm_get_boot_data(BOOT_CPU_READY);
97         int i, count, notready;
98
99         count = 0x800000;
100         do {
101                 notready = nlm_threads_per_core;
102                 for (i = 0; i < nlm_threads_per_core; i++)
103                         if (cpu_ready[cpu + i] || cpu == bootcpu)
104                                 --notready;
105         } while (notready != 0 && --count > 0);
106
107         return count != 0;
108 }
109
110 static void xlp_enable_secondary_cores(const cpumask_t *wakeup_mask)
111 {
112         struct nlm_soc_info *nodep;
113         uint64_t syspcibase, fusebase;
114         uint32_t syscoremask, mask, fusemask;
115         int core, n, cpu;
116
117         for (n = 0; n < NLM_NR_NODES; n++) {
118                 if (n != 0) {
119                         /* check if node exists and is online */
120                         if (cpu_is_xlp9xx()) {
121                                 int b = xlp9xx_get_socbus(n);
122                                 pr_info("Node %d SoC PCI bus %d.\n", n, b);
123                                 if (b == 0)
124                                         break;
125                         } else {
126                                 syspcibase = nlm_get_sys_pcibase(n);
127                                 if (nlm_read_reg(syspcibase, 0) == 0xffffffff)
128                                         break;
129                         }
130                         nlm_node_init(n);
131                 }
132
133                 /* read cores in reset from SYS */
134                 nodep = nlm_get_node(n);
135
136                 if (cpu_is_xlp9xx()) {
137                         fusebase = nlm_get_fuse_regbase(n);
138                         fusemask = nlm_read_reg(fusebase, FUSE_9XX_DEVCFG6);
139                         mask = 0xfffff;
140                 } else {
141                         fusemask = nlm_read_sys_reg(nodep->sysbase,
142                                                 SYS_EFUSE_DEVICE_CFG_STATUS0);
143                         switch (read_c0_prid() & 0xff00) {
144                         case PRID_IMP_NETLOGIC_XLP3XX:
145                                 mask = 0xf;
146                                 break;
147                         case PRID_IMP_NETLOGIC_XLP2XX:
148                                 mask = 0x3;
149                                 break;
150                         case PRID_IMP_NETLOGIC_XLP8XX:
151                         default:
152                                 mask = 0xff;
153                                 break;
154                         }
155                 }
156
157                 /*
158                  * Fused out cores are set in the fusemask, and the remaining
159                  * cores are renumbered to range 0 .. nactive-1
160                  */
161                 syscoremask = (1 << hweight32(~fusemask & mask)) - 1;
162
163                 /* The boot cpu */
164                 if (n == 0)
165                         nodep->coremask = 1;
166
167                 pr_info("Node %d - SYS/FUSE coremask %x\n", n, syscoremask);
168                 for (core = 0; core < nlm_cores_per_node(); core++) {
169                         /* we will be on node 0 core 0 */
170                         if (n == 0 && core == 0)
171                                 continue;
172
173                         /* see if the core exists */
174                         if ((syscoremask & (1 << core)) == 0)
175                                 continue;
176
177                         /* see if at least the first hw thread is enabled */
178                         cpu = (n * nlm_cores_per_node() + core)
179                                                 * NLM_THREADS_PER_CORE;
180                         if (!cpumask_test_cpu(cpu, wakeup_mask))
181                                 continue;
182
183                         /* wake up the core */
184                         if (!xlp_wakeup_core(nodep->sysbase, n, core))
185                                 continue;
186
187                         /* core is up */
188                         nodep->coremask |= 1u << core;
189
190                         /* spin until the hw threads sets their ready */
191                         if (!wait_for_cpus(cpu, 0))
192                                 pr_err("Node %d : timeout core %d\n", n, core);
193                 }
194         }
195 }
196
197 void xlp_wakeup_secondary_cpus()
198 {
199         /*
200          * In case of u-boot, the secondaries are in reset
201          * first wakeup core 0 threads
202          */
203         xlp_boot_core0_siblings();
204         if (!wait_for_cpus(0, 0))
205                 pr_err("Node 0 : timeout core 0\n");
206
207         /* now get other cores out of reset */
208         xlp_enable_secondary_cores(&nlm_cpumask);
209 }