[ARM] 3806/2: S3C2412: Fix GPIO VA when only S3C2412 selected
[linux-drm-fsl-dcu.git] / arch / arm / mach-s3c2410 / s3c2412.c
1 /* linux/arch/arm/mach-s3c2410/s3c2412.c
2  *
3  * Copyright (c) 2006 Simtec Electronics
4  *      Ben Dooks <ben@simtec.co.uk>
5  *
6  * http://armlinux.simtec.co.uk/.
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * Modifications:
13  *     16-May-2003 BJD  Created initial version
14  *     16-Aug-2003 BJD  Fixed header files and copyright, added URL
15  *     05-Sep-2003 BJD  Moved to kernel v2.6
16  *     18-Jan-2004 BJD  Added serial port configuration
17  *     21-Aug-2004 BJD  Added new struct s3c2410_board handler
18  *     28-Sep-2004 BJD  Updates for new serial port bits
19  *     04-Nov-2004 BJD  Updated UART configuration process
20  *     10-Jan-2005 BJD  Removed s3c2410_clock_tick_rate
21  *     13-Aug-2005 DA   Removed UART from initial I/O mappings
22 */
23
24 #include <linux/kernel.h>
25 #include <linux/types.h>
26 #include <linux/interrupt.h>
27 #include <linux/list.h>
28 #include <linux/timer.h>
29 #include <linux/init.h>
30 #include <linux/sysdev.h>
31 #include <linux/platform_device.h>
32
33 #include <asm/mach/arch.h>
34 #include <asm/mach/map.h>
35 #include <asm/mach/irq.h>
36
37 #include <asm/hardware.h>
38 #include <asm/proc-fns.h>
39 #include <asm/io.h>
40 #include <asm/irq.h>
41
42 #include <asm/arch/idle.h>
43
44 #include <asm/arch/regs-clock.h>
45 #include <asm/arch/regs-serial.h>
46 #include <asm/arch/regs-power.h>
47 #include <asm/arch/regs-gpio.h>
48 #include <asm/arch/regs-gpioj.h>
49 #include <asm/arch/regs-dsc.h>
50
51 #include "s3c2412.h"
52 #include "cpu.h"
53 #include "devs.h"
54 #include "clock.h"
55 #include "pm.h"
56
57 #ifndef CONFIG_CPU_S3C2412_ONLY
58 void __iomem *s3c24xx_va_gpio2 = S3C24XX_VA_GPIO;
59
60 static inline void s3c2412_init_gpio2(void)
61 {
62         s3c24xx_va_gpio2 = S3C24XX_VA_GPIO + 0x10;
63 }
64 #else
65 #define s3c2412_init_gpio2() do { } while(0)
66 #endif
67
68 /* Initial IO mappings */
69
70 static struct map_desc s3c2412_iodesc[] __initdata = {
71         IODESC_ENT(CLKPWR),
72         IODESC_ENT(LCD),
73         IODESC_ENT(TIMER),
74         IODESC_ENT(ADC),
75         IODESC_ENT(WATCHDOG),
76 };
77
78 /* uart registration process */
79
80 void __init s3c2412_init_uarts(struct s3c2410_uartcfg *cfg, int no)
81 {
82         s3c24xx_init_uartdevs("s3c2412-uart", s3c2410_uart_resources, cfg, no);
83
84         /* rename devices that are s3c2412/s3c2413 specific */
85         s3c_device_sdi.name  = "s3c2412-sdi";
86         s3c_device_nand.name = "s3c2412-nand";
87 }
88
89 /* s3c2412_idle
90  *
91  * use the standard idle call by ensuring the idle mode
92  * in power config, then issuing the idle co-processor
93  * instruction
94 */
95
96 static void s3c2412_idle(void)
97 {
98         unsigned long tmp;
99
100         /* ensure our idle mode is to go to idle */
101
102         tmp = __raw_readl(S3C2412_PWRCFG);
103         tmp &= ~S3C2412_PWRCFG_STANDBYWFI_MASK;
104         tmp |= S3C2412_PWRCFG_STANDBYWFI_IDLE;
105         __raw_writel(tmp, S3C2412_PWRCFG);
106
107         cpu_do_idle();
108 }
109
110 /* s3c2412_map_io
111  *
112  * register the standard cpu IO areas, and any passed in from the
113  * machine specific initialisation.
114 */
115
116 void __init s3c2412_map_io(struct map_desc *mach_desc, int mach_size)
117 {
118         /* move base of IO */
119
120         s3c2412_init_gpio2();
121
122         /* set our idle function */
123
124         s3c24xx_idle = s3c2412_idle;
125
126         /* register our io-tables */
127
128         iotable_init(s3c2412_iodesc, ARRAY_SIZE(s3c2412_iodesc));
129         iotable_init(mach_desc, mach_size);
130 }
131
132 void __init s3c2412_init_clocks(int xtal)
133 {
134         unsigned long tmp;
135         unsigned long fclk;
136         unsigned long hclk;
137         unsigned long pclk;
138
139         /* now we've got our machine bits initialised, work out what
140          * clocks we've got */
141
142         fclk = s3c2410_get_pll(__raw_readl(S3C2410_MPLLCON), xtal*2);
143
144         tmp = __raw_readl(S3C2410_CLKDIVN);
145
146         /* work out clock scalings */
147
148         hclk = fclk / ((tmp & S3C2412_CLKDIVN_HDIVN_MASK) + 1);
149         hclk /= ((tmp & S3C2421_CLKDIVN_ARMDIVN) ? 2 : 1);
150         pclk = hclk / ((tmp & S3C2412_CLKDIVN_PDIVN) ? 2 : 1);
151
152         /* print brieft summary of clocks, etc */
153
154         printk("S3C2412: core %ld.%03ld MHz, memory %ld.%03ld MHz, peripheral %ld.%03ld MHz\n",
155                print_mhz(fclk), print_mhz(hclk), print_mhz(pclk));
156
157         /* initialise the clocks here, to allow other things like the
158          * console to use them
159          */
160
161         s3c24xx_setup_clocks(xtal, fclk, hclk, pclk);
162         s3c2412_baseclk_add();
163 }
164
165 /* need to register class before we actually register the device, and
166  * we also need to ensure that it has been initialised before any of the
167  * drivers even try to use it (even if not on an s3c2412 based system)
168  * as a driver which may support both 2410 and 2440 may try and use it.
169 */
170
171 #ifdef CONFIG_PM
172 static struct sleep_save s3c2412_sleep[] = {
173         SAVE_ITEM(S3C2412_DSC0),
174         SAVE_ITEM(S3C2412_DSC1),
175         SAVE_ITEM(S3C2413_GPJDAT),
176         SAVE_ITEM(S3C2413_GPJCON),
177         SAVE_ITEM(S3C2413_GPJUP),
178
179         /* save the sleep configuration anyway, just in case these
180          * get damaged during wakeup */
181
182         SAVE_ITEM(S3C2412_GPBSLPCON),
183         SAVE_ITEM(S3C2412_GPCSLPCON),
184         SAVE_ITEM(S3C2412_GPDSLPCON),
185         SAVE_ITEM(S3C2412_GPESLPCON),
186         SAVE_ITEM(S3C2412_GPFSLPCON),
187         SAVE_ITEM(S3C2412_GPGSLPCON),
188         SAVE_ITEM(S3C2412_GPHSLPCON),
189         SAVE_ITEM(S3C2413_GPJSLPCON),
190 };
191
192 static int s3c2412_suspend(struct sys_device *dev, pm_message_t state)
193 {
194         s3c2410_pm_do_save(s3c2412_sleep, ARRAY_SIZE(s3c2412_sleep));
195         return 0;
196 }
197
198 static int s3c2412_resume(struct sys_device *dev)
199 {
200         s3c2410_pm_do_restore(s3c2412_sleep, ARRAY_SIZE(s3c2412_sleep));
201         return 0;
202 }
203
204 #else
205 #define s3c2412_suspend NULL
206 #define s3c2412_resume  NULL
207 #endif
208
209 struct sysdev_class s3c2412_sysclass = {
210         set_kset_name("s3c2412-core"),
211         .suspend        = s3c2412_suspend,
212         .resume         = s3c2412_resume
213 };
214
215 static int __init s3c2412_core_init(void)
216 {
217         return sysdev_class_register(&s3c2412_sysclass);
218 }
219
220 core_initcall(s3c2412_core_init);
221
222 static struct sys_device s3c2412_sysdev = {
223         .cls            = &s3c2412_sysclass,
224 };
225
226 int __init s3c2412_init(void)
227 {
228         printk("S3C2412: Initialising architecture\n");
229
230         return sysdev_register(&s3c2412_sysdev);
231 }