Merge git://github.com/Jkirsher/net-next
[linux-drm-fsl-dcu.git] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 #include <linux/pci_regs.h>     /* The pci register defines */
21
22 /*
23  * The PCI interface treats multi-function devices as independent
24  * devices.  The slot/function address of each device is encoded
25  * in a single byte as follows:
26  *
27  *      7:3 = slot
28  *      2:0 = function
29  */
30 #define PCI_DEVFN(slot, func)   ((((slot) & 0x1f) << 3) | ((func) & 0x07))
31 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
32 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
33
34 /* Ioctls for /proc/bus/pci/X/Y nodes. */
35 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
36 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
37 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
38 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
39 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
40
41 #ifdef __KERNEL__
42
43 #include <linux/mod_devicetable.h>
44
45 #include <linux/types.h>
46 #include <linux/init.h>
47 #include <linux/ioport.h>
48 #include <linux/list.h>
49 #include <linux/compiler.h>
50 #include <linux/errno.h>
51 #include <linux/kobject.h>
52 #include <linux/atomic.h>
53 #include <linux/device.h>
54 #include <linux/io.h>
55 #include <linux/irqreturn.h>
56
57 /* Include the ID list */
58 #include <linux/pci_ids.h>
59
60 /* pci_slot represents a physical slot */
61 struct pci_slot {
62         struct pci_bus *bus;            /* The bus this slot is on */
63         struct list_head list;          /* node in list of slots on this bus */
64         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
65         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
66         struct kobject kobj;
67 };
68
69 static inline const char *pci_slot_name(const struct pci_slot *slot)
70 {
71         return kobject_name(&slot->kobj);
72 }
73
74 /* File state for mmap()s on /proc/bus/pci/X/Y */
75 enum pci_mmap_state {
76         pci_mmap_io,
77         pci_mmap_mem
78 };
79
80 /* This defines the direction arg to the DMA mapping routines. */
81 #define PCI_DMA_BIDIRECTIONAL   0
82 #define PCI_DMA_TODEVICE        1
83 #define PCI_DMA_FROMDEVICE      2
84 #define PCI_DMA_NONE            3
85
86 /*
87  *  For PCI devices, the region numbers are assigned this way:
88  */
89 enum {
90         /* #0-5: standard PCI resources */
91         PCI_STD_RESOURCES,
92         PCI_STD_RESOURCE_END = 5,
93
94         /* #6: expansion ROM resource */
95         PCI_ROM_RESOURCE,
96
97         /* device specific resources */
98 #ifdef CONFIG_PCI_IOV
99         PCI_IOV_RESOURCES,
100         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
101 #endif
102
103         /* resources assigned to buses behind the bridge */
104 #define PCI_BRIDGE_RESOURCE_NUM 4
105
106         PCI_BRIDGE_RESOURCES,
107         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
108                                   PCI_BRIDGE_RESOURCE_NUM - 1,
109
110         /* total resources associated with a PCI device */
111         PCI_NUM_RESOURCES,
112
113         /* preserve this for compatibility */
114         DEVICE_COUNT_RESOURCE
115 };
116
117 typedef int __bitwise pci_power_t;
118
119 #define PCI_D0          ((pci_power_t __force) 0)
120 #define PCI_D1          ((pci_power_t __force) 1)
121 #define PCI_D2          ((pci_power_t __force) 2)
122 #define PCI_D3hot       ((pci_power_t __force) 3)
123 #define PCI_D3cold      ((pci_power_t __force) 4)
124 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
125 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
126
127 /* Remember to update this when the list above changes! */
128 extern const char *pci_power_names[];
129
130 static inline const char *pci_power_name(pci_power_t state)
131 {
132         return pci_power_names[1 + (int) state];
133 }
134
135 #define PCI_PM_D2_DELAY 200
136 #define PCI_PM_D3_WAIT  10
137 #define PCI_PM_BUS_WAIT 50
138
139 /** The pci_channel state describes connectivity between the CPU and
140  *  the pci device.  If some PCI bus between here and the pci device
141  *  has crashed or locked up, this info is reflected here.
142  */
143 typedef unsigned int __bitwise pci_channel_state_t;
144
145 enum pci_channel_state {
146         /* I/O channel is in normal state */
147         pci_channel_io_normal = (__force pci_channel_state_t) 1,
148
149         /* I/O to channel is blocked */
150         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
151
152         /* PCI card is dead */
153         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
154 };
155
156 typedef unsigned int __bitwise pcie_reset_state_t;
157
158 enum pcie_reset_state {
159         /* Reset is NOT asserted (Use to deassert reset) */
160         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
161
162         /* Use #PERST to reset PCI-E device */
163         pcie_warm_reset = (__force pcie_reset_state_t) 2,
164
165         /* Use PCI-E Hot Reset to reset device */
166         pcie_hot_reset = (__force pcie_reset_state_t) 3
167 };
168
169 typedef unsigned short __bitwise pci_dev_flags_t;
170 enum pci_dev_flags {
171         /* INTX_DISABLE in PCI_COMMAND register disables MSI
172          * generation too.
173          */
174         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
175         /* Device configuration is irrevocably lost if disabled into D3 */
176         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
177         /* Provide indication device is assigned by a Virtual Machine Manager */
178         PCI_DEV_FLAGS_ASSIGNED = (__force pci_dev_flags_t) 4,
179 };
180
181 enum pci_irq_reroute_variant {
182         INTEL_IRQ_REROUTE_VARIANT = 1,
183         MAX_IRQ_REROUTE_VARIANTS = 3
184 };
185
186 typedef unsigned short __bitwise pci_bus_flags_t;
187 enum pci_bus_flags {
188         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
189         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
190 };
191
192 /* Based on the PCI Hotplug Spec, but some values are made up by us */
193 enum pci_bus_speed {
194         PCI_SPEED_33MHz                 = 0x00,
195         PCI_SPEED_66MHz                 = 0x01,
196         PCI_SPEED_66MHz_PCIX            = 0x02,
197         PCI_SPEED_100MHz_PCIX           = 0x03,
198         PCI_SPEED_133MHz_PCIX           = 0x04,
199         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
200         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
201         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
202         PCI_SPEED_66MHz_PCIX_266        = 0x09,
203         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
204         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
205         AGP_UNKNOWN                     = 0x0c,
206         AGP_1X                          = 0x0d,
207         AGP_2X                          = 0x0e,
208         AGP_4X                          = 0x0f,
209         AGP_8X                          = 0x10,
210         PCI_SPEED_66MHz_PCIX_533        = 0x11,
211         PCI_SPEED_100MHz_PCIX_533       = 0x12,
212         PCI_SPEED_133MHz_PCIX_533       = 0x13,
213         PCIE_SPEED_2_5GT                = 0x14,
214         PCIE_SPEED_5_0GT                = 0x15,
215         PCIE_SPEED_8_0GT                = 0x16,
216         PCI_SPEED_UNKNOWN               = 0xff,
217 };
218
219 struct pci_cap_saved_data {
220         char cap_nr;
221         unsigned int size;
222         u32 data[0];
223 };
224
225 struct pci_cap_saved_state {
226         struct hlist_node next;
227         struct pci_cap_saved_data cap;
228 };
229
230 struct pcie_link_state;
231 struct pci_vpd;
232 struct pci_sriov;
233 struct pci_ats;
234
235 /*
236  * The pci_dev structure is used to describe PCI devices.
237  */
238 struct pci_dev {
239         struct list_head bus_list;      /* node in per-bus list */
240         struct pci_bus  *bus;           /* bus this device is on */
241         struct pci_bus  *subordinate;   /* bus this device bridges to */
242
243         void            *sysdata;       /* hook for sys-specific extension */
244         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
245         struct pci_slot *slot;          /* Physical slot this device is in */
246
247         unsigned int    devfn;          /* encoded device & function index */
248         unsigned short  vendor;
249         unsigned short  device;
250         unsigned short  subsystem_vendor;
251         unsigned short  subsystem_device;
252         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
253         u8              revision;       /* PCI revision, low byte of class word */
254         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
255         u8              pcie_cap;       /* PCI-E capability offset */
256         u8              pcie_type:4;    /* PCI-E device/port type */
257         u8              pcie_mpss:3;    /* PCI-E Max Payload Size Supported */
258         u8              rom_base_reg;   /* which config register controls the ROM */
259         u8              pin;            /* which interrupt pin this device uses */
260
261         struct pci_driver *driver;      /* which driver has allocated this device */
262         u64             dma_mask;       /* Mask of the bits of bus address this
263                                            device implements.  Normally this is
264                                            0xffffffff.  You only need to change
265                                            this if your device has broken DMA
266                                            or supports 64-bit transfers.  */
267
268         struct device_dma_parameters dma_parms;
269
270         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
271                                            this is D0-D3, D0 being fully functional,
272                                            and D3 being off. */
273         int             pm_cap;         /* PM capability offset in the
274                                            configuration space */
275         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
276                                            can be generated */
277         unsigned int    pme_interrupt:1;
278         unsigned int    d1_support:1;   /* Low power state D1 is supported */
279         unsigned int    d2_support:1;   /* Low power state D2 is supported */
280         unsigned int    no_d1d2:1;      /* Only allow D0 and D3 */
281         unsigned int    mmio_always_on:1;       /* disallow turning off io/mem
282                                                    decoding during bar sizing */
283         unsigned int    wakeup_prepared:1;
284         unsigned int    d3_delay;       /* D3->D0 transition time in ms */
285
286 #ifdef CONFIG_PCIEASPM
287         struct pcie_link_state  *link_state;    /* ASPM link state. */
288 #endif
289
290         pci_channel_state_t error_state;        /* current connectivity state */
291         struct  device  dev;            /* Generic device interface */
292
293         int             cfg_size;       /* Size of configuration space */
294
295         /*
296          * Instead of touching interrupt line and base address registers
297          * directly, use the values stored here. They might be different!
298          */
299         unsigned int    irq;
300         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
301         resource_size_t fw_addr[DEVICE_COUNT_RESOURCE]; /* FW-assigned addr */
302
303         /* These fields are used by common fixups */
304         unsigned int    transparent:1;  /* Transparent PCI bridge */
305         unsigned int    multifunction:1;/* Part of multi-function device */
306         /* keep track of device state */
307         unsigned int    is_added:1;
308         unsigned int    is_busmaster:1; /* device is busmaster */
309         unsigned int    no_msi:1;       /* device may not use msi */
310         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
311         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
312         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
313         unsigned int    msi_enabled:1;
314         unsigned int    msix_enabled:1;
315         unsigned int    ari_enabled:1;  /* ARI forwarding */
316         unsigned int    is_managed:1;
317         unsigned int    is_pcie:1;      /* Obsolete. Will be removed.
318                                            Use pci_is_pcie() instead */
319         unsigned int    needs_freset:1; /* Dev requires fundamental reset */
320         unsigned int    state_saved:1;
321         unsigned int    is_physfn:1;
322         unsigned int    is_virtfn:1;
323         unsigned int    reset_fn:1;
324         unsigned int    is_hotplug_bridge:1;
325         unsigned int    __aer_firmware_first_valid:1;
326         unsigned int    __aer_firmware_first:1;
327         pci_dev_flags_t dev_flags;
328         atomic_t        enable_cnt;     /* pci_enable_device has been called */
329
330         u32             saved_config_space[16]; /* config space saved at suspend time */
331         struct hlist_head saved_cap_space;
332         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
333         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
334         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
335         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
336 #ifdef CONFIG_PCI_MSI
337         struct list_head msi_list;
338 #endif
339         struct pci_vpd *vpd;
340 #ifdef CONFIG_PCI_IOV
341         union {
342                 struct pci_sriov *sriov;        /* SR-IOV capability related */
343                 struct pci_dev *physfn; /* the PF this VF is associated with */
344         };
345         struct pci_ats  *ats;   /* Address Translation Service */
346 #endif
347 };
348
349 static inline struct pci_dev *pci_physfn(struct pci_dev *dev)
350 {
351 #ifdef CONFIG_PCI_IOV
352         if (dev->is_virtfn)
353                 dev = dev->physfn;
354 #endif
355
356         return dev;
357 }
358
359 extern struct pci_dev *alloc_pci_dev(void);
360
361 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
362 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
363 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
364
365 static inline int pci_channel_offline(struct pci_dev *pdev)
366 {
367         return (pdev->error_state != pci_channel_io_normal);
368 }
369
370 static inline struct pci_cap_saved_state *pci_find_saved_cap(
371         struct pci_dev *pci_dev, char cap)
372 {
373         struct pci_cap_saved_state *tmp;
374         struct hlist_node *pos;
375
376         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
377                 if (tmp->cap.cap_nr == cap)
378                         return tmp;
379         }
380         return NULL;
381 }
382
383 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
384         struct pci_cap_saved_state *new_cap)
385 {
386         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
387 }
388
389 /*
390  * The first PCI_BRIDGE_RESOURCE_NUM PCI bus resources (those that correspond
391  * to P2P or CardBus bridge windows) go in a table.  Additional ones (for
392  * buses below host bridges or subtractive decode bridges) go in the list.
393  * Use pci_bus_for_each_resource() to iterate through all the resources.
394  */
395
396 /*
397  * PCI_SUBTRACTIVE_DECODE means the bridge forwards the window implicitly
398  * and there's no way to program the bridge with the details of the window.
399  * This does not apply to ACPI _CRS windows, even with the _DEC subtractive-
400  * decode bit set, because they are explicit and can be programmed with _SRS.
401  */
402 #define PCI_SUBTRACTIVE_DECODE  0x1
403
404 struct pci_bus_resource {
405         struct list_head list;
406         struct resource *res;
407         unsigned int flags;
408 };
409
410 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
411
412 struct pci_bus {
413         struct list_head node;          /* node in list of buses */
414         struct pci_bus  *parent;        /* parent bus this bridge is on */
415         struct list_head children;      /* list of child buses */
416         struct list_head devices;       /* list of devices on this bus */
417         struct pci_dev  *self;          /* bridge device as seen by parent */
418         struct list_head slots;         /* list of slots on this bus */
419         struct resource *resource[PCI_BRIDGE_RESOURCE_NUM];
420         struct list_head resources;     /* address space routed to this bus */
421
422         struct pci_ops  *ops;           /* configuration access functions */
423         void            *sysdata;       /* hook for sys-specific extension */
424         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
425
426         unsigned char   number;         /* bus number */
427         unsigned char   primary;        /* number of primary bridge */
428         unsigned char   secondary;      /* number of secondary bridge */
429         unsigned char   subordinate;    /* max number of subordinate buses */
430         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
431         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
432
433         char            name[48];
434
435         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
436         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
437         struct device           *bridge;
438         struct device           dev;
439         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
440         struct bin_attribute    *legacy_mem; /* legacy mem */
441         unsigned int            is_added:1;
442 };
443
444 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
445 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
446
447 /*
448  * Returns true if the pci bus is root (behind host-pci bridge),
449  * false otherwise
450  */
451 static inline bool pci_is_root_bus(struct pci_bus *pbus)
452 {
453         return !(pbus->parent);
454 }
455
456 #ifdef CONFIG_PCI_MSI
457 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
458 {
459         return pci_dev->msi_enabled || pci_dev->msix_enabled;
460 }
461 #else
462 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
463 #endif
464
465 /*
466  * Error values that may be returned by PCI functions.
467  */
468 #define PCIBIOS_SUCCESSFUL              0x00
469 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
470 #define PCIBIOS_BAD_VENDOR_ID           0x83
471 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
472 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
473 #define PCIBIOS_SET_FAILED              0x88
474 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
475
476 /* Low-level architecture-dependent routines */
477
478 struct pci_ops {
479         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
480         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
481 };
482
483 /*
484  * ACPI needs to be able to access PCI config space before we've done a
485  * PCI bus scan and created pci_bus structures.
486  */
487 extern int raw_pci_read(unsigned int domain, unsigned int bus,
488                         unsigned int devfn, int reg, int len, u32 *val);
489 extern int raw_pci_write(unsigned int domain, unsigned int bus,
490                         unsigned int devfn, int reg, int len, u32 val);
491
492 struct pci_bus_region {
493         resource_size_t start;
494         resource_size_t end;
495 };
496
497 struct pci_dynids {
498         spinlock_t lock;            /* protects list, index */
499         struct list_head list;      /* for IDs added at runtime */
500 };
501
502 /* ---------------------------------------------------------------- */
503 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
504  *  a set of callbacks in struct pci_error_handlers, then that device driver
505  *  will be notified of PCI bus errors, and will be driven to recovery
506  *  when an error occurs.
507  */
508
509 typedef unsigned int __bitwise pci_ers_result_t;
510
511 enum pci_ers_result {
512         /* no result/none/not supported in device driver */
513         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
514
515         /* Device driver can recover without slot reset */
516         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
517
518         /* Device driver wants slot to be reset. */
519         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
520
521         /* Device has completely failed, is unrecoverable */
522         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
523
524         /* Device driver is fully recovered and operational */
525         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
526 };
527
528 /* PCI bus error event callbacks */
529 struct pci_error_handlers {
530         /* PCI bus error detected on this device */
531         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
532                                            enum pci_channel_state error);
533
534         /* MMIO has been re-enabled, but not DMA */
535         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
536
537         /* PCI Express link has been reset */
538         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
539
540         /* PCI slot has been reset */
541         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
542
543         /* Device driver may resume normal operations */
544         void (*resume)(struct pci_dev *dev);
545 };
546
547 /* ---------------------------------------------------------------- */
548
549 struct module;
550 struct pci_driver {
551         struct list_head node;
552         const char *name;
553         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
554         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
555         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
556         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
557         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
558         int  (*resume_early) (struct pci_dev *dev);
559         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
560         void (*shutdown) (struct pci_dev *dev);
561         struct pci_error_handlers *err_handler;
562         struct device_driver    driver;
563         struct pci_dynids dynids;
564 };
565
566 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
567
568 /**
569  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
570  * @_table: device table name
571  *
572  * This macro is used to create a struct pci_device_id array (a device table)
573  * in a generic manner.
574  */
575 #define DEFINE_PCI_DEVICE_TABLE(_table) \
576         const struct pci_device_id _table[] __devinitconst
577
578 /**
579  * PCI_DEVICE - macro used to describe a specific pci device
580  * @vend: the 16 bit PCI Vendor ID
581  * @dev: the 16 bit PCI Device ID
582  *
583  * This macro is used to create a struct pci_device_id that matches a
584  * specific device.  The subvendor and subdevice fields will be set to
585  * PCI_ANY_ID.
586  */
587 #define PCI_DEVICE(vend,dev) \
588         .vendor = (vend), .device = (dev), \
589         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
590
591 /**
592  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
593  * @dev_class: the class, subclass, prog-if triple for this device
594  * @dev_class_mask: the class mask for this device
595  *
596  * This macro is used to create a struct pci_device_id that matches a
597  * specific PCI class.  The vendor, device, subvendor, and subdevice
598  * fields will be set to PCI_ANY_ID.
599  */
600 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
601         .class = (dev_class), .class_mask = (dev_class_mask), \
602         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
603         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
604
605 /**
606  * PCI_VDEVICE - macro used to describe a specific pci device in short form
607  * @vendor: the vendor name
608  * @device: the 16 bit PCI Device ID
609  *
610  * This macro is used to create a struct pci_device_id that matches a
611  * specific PCI device.  The subvendor, and subdevice fields will be set
612  * to PCI_ANY_ID. The macro allows the next field to follow as the device
613  * private data.
614  */
615
616 #define PCI_VDEVICE(vendor, device)             \
617         PCI_VENDOR_ID_##vendor, (device),       \
618         PCI_ANY_ID, PCI_ANY_ID, 0, 0
619
620 /* these external functions are only available when PCI support is enabled */
621 #ifdef CONFIG_PCI
622
623 extern void pcie_bus_configure_settings(struct pci_bus *bus, u8 smpss);
624
625 enum pcie_bus_config_types {
626         PCIE_BUS_PERFORMANCE,
627         PCIE_BUS_SAFE,
628         PCIE_BUS_PEER2PEER,
629 };
630
631 extern enum pcie_bus_config_types pcie_bus_config;
632
633 extern struct bus_type pci_bus_type;
634
635 /* Do NOT directly access these two variables, unless you are arch specific pci
636  * code, or pci core code. */
637 extern struct list_head pci_root_buses; /* list of all known PCI buses */
638 /* Some device drivers need know if pci is initiated */
639 extern int no_pci_devices(void);
640
641 void pcibios_fixup_bus(struct pci_bus *);
642 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
643 char *pcibios_setup(char *str);
644
645 /* Used only when drivers/pci/setup.c is used */
646 resource_size_t pcibios_align_resource(void *, const struct resource *,
647                                 resource_size_t,
648                                 resource_size_t);
649 void pcibios_update_irq(struct pci_dev *, int irq);
650
651 /* Weak but can be overriden by arch */
652 void pci_fixup_cardbus(struct pci_bus *);
653
654 /* Generic PCI functions used internally */
655
656 void pcibios_scan_specific_bus(int busn);
657 extern struct pci_bus *pci_find_bus(int domain, int busnr);
658 void pci_bus_add_devices(const struct pci_bus *bus);
659 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
660                                       struct pci_ops *ops, void *sysdata);
661 static inline struct pci_bus * __devinit pci_scan_bus(int bus, struct pci_ops *ops,
662                                            void *sysdata)
663 {
664         struct pci_bus *root_bus;
665         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
666         if (root_bus)
667                 pci_bus_add_devices(root_bus);
668         return root_bus;
669 }
670 struct pci_bus *pci_create_bus(struct device *parent, int bus,
671                                struct pci_ops *ops, void *sysdata);
672 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
673                                 int busnr);
674 void pcie_update_link_speed(struct pci_bus *bus, u16 link_status);
675 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
676                                  const char *name,
677                                  struct hotplug_slot *hotplug);
678 void pci_destroy_slot(struct pci_slot *slot);
679 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
680 int pci_scan_slot(struct pci_bus *bus, int devfn);
681 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
682 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
683 unsigned int pci_scan_child_bus(struct pci_bus *bus);
684 int __must_check pci_bus_add_device(struct pci_dev *dev);
685 void pci_read_bridge_bases(struct pci_bus *child);
686 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
687                                           struct resource *res);
688 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin);
689 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
690 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
691 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
692 extern void pci_dev_put(struct pci_dev *dev);
693 extern void pci_remove_bus(struct pci_bus *b);
694 extern void pci_remove_bus_device(struct pci_dev *dev);
695 extern void pci_stop_bus_device(struct pci_dev *dev);
696 void pci_setup_cardbus(struct pci_bus *bus);
697 extern void pci_sort_breadthfirst(void);
698 #define dev_is_pci(d) ((d)->bus == &pci_bus_type)
699 #define dev_is_pf(d) ((dev_is_pci(d) ? to_pci_dev(d)->is_physfn : false))
700 #define dev_num_vf(d) ((dev_is_pci(d) ? pci_num_vf(to_pci_dev(d)) : 0))
701
702 /* Generic PCI functions exported to card drivers */
703
704 enum pci_lost_interrupt_reason {
705         PCI_LOST_IRQ_NO_INFORMATION = 0,
706         PCI_LOST_IRQ_DISABLE_MSI,
707         PCI_LOST_IRQ_DISABLE_MSIX,
708         PCI_LOST_IRQ_DISABLE_ACPI,
709 };
710 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
711 int pci_find_capability(struct pci_dev *dev, int cap);
712 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
713 int pci_find_ext_capability(struct pci_dev *dev, int cap);
714 int pci_bus_find_ext_capability(struct pci_bus *bus, unsigned int devfn,
715                                 int cap);
716 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
717 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
718 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
719
720 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
721                                 struct pci_dev *from);
722 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
723                                 unsigned int ss_vendor, unsigned int ss_device,
724                                 struct pci_dev *from);
725 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
726 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
727                                             unsigned int devfn);
728 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
729                                                    unsigned int devfn)
730 {
731         return pci_get_domain_bus_and_slot(0, bus, devfn);
732 }
733 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
734 int pci_dev_present(const struct pci_device_id *ids);
735
736 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
737                              int where, u8 *val);
738 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
739                              int where, u16 *val);
740 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
741                               int where, u32 *val);
742 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
743                               int where, u8 val);
744 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
745                               int where, u16 val);
746 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
747                                int where, u32 val);
748 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
749
750 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
751 {
752         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
753 }
754 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
755 {
756         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
757 }
758 static inline int pci_read_config_dword(struct pci_dev *dev, int where,
759                                         u32 *val)
760 {
761         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
762 }
763 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
764 {
765         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
766 }
767 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
768 {
769         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
770 }
771 static inline int pci_write_config_dword(struct pci_dev *dev, int where,
772                                          u32 val)
773 {
774         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
775 }
776
777 int __must_check pci_enable_device(struct pci_dev *dev);
778 int __must_check pci_enable_device_io(struct pci_dev *dev);
779 int __must_check pci_enable_device_mem(struct pci_dev *dev);
780 int __must_check pci_reenable_device(struct pci_dev *);
781 int __must_check pcim_enable_device(struct pci_dev *pdev);
782 void pcim_pin_device(struct pci_dev *pdev);
783
784 static inline int pci_is_enabled(struct pci_dev *pdev)
785 {
786         return (atomic_read(&pdev->enable_cnt) > 0);
787 }
788
789 static inline int pci_is_managed(struct pci_dev *pdev)
790 {
791         return pdev->is_managed;
792 }
793
794 void pci_disable_device(struct pci_dev *dev);
795 void pci_set_master(struct pci_dev *dev);
796 void pci_clear_master(struct pci_dev *dev);
797 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
798 int pci_set_cacheline_size(struct pci_dev *dev);
799 #define HAVE_PCI_SET_MWI
800 int __must_check pci_set_mwi(struct pci_dev *dev);
801 int pci_try_set_mwi(struct pci_dev *dev);
802 void pci_clear_mwi(struct pci_dev *dev);
803 void pci_intx(struct pci_dev *dev, int enable);
804 void pci_msi_off(struct pci_dev *dev);
805 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
806 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
807 int pcix_get_max_mmrbc(struct pci_dev *dev);
808 int pcix_get_mmrbc(struct pci_dev *dev);
809 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
810 int pcie_get_readrq(struct pci_dev *dev);
811 int pcie_set_readrq(struct pci_dev *dev, int rq);
812 int pcie_get_mps(struct pci_dev *dev);
813 int pcie_set_mps(struct pci_dev *dev, int mps);
814 int __pci_reset_function(struct pci_dev *dev);
815 int pci_reset_function(struct pci_dev *dev);
816 void pci_update_resource(struct pci_dev *dev, int resno);
817 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
818 int __must_check pci_reassign_resource(struct pci_dev *dev, int i, resource_size_t add_size, resource_size_t align);
819 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
820
821 /* ROM control related routines */
822 int pci_enable_rom(struct pci_dev *pdev);
823 void pci_disable_rom(struct pci_dev *pdev);
824 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
825 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
826 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
827
828 /* Power management related routines */
829 int pci_save_state(struct pci_dev *dev);
830 void pci_restore_state(struct pci_dev *dev);
831 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev);
832 int pci_load_saved_state(struct pci_dev *dev, struct pci_saved_state *state);
833 int pci_load_and_free_saved_state(struct pci_dev *dev,
834                                   struct pci_saved_state **state);
835 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
836 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
837 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
838 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
839 void pci_pme_active(struct pci_dev *dev, bool enable);
840 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
841                       bool runtime, bool enable);
842 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
843 pci_power_t pci_target_state(struct pci_dev *dev);
844 int pci_prepare_to_sleep(struct pci_dev *dev);
845 int pci_back_from_sleep(struct pci_dev *dev);
846 bool pci_dev_run_wake(struct pci_dev *dev);
847 bool pci_check_pme_status(struct pci_dev *dev);
848 void pci_pme_wakeup_bus(struct pci_bus *bus);
849
850 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
851                                   bool enable)
852 {
853         return __pci_enable_wake(dev, state, false, enable);
854 }
855
856 #define PCI_EXP_IDO_REQUEST     (1<<0)
857 #define PCI_EXP_IDO_COMPLETION  (1<<1)
858 void pci_enable_ido(struct pci_dev *dev, unsigned long type);
859 void pci_disable_ido(struct pci_dev *dev, unsigned long type);
860
861 enum pci_obff_signal_type {
862         PCI_EXP_OBFF_SIGNAL_L0 = 0,
863         PCI_EXP_OBFF_SIGNAL_ALWAYS = 1,
864 };
865 int pci_enable_obff(struct pci_dev *dev, enum pci_obff_signal_type);
866 void pci_disable_obff(struct pci_dev *dev);
867
868 bool pci_ltr_supported(struct pci_dev *dev);
869 int pci_enable_ltr(struct pci_dev *dev);
870 void pci_disable_ltr(struct pci_dev *dev);
871 int pci_set_ltr(struct pci_dev *dev, int snoop_lat_ns, int nosnoop_lat_ns);
872
873 /* For use by arch with custom probe code */
874 void set_pcie_port_type(struct pci_dev *pdev);
875 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
876
877 /* Functions for PCI Hotplug drivers to use */
878 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
879 #ifdef CONFIG_HOTPLUG
880 unsigned int pci_rescan_bus(struct pci_bus *bus);
881 #endif
882
883 /* Vital product data routines */
884 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
885 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
886 int pci_vpd_truncate(struct pci_dev *dev, size_t size);
887
888 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
889 void pci_bus_assign_resources(const struct pci_bus *bus);
890 void pci_bus_size_bridges(struct pci_bus *bus);
891 int pci_claim_resource(struct pci_dev *, int);
892 void pci_assign_unassigned_resources(void);
893 void pci_assign_unassigned_bridge_resources(struct pci_dev *bridge);
894 void pdev_enable_device(struct pci_dev *);
895 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
896 int pci_enable_resources(struct pci_dev *, int mask);
897 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
898                     int (*)(const struct pci_dev *, u8, u8));
899 #define HAVE_PCI_REQ_REGIONS    2
900 int __must_check pci_request_regions(struct pci_dev *, const char *);
901 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
902 void pci_release_regions(struct pci_dev *);
903 int __must_check pci_request_region(struct pci_dev *, int, const char *);
904 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
905 void pci_release_region(struct pci_dev *, int);
906 int pci_request_selected_regions(struct pci_dev *, int, const char *);
907 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
908 void pci_release_selected_regions(struct pci_dev *, int);
909
910 /* drivers/pci/bus.c */
911 void pci_bus_add_resource(struct pci_bus *bus, struct resource *res, unsigned int flags);
912 struct resource *pci_bus_resource_n(const struct pci_bus *bus, int n);
913 void pci_bus_remove_resources(struct pci_bus *bus);
914
915 #define pci_bus_for_each_resource(bus, res, i)                          \
916         for (i = 0;                                                     \
917             (res = pci_bus_resource_n(bus, i)) || i < PCI_BRIDGE_RESOURCE_NUM; \
918              i++)
919
920 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
921                         struct resource *res, resource_size_t size,
922                         resource_size_t align, resource_size_t min,
923                         unsigned int type_mask,
924                         resource_size_t (*alignf)(void *,
925                                                   const struct resource *,
926                                                   resource_size_t,
927                                                   resource_size_t),
928                         void *alignf_data);
929 void pci_enable_bridges(struct pci_bus *bus);
930
931 /* Proper probing supporting hot-pluggable devices */
932 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
933                                        const char *mod_name);
934
935 /*
936  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
937  */
938 #define pci_register_driver(driver)             \
939         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
940
941 void pci_unregister_driver(struct pci_driver *dev);
942 void pci_remove_behind_bridge(struct pci_dev *dev);
943 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
944 int pci_add_dynid(struct pci_driver *drv,
945                   unsigned int vendor, unsigned int device,
946                   unsigned int subvendor, unsigned int subdevice,
947                   unsigned int class, unsigned int class_mask,
948                   unsigned long driver_data);
949 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
950                                          struct pci_dev *dev);
951 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
952                     int pass);
953
954 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
955                   void *userdata);
956 int pci_cfg_space_size_ext(struct pci_dev *dev);
957 int pci_cfg_space_size(struct pci_dev *dev);
958 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
959
960 #define PCI_VGA_STATE_CHANGE_BRIDGE (1 << 0)
961 #define PCI_VGA_STATE_CHANGE_DECODES (1 << 1)
962
963 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
964                       unsigned int command_bits, u32 flags);
965 /* kmem_cache style wrapper around pci_alloc_consistent() */
966
967 #include <linux/pci-dma.h>
968 #include <linux/dmapool.h>
969
970 #define pci_pool dma_pool
971 #define pci_pool_create(name, pdev, size, align, allocation) \
972                 dma_pool_create(name, &pdev->dev, size, align, allocation)
973 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
974 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
975 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
976
977 enum pci_dma_burst_strategy {
978         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
979                                    strategy_parameter is N/A */
980         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
981                                    byte boundaries */
982         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
983                                    strategy_parameter byte boundaries */
984 };
985
986 struct msix_entry {
987         u32     vector; /* kernel uses to write allocated vector */
988         u16     entry;  /* driver uses to specify entry, OS writes */
989 };
990
991
992 #ifndef CONFIG_PCI_MSI
993 static inline int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec)
994 {
995         return -1;
996 }
997
998 static inline void pci_msi_shutdown(struct pci_dev *dev)
999 { }
1000 static inline void pci_disable_msi(struct pci_dev *dev)
1001 { }
1002
1003 static inline int pci_msix_table_size(struct pci_dev *dev)
1004 {
1005         return 0;
1006 }
1007 static inline int pci_enable_msix(struct pci_dev *dev,
1008                                   struct msix_entry *entries, int nvec)
1009 {
1010         return -1;
1011 }
1012
1013 static inline void pci_msix_shutdown(struct pci_dev *dev)
1014 { }
1015 static inline void pci_disable_msix(struct pci_dev *dev)
1016 { }
1017
1018 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
1019 { }
1020
1021 static inline void pci_restore_msi_state(struct pci_dev *dev)
1022 { }
1023 static inline int pci_msi_enabled(void)
1024 {
1025         return 0;
1026 }
1027 #else
1028 extern int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec);
1029 extern void pci_msi_shutdown(struct pci_dev *dev);
1030 extern void pci_disable_msi(struct pci_dev *dev);
1031 extern int pci_msix_table_size(struct pci_dev *dev);
1032 extern int pci_enable_msix(struct pci_dev *dev,
1033         struct msix_entry *entries, int nvec);
1034 extern void pci_msix_shutdown(struct pci_dev *dev);
1035 extern void pci_disable_msix(struct pci_dev *dev);
1036 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
1037 extern void pci_restore_msi_state(struct pci_dev *dev);
1038 extern int pci_msi_enabled(void);
1039 #endif
1040
1041 #ifdef CONFIG_PCIEPORTBUS
1042 extern bool pcie_ports_disabled;
1043 extern bool pcie_ports_auto;
1044 #else
1045 #define pcie_ports_disabled     true
1046 #define pcie_ports_auto         false
1047 #endif
1048
1049 #ifndef CONFIG_PCIEASPM
1050 static inline int pcie_aspm_enabled(void) { return 0; }
1051 static inline bool pcie_aspm_support_enabled(void) { return false; }
1052 #else
1053 extern int pcie_aspm_enabled(void);
1054 extern bool pcie_aspm_support_enabled(void);
1055 #endif
1056
1057 #ifdef CONFIG_PCIEAER
1058 void pci_no_aer(void);
1059 bool pci_aer_available(void);
1060 #else
1061 static inline void pci_no_aer(void) { }
1062 static inline bool pci_aer_available(void) { return false; }
1063 #endif
1064
1065 #ifndef CONFIG_PCIE_ECRC
1066 static inline void pcie_set_ecrc_checking(struct pci_dev *dev)
1067 {
1068         return;
1069 }
1070 static inline void pcie_ecrc_get_policy(char *str) {};
1071 #else
1072 extern void pcie_set_ecrc_checking(struct pci_dev *dev);
1073 extern void pcie_ecrc_get_policy(char *str);
1074 #endif
1075
1076 #define pci_enable_msi(pdev)    pci_enable_msi_block(pdev, 1)
1077
1078 #ifdef CONFIG_HT_IRQ
1079 /* The functions a driver should call */
1080 int  ht_create_irq(struct pci_dev *dev, int idx);
1081 void ht_destroy_irq(unsigned int irq);
1082 #endif /* CONFIG_HT_IRQ */
1083
1084 extern void pci_block_user_cfg_access(struct pci_dev *dev);
1085 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
1086
1087 /*
1088  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
1089  * a PCI domain is defined to be a set of PCI busses which share
1090  * configuration space.
1091  */
1092 #ifdef CONFIG_PCI_DOMAINS
1093 extern int pci_domains_supported;
1094 #else
1095 enum { pci_domains_supported = 0 };
1096 static inline int pci_domain_nr(struct pci_bus *bus)
1097 {
1098         return 0;
1099 }
1100
1101 static inline int pci_proc_domain(struct pci_bus *bus)
1102 {
1103         return 0;
1104 }
1105 #endif /* CONFIG_PCI_DOMAINS */
1106
1107 /* some architectures require additional setup to direct VGA traffic */
1108 typedef int (*arch_set_vga_state_t)(struct pci_dev *pdev, bool decode,
1109                       unsigned int command_bits, u32 flags);
1110 extern void pci_register_set_vga_state(arch_set_vga_state_t func);
1111
1112 #else /* CONFIG_PCI is not enabled */
1113
1114 /*
1115  *  If the system does not have PCI, clearly these return errors.  Define
1116  *  these as simple inline functions to avoid hair in drivers.
1117  */
1118
1119 #define _PCI_NOP(o, s, t) \
1120         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1121                                                 int where, t val) \
1122                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1123
1124 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1125                                 _PCI_NOP(o, word, u16 x) \
1126                                 _PCI_NOP(o, dword, u32 x)
1127 _PCI_NOP_ALL(read, *)
1128 _PCI_NOP_ALL(write,)
1129
1130 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1131                                              unsigned int device,
1132                                              struct pci_dev *from)
1133 {
1134         return NULL;
1135 }
1136
1137 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1138                                              unsigned int device,
1139                                              unsigned int ss_vendor,
1140                                              unsigned int ss_device,
1141                                              struct pci_dev *from)
1142 {
1143         return NULL;
1144 }
1145
1146 static inline struct pci_dev *pci_get_class(unsigned int class,
1147                                             struct pci_dev *from)
1148 {
1149         return NULL;
1150 }
1151
1152 #define pci_dev_present(ids)    (0)
1153 #define no_pci_devices()        (1)
1154 #define pci_dev_put(dev)        do { } while (0)
1155
1156 static inline void pci_set_master(struct pci_dev *dev)
1157 { }
1158
1159 static inline int pci_enable_device(struct pci_dev *dev)
1160 {
1161         return -EIO;
1162 }
1163
1164 static inline void pci_disable_device(struct pci_dev *dev)
1165 { }
1166
1167 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1168 {
1169         return -EIO;
1170 }
1171
1172 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1173 {
1174         return -EIO;
1175 }
1176
1177 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
1178                                         unsigned int size)
1179 {
1180         return -EIO;
1181 }
1182
1183 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
1184                                         unsigned long mask)
1185 {
1186         return -EIO;
1187 }
1188
1189 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1190 {
1191         return -EBUSY;
1192 }
1193
1194 static inline int __pci_register_driver(struct pci_driver *drv,
1195                                         struct module *owner)
1196 {
1197         return 0;
1198 }
1199
1200 static inline int pci_register_driver(struct pci_driver *drv)
1201 {
1202         return 0;
1203 }
1204
1205 static inline void pci_unregister_driver(struct pci_driver *drv)
1206 { }
1207
1208 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1209 {
1210         return 0;
1211 }
1212
1213 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1214                                            int cap)
1215 {
1216         return 0;
1217 }
1218
1219 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1220 {
1221         return 0;
1222 }
1223
1224 /* Power management related routines */
1225 static inline int pci_save_state(struct pci_dev *dev)
1226 {
1227         return 0;
1228 }
1229
1230 static inline void pci_restore_state(struct pci_dev *dev)
1231 { }
1232
1233 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1234 {
1235         return 0;
1236 }
1237
1238 static inline int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1239 {
1240         return 0;
1241 }
1242
1243 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1244                                            pm_message_t state)
1245 {
1246         return PCI_D0;
1247 }
1248
1249 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1250                                   int enable)
1251 {
1252         return 0;
1253 }
1254
1255 static inline void pci_enable_ido(struct pci_dev *dev, unsigned long type)
1256 {
1257 }
1258
1259 static inline void pci_disable_ido(struct pci_dev *dev, unsigned long type)
1260 {
1261 }
1262
1263 static inline int pci_enable_obff(struct pci_dev *dev, unsigned long type)
1264 {
1265         return 0;
1266 }
1267
1268 static inline void pci_disable_obff(struct pci_dev *dev)
1269 {
1270 }
1271
1272 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1273 {
1274         return -EIO;
1275 }
1276
1277 static inline void pci_release_regions(struct pci_dev *dev)
1278 { }
1279
1280 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1281
1282 static inline void pci_block_user_cfg_access(struct pci_dev *dev)
1283 { }
1284
1285 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev)
1286 { }
1287
1288 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1289 { return NULL; }
1290
1291 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1292                                                 unsigned int devfn)
1293 { return NULL; }
1294
1295 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1296                                                 unsigned int devfn)
1297 { return NULL; }
1298
1299 static inline int pci_domain_nr(struct pci_bus *bus)
1300 { return 0; }
1301
1302 #define dev_is_pci(d) (false)
1303 #define dev_is_pf(d) (false)
1304 #define dev_num_vf(d) (0)
1305 #endif /* CONFIG_PCI */
1306
1307 /* Include architecture-dependent settings and functions */
1308
1309 #include <asm/pci.h>
1310
1311 #ifndef PCIBIOS_MAX_MEM_32
1312 #define PCIBIOS_MAX_MEM_32 (-1)
1313 #endif
1314
1315 /* these helpers provide future and backwards compatibility
1316  * for accessing popular PCI BAR info */
1317 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1318 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1319 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1320 #define pci_resource_len(dev,bar) \
1321         ((pci_resource_start((dev), (bar)) == 0 &&      \
1322           pci_resource_end((dev), (bar)) ==             \
1323           pci_resource_start((dev), (bar))) ? 0 :       \
1324                                                         \
1325          (pci_resource_end((dev), (bar)) -              \
1326           pci_resource_start((dev), (bar)) + 1))
1327
1328 /* Similar to the helpers above, these manipulate per-pci_dev
1329  * driver-specific data.  They are really just a wrapper around
1330  * the generic device structure functions of these calls.
1331  */
1332 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1333 {
1334         return dev_get_drvdata(&pdev->dev);
1335 }
1336
1337 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1338 {
1339         dev_set_drvdata(&pdev->dev, data);
1340 }
1341
1342 /* If you want to know what to call your pci_dev, ask this function.
1343  * Again, it's a wrapper around the generic device.
1344  */
1345 static inline const char *pci_name(const struct pci_dev *pdev)
1346 {
1347         return dev_name(&pdev->dev);
1348 }
1349
1350
1351 /* Some archs don't want to expose struct resource to userland as-is
1352  * in sysfs and /proc
1353  */
1354 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1355 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1356                 const struct resource *rsrc, resource_size_t *start,
1357                 resource_size_t *end)
1358 {
1359         *start = rsrc->start;
1360         *end = rsrc->end;
1361 }
1362 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1363
1364
1365 /*
1366  *  The world is not perfect and supplies us with broken PCI devices.
1367  *  For at least a part of these bugs we need a work-around, so both
1368  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1369  *  fixup hooks to be called for particular buggy devices.
1370  */
1371
1372 struct pci_fixup {
1373         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
1374         void (*hook)(struct pci_dev *dev);
1375 };
1376
1377 enum pci_fixup_pass {
1378         pci_fixup_early,        /* Before probing BARs */
1379         pci_fixup_header,       /* After reading configuration header */
1380         pci_fixup_final,        /* Final phase of device fixups */
1381         pci_fixup_enable,       /* pci_enable_device() time */
1382         pci_fixup_resume,       /* pci_device_resume() */
1383         pci_fixup_suspend,      /* pci_device_suspend */
1384         pci_fixup_resume_early, /* pci_device_resume_early() */
1385 };
1386
1387 /* Anonymous variables would be nice... */
1388 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
1389         static const struct pci_fixup __pci_fixup_##name __used         \
1390         __attribute__((__section__(#section))) = { vendor, device, hook };
1391 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1392         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1393                         vendor##device##hook, vendor, device, hook)
1394 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1395         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1396                         vendor##device##hook, vendor, device, hook)
1397 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1398         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1399                         vendor##device##hook, vendor, device, hook)
1400 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1401         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1402                         vendor##device##hook, vendor, device, hook)
1403 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1404         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1405                         resume##vendor##device##hook, vendor, device, hook)
1406 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1407         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1408                         resume_early##vendor##device##hook, vendor, device, hook)
1409 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1410         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1411                         suspend##vendor##device##hook, vendor, device, hook)
1412
1413 #ifdef CONFIG_PCI_QUIRKS
1414 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1415 #else
1416 static inline void pci_fixup_device(enum pci_fixup_pass pass,
1417                                     struct pci_dev *dev) {}
1418 #endif
1419
1420 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1421 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1422 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1423 int pcim_iomap_regions(struct pci_dev *pdev, u16 mask, const char *name);
1424 int pcim_iomap_regions_request_all(struct pci_dev *pdev, u16 mask,
1425                                    const char *name);
1426 void pcim_iounmap_regions(struct pci_dev *pdev, u16 mask);
1427
1428 extern int pci_pci_problems;
1429 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1430 #define PCIPCI_TRITON           2
1431 #define PCIPCI_NATOMA           4
1432 #define PCIPCI_VIAETBF          8
1433 #define PCIPCI_VSFX             16
1434 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1435 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1436
1437 extern unsigned long pci_cardbus_io_size;
1438 extern unsigned long pci_cardbus_mem_size;
1439 extern u8 __devinitdata pci_dfl_cache_line_size;
1440 extern u8 pci_cache_line_size;
1441
1442 extern unsigned long pci_hotplug_io_size;
1443 extern unsigned long pci_hotplug_mem_size;
1444
1445 int pcibios_add_platform_entries(struct pci_dev *dev);
1446 void pcibios_disable_device(struct pci_dev *dev);
1447 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1448                                  enum pcie_reset_state state);
1449
1450 #ifdef CONFIG_PCI_MMCONFIG
1451 extern void __init pci_mmcfg_early_init(void);
1452 extern void __init pci_mmcfg_late_init(void);
1453 #else
1454 static inline void pci_mmcfg_early_init(void) { }
1455 static inline void pci_mmcfg_late_init(void) { }
1456 #endif
1457
1458 int pci_ext_cfg_avail(struct pci_dev *dev);
1459
1460 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1461
1462 #ifdef CONFIG_PCI_IOV
1463 extern int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1464 extern void pci_disable_sriov(struct pci_dev *dev);
1465 extern irqreturn_t pci_sriov_migration(struct pci_dev *dev);
1466 extern int pci_num_vf(struct pci_dev *dev);
1467 #else
1468 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1469 {
1470         return -ENODEV;
1471 }
1472 static inline void pci_disable_sriov(struct pci_dev *dev)
1473 {
1474 }
1475 static inline irqreturn_t pci_sriov_migration(struct pci_dev *dev)
1476 {
1477         return IRQ_NONE;
1478 }
1479 static inline int pci_num_vf(struct pci_dev *dev)
1480 {
1481         return 0;
1482 }
1483 #endif
1484
1485 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
1486 extern void pci_hp_create_module_link(struct pci_slot *pci_slot);
1487 extern void pci_hp_remove_module_link(struct pci_slot *pci_slot);
1488 #endif
1489
1490 /**
1491  * pci_pcie_cap - get the saved PCIe capability offset
1492  * @dev: PCI device
1493  *
1494  * PCIe capability offset is calculated at PCI device initialization
1495  * time and saved in the data structure. This function returns saved
1496  * PCIe capability offset. Using this instead of pci_find_capability()
1497  * reduces unnecessary search in the PCI configuration space. If you
1498  * need to calculate PCIe capability offset from raw device for some
1499  * reasons, please use pci_find_capability() instead.
1500  */
1501 static inline int pci_pcie_cap(struct pci_dev *dev)
1502 {
1503         return dev->pcie_cap;
1504 }
1505
1506 /**
1507  * pci_is_pcie - check if the PCI device is PCI Express capable
1508  * @dev: PCI device
1509  *
1510  * Retrun true if the PCI device is PCI Express capable, false otherwise.
1511  */
1512 static inline bool pci_is_pcie(struct pci_dev *dev)
1513 {
1514         return !!pci_pcie_cap(dev);
1515 }
1516
1517 void pci_request_acs(void);
1518
1519
1520 #define PCI_VPD_LRDT                    0x80    /* Large Resource Data Type */
1521 #define PCI_VPD_LRDT_ID(x)              (x | PCI_VPD_LRDT)
1522
1523 /* Large Resource Data Type Tag Item Names */
1524 #define PCI_VPD_LTIN_ID_STRING          0x02    /* Identifier String */
1525 #define PCI_VPD_LTIN_RO_DATA            0x10    /* Read-Only Data */
1526 #define PCI_VPD_LTIN_RW_DATA            0x11    /* Read-Write Data */
1527
1528 #define PCI_VPD_LRDT_ID_STRING          PCI_VPD_LRDT_ID(PCI_VPD_LTIN_ID_STRING)
1529 #define PCI_VPD_LRDT_RO_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RO_DATA)
1530 #define PCI_VPD_LRDT_RW_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RW_DATA)
1531
1532 /* Small Resource Data Type Tag Item Names */
1533 #define PCI_VPD_STIN_END                0x78    /* End */
1534
1535 #define PCI_VPD_SRDT_END                PCI_VPD_STIN_END
1536
1537 #define PCI_VPD_SRDT_TIN_MASK           0x78
1538 #define PCI_VPD_SRDT_LEN_MASK           0x07
1539
1540 #define PCI_VPD_LRDT_TAG_SIZE           3
1541 #define PCI_VPD_SRDT_TAG_SIZE           1
1542
1543 #define PCI_VPD_INFO_FLD_HDR_SIZE       3
1544
1545 #define PCI_VPD_RO_KEYWORD_PARTNO       "PN"
1546 #define PCI_VPD_RO_KEYWORD_MFR_ID       "MN"
1547 #define PCI_VPD_RO_KEYWORD_VENDOR0      "V0"
1548 #define PCI_VPD_RO_KEYWORD_CHKSUM       "RV"
1549
1550 /**
1551  * pci_vpd_lrdt_size - Extracts the Large Resource Data Type length
1552  * @lrdt: Pointer to the beginning of the Large Resource Data Type tag
1553  *
1554  * Returns the extracted Large Resource Data Type length.
1555  */
1556 static inline u16 pci_vpd_lrdt_size(const u8 *lrdt)
1557 {
1558         return (u16)lrdt[1] + ((u16)lrdt[2] << 8);
1559 }
1560
1561 /**
1562  * pci_vpd_srdt_size - Extracts the Small Resource Data Type length
1563  * @lrdt: Pointer to the beginning of the Small Resource Data Type tag
1564  *
1565  * Returns the extracted Small Resource Data Type length.
1566  */
1567 static inline u8 pci_vpd_srdt_size(const u8 *srdt)
1568 {
1569         return (*srdt) & PCI_VPD_SRDT_LEN_MASK;
1570 }
1571
1572 /**
1573  * pci_vpd_info_field_size - Extracts the information field length
1574  * @lrdt: Pointer to the beginning of an information field header
1575  *
1576  * Returns the extracted information field length.
1577  */
1578 static inline u8 pci_vpd_info_field_size(const u8 *info_field)
1579 {
1580         return info_field[2];
1581 }
1582
1583 /**
1584  * pci_vpd_find_tag - Locates the Resource Data Type tag provided
1585  * @buf: Pointer to buffered vpd data
1586  * @off: The offset into the buffer at which to begin the search
1587  * @len: The length of the vpd buffer
1588  * @rdt: The Resource Data Type to search for
1589  *
1590  * Returns the index where the Resource Data Type was found or
1591  * -ENOENT otherwise.
1592  */
1593 int pci_vpd_find_tag(const u8 *buf, unsigned int off, unsigned int len, u8 rdt);
1594
1595 /**
1596  * pci_vpd_find_info_keyword - Locates an information field keyword in the VPD
1597  * @buf: Pointer to buffered vpd data
1598  * @off: The offset into the buffer at which to begin the search
1599  * @len: The length of the buffer area, relative to off, in which to search
1600  * @kw: The keyword to search for
1601  *
1602  * Returns the index where the information field keyword was found or
1603  * -ENOENT otherwise.
1604  */
1605 int pci_vpd_find_info_keyword(const u8 *buf, unsigned int off,
1606                               unsigned int len, const char *kw);
1607
1608 /* PCI <-> OF binding helpers */
1609 #ifdef CONFIG_OF
1610 struct device_node;
1611 extern void pci_set_of_node(struct pci_dev *dev);
1612 extern void pci_release_of_node(struct pci_dev *dev);
1613 extern void pci_set_bus_of_node(struct pci_bus *bus);
1614 extern void pci_release_bus_of_node(struct pci_bus *bus);
1615
1616 /* Arch may override this (weak) */
1617 extern struct device_node * __weak pcibios_get_phb_of_node(struct pci_bus *bus);
1618
1619 static inline struct device_node *pci_device_to_OF_node(struct pci_dev *pdev)
1620 {
1621         return pdev ? pdev->dev.of_node : NULL;
1622 }
1623
1624 static inline struct device_node *pci_bus_to_OF_node(struct pci_bus *bus)
1625 {
1626         return bus ? bus->dev.of_node : NULL;
1627 }
1628
1629 #else /* CONFIG_OF */
1630 static inline void pci_set_of_node(struct pci_dev *dev) { }
1631 static inline void pci_release_of_node(struct pci_dev *dev) { }
1632 static inline void pci_set_bus_of_node(struct pci_bus *bus) { }
1633 static inline void pci_release_bus_of_node(struct pci_bus *bus) { }
1634 #endif  /* CONFIG_OF */
1635
1636 /**
1637  * pci_find_upstream_pcie_bridge - find upstream PCIe-to-PCI bridge of a device
1638  * @pdev: the PCI device
1639  *
1640  * if the device is PCIE, return NULL
1641  * if the device isn't connected to a PCIe bridge (that is its parent is a
1642  * legacy PCI bridge and the bridge is directly connected to bus 0), return its
1643  * parent
1644  */
1645 struct pci_dev *pci_find_upstream_pcie_bridge(struct pci_dev *pdev);
1646
1647 #endif /* __KERNEL__ */
1648 #endif /* LINUX_PCI_H */