Merge branch 'async-scsi-resume' of git://git.kernel.org/pub/scm/linux/kernel/git...
[linux.git] / arch / arm / mach-kirkwood / include / mach / bridge-regs.h
1 /*
2  * arch/arm/mach-kirkwood/include/mach/bridge-regs.h
3  *
4  * Mbus-L to Mbus Bridge Registers
5  *
6  * This file is licensed under the terms of the GNU General Public
7  * License version 2.  This program is licensed "as is" without any
8  * warranty of any kind, whether express or implied.
9  */
10
11 #ifndef __ASM_ARCH_BRIDGE_REGS_H
12 #define __ASM_ARCH_BRIDGE_REGS_H
13
14 #include <mach/kirkwood.h>
15
16 #define CPU_CONFIG              (BRIDGE_VIRT_BASE + 0x0100)
17 #define CPU_CONFIG_PHYS         (BRIDGE_PHYS_BASE + 0x0100)
18 #define CPU_CONFIG_ERROR_PROP   0x00000004
19
20 #define CPU_CONTROL             (BRIDGE_VIRT_BASE + 0x0104)
21 #define CPU_CONTROL_PHYS        (BRIDGE_PHYS_BASE + 0x0104)
22 #define CPU_RESET               0x00000002
23
24 #define RSTOUTn_MASK            (BRIDGE_VIRT_BASE + 0x0108)
25 #define RSTOUTn_MASK_PHYS       (BRIDGE_PHYS_BASE + 0x0108)
26 #define SOFT_RESET_OUT_EN       0x00000004
27
28 #define SYSTEM_SOFT_RESET       (BRIDGE_VIRT_BASE + 0x010c)
29 #define SOFT_RESET              0x00000001
30
31 #define BRIDGE_CAUSE            (BRIDGE_VIRT_BASE + 0x0110)
32
33 #define BRIDGE_INT_TIMER1_CLR   (~0x0004)
34
35 #define IRQ_VIRT_BASE           (BRIDGE_VIRT_BASE + 0x0200)
36 #define IRQ_CAUSE_LOW_OFF       0x0000
37 #define IRQ_MASK_LOW_OFF        0x0004
38 #define IRQ_CAUSE_HIGH_OFF      0x0010
39 #define IRQ_MASK_HIGH_OFF       0x0014
40
41 #define TIMER_VIRT_BASE         (BRIDGE_VIRT_BASE + 0x0300)
42 #define TIMER_PHYS_BASE         (BRIDGE_PHYS_BASE + 0x0300)
43
44 #define L2_CONFIG_REG           (BRIDGE_VIRT_BASE + 0x0128)
45 #define L2_WRITETHROUGH         0x00000010
46
47 #define CLOCK_GATING_CTRL       (BRIDGE_VIRT_BASE + 0x11c)
48 #define CGC_BIT_GE0             (0)
49 #define CGC_BIT_PEX0            (2)
50 #define CGC_BIT_USB0            (3)
51 #define CGC_BIT_SDIO            (4)
52 #define CGC_BIT_TSU             (5)
53 #define CGC_BIT_DUNIT           (6)
54 #define CGC_BIT_RUNIT           (7)
55 #define CGC_BIT_XOR0            (8)
56 #define CGC_BIT_AUDIO           (9)
57 #define CGC_BIT_SATA0           (14)
58 #define CGC_BIT_SATA1           (15)
59 #define CGC_BIT_XOR1            (16)
60 #define CGC_BIT_CRYPTO          (17)
61 #define CGC_BIT_PEX1            (18)
62 #define CGC_BIT_GE1             (19)
63 #define CGC_BIT_TDM             (20)
64 #define CGC_GE0                 (1 << 0)
65 #define CGC_PEX0                (1 << 2)
66 #define CGC_USB0                (1 << 3)
67 #define CGC_SDIO                (1 << 4)
68 #define CGC_TSU                 (1 << 5)
69 #define CGC_DUNIT               (1 << 6)
70 #define CGC_RUNIT               (1 << 7)
71 #define CGC_XOR0                (1 << 8)
72 #define CGC_AUDIO               (1 << 9)
73 #define CGC_POWERSAVE           (1 << 11)
74 #define CGC_SATA0               (1 << 14)
75 #define CGC_SATA1               (1 << 15)
76 #define CGC_XOR1                (1 << 16)
77 #define CGC_CRYPTO              (1 << 17)
78 #define CGC_PEX1                (1 << 18)
79 #define CGC_GE1                 (1 << 19)
80 #define CGC_TDM                 (1 << 20)
81 #define CGC_RESERVED            (0x6 << 21)
82
83 #define MEMORY_PM_CTRL          (BRIDGE_VIRT_BASE + 0x118)
84 #define MEMORY_PM_CTRL_PHYS     (BRIDGE_PHYS_BASE + 0x118)
85
86 #endif