MIPS: Whitespace cleanup.
[linux-drm-fsl-dcu.git] / arch / mips / include / asm / mach-au1x00 / au1000_dma.h
index ba4cf0e91c8b40a1306563f57f5d124a4ff305c0..7cedca5a305c1c25ef1a09cee5720a060d006f9c 100644 (file)
@@ -34,7 +34,7 @@
 #include <linux/spinlock.h>    /* And spinlocks */
 #include <linux/delay.h>
 
-#define NUM_AU1000_DMA_CHANNELS        8
+#define NUM_AU1000_DMA_CHANNELS 8
 
 /* DMA Channel Register Offsets */
 #define DMA_MODE_SET           0x00000000
@@ -47,7 +47,7 @@
 #define DMA_DS                 (1 << 15)
 #define DMA_BE                 (1 << 13)
 #define DMA_DR                 (1 << 12)
-#define DMA_TS8                (1 << 11)
+#define DMA_TS8                        (1 << 11)
 #define DMA_DW_BIT             9
 #define DMA_DW_MASK            (0x03 << DMA_DW_BIT)
 #define DMA_DW8                        (0 << DMA_DW_BIT)
@@ -59,9 +59,9 @@
 #define DMA_GO                 (1 << 5)
 #define DMA_AB                 (1 << 4)
 #define DMA_D1                 (1 << 3)
-#define DMA_BE1                (1 << 2)
+#define DMA_BE1                        (1 << 2)
 #define DMA_D0                 (1 << 1)
-#define DMA_BE0                (1 << 0)
+#define DMA_BE0                        (1 << 0)
 
 #define DMA_PERIPHERAL_ADDR    0x00000008
 #define DMA_BUFFER0_START      0x0000000C
@@ -246,7 +246,7 @@ static inline void init_dma(unsigned int dmanr)
                mode |= DMA_IE;
 
        au_writel(~mode, chan->io + DMA_MODE_CLEAR);
-       au_writel(mode,  chan->io + DMA_MODE_SET);
+       au_writel(mode,  chan->io + DMA_MODE_SET);
 }
 
 /*