MIPS: Whitespace cleanup.
[linux-drm-fsl-dcu.git] / arch / mips / include / asm / mach-ar7 / ar7.h
index 07d3fadb24437e289bae5c8da747b2fdd647e8a5..a47ea0c852483aba4ccfb8d833fb29d277b14147 100644 (file)
@@ -40,9 +40,9 @@
 #define AR7_REGS_USB   (AR7_REGS_BASE + 0x1200)
 #define AR7_REGS_RESET (AR7_REGS_BASE + 0x1600)
 #define AR7_REGS_PINSEL (AR7_REGS_BASE + 0x160C)
-#define AR7_REGS_VLYNQ0        (AR7_REGS_BASE + 0x1800)
+#define AR7_REGS_VLYNQ0 (AR7_REGS_BASE + 0x1800)
 #define AR7_REGS_DCL   (AR7_REGS_BASE + 0x1a00)
-#define AR7_REGS_VLYNQ1        (AR7_REGS_BASE + 0x1c00)
+#define AR7_REGS_VLYNQ1 (AR7_REGS_BASE + 0x1c00)
 #define AR7_REGS_MDIO  (AR7_REGS_BASE + 0x1e00)
 #define AR7_REGS_IRQ   (AR7_REGS_BASE + 0x2400)
 #define AR7_REGS_MAC1  (AR7_REGS_BASE + 0x2800)
@@ -52,7 +52,7 @@
 #define UR8_REGS_UART1 (AR7_REGS_BASE + 0x0f00)
 
 /* Titan registers */
-#define TITAN_REGS_ESWITCH_BASE        (0x08640000)
+#define TITAN_REGS_ESWITCH_BASE (0x08640000)
 #define TITAN_REGS_MAC0                (TITAN_REGS_ESWITCH_BASE)
 #define TITAN_REGS_MAC1                (TITAN_REGS_ESWITCH_BASE + 0x0800)
 #define TITAN_REGS_MDIO                (TITAN_REGS_ESWITCH_BASE + 0x02000)
@@ -72,9 +72,9 @@
 
 /* GPIO control registers */
 #define AR7_GPIO_INPUT 0x0
-#define AR7_GPIO_OUTPUT        0x4
+#define AR7_GPIO_OUTPUT 0x4
 #define AR7_GPIO_DIR   0x8
-#define AR7_GPIO_ENABLE        0xc
+#define AR7_GPIO_ENABLE 0xc
 #define TITAN_GPIO_INPUT_0     0x0
 #define TITAN_GPIO_INPUT_1     0x4
 #define TITAN_GPIO_OUTPUT_0    0x8
 #define AR7_CHIP_7200  0x2b
 #define AR7_CHIP_7300  0x05
 #define AR7_CHIP_TITAN 0x07
-#define TITAN_CHIP_1050        0x0f
-#define TITAN_CHIP_1055        0x0e
-#define TITAN_CHIP_1056        0x0d
-#define TITAN_CHIP_1060        0x07
+#define TITAN_CHIP_1050 0x0f
+#define TITAN_CHIP_1055 0x0e
+#define TITAN_CHIP_1056 0x0d
+#define TITAN_CHIP_1060 0x07
 
 /* Interrupts */
 #define AR7_IRQ_UART0  15