9d735c55a0f39cf4056685259f6c8bb6f187019b
[linux-drm-fsl-dcu.git] / drivers / net / wireless / ath / ath9k / xmit.c
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <linux/dma-mapping.h>
18 #include "ath9k.h"
19 #include "ar9003_mac.h"
20
21 #define BITS_PER_BYTE           8
22 #define OFDM_PLCP_BITS          22
23 #define HT_RC_2_STREAMS(_rc)    ((((_rc) & 0x78) >> 3) + 1)
24 #define L_STF                   8
25 #define L_LTF                   8
26 #define L_SIG                   4
27 #define HT_SIG                  8
28 #define HT_STF                  4
29 #define HT_LTF(_ns)             (4 * (_ns))
30 #define SYMBOL_TIME(_ns)        ((_ns) << 2) /* ns * 4 us */
31 #define SYMBOL_TIME_HALFGI(_ns) (((_ns) * 18 + 4) / 5)  /* ns * 3.6 us */
32 #define TIME_SYMBOLS(t)         ((t) >> 2)
33 #define TIME_SYMBOLS_HALFGI(t)  (((t) * 5 - 4) / 18)
34 #define NUM_SYMBOLS_PER_USEC(_usec) (_usec >> 2)
35 #define NUM_SYMBOLS_PER_USEC_HALFGI(_usec) (((_usec*5)-4)/18)
36
37
38 static u16 bits_per_symbol[][2] = {
39         /* 20MHz 40MHz */
40         {    26,   54 },     /*  0: BPSK */
41         {    52,  108 },     /*  1: QPSK 1/2 */
42         {    78,  162 },     /*  2: QPSK 3/4 */
43         {   104,  216 },     /*  3: 16-QAM 1/2 */
44         {   156,  324 },     /*  4: 16-QAM 3/4 */
45         {   208,  432 },     /*  5: 64-QAM 2/3 */
46         {   234,  486 },     /*  6: 64-QAM 3/4 */
47         {   260,  540 },     /*  7: 64-QAM 5/6 */
48 };
49
50 #define IS_HT_RATE(_rate)     ((_rate) & 0x80)
51
52 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
53                                struct ath_atx_tid *tid, struct sk_buff *skb);
54 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
55                             int tx_flags, struct ath_txq *txq);
56 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
57                                 struct ath_txq *txq, struct list_head *bf_q,
58                                 struct ath_tx_status *ts, int txok);
59 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
60                              struct list_head *head, bool internal);
61 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
62                              struct ath_tx_status *ts, int nframes, int nbad,
63                              int txok);
64 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
65                               int seqno);
66 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
67                                            struct ath_txq *txq,
68                                            struct ath_atx_tid *tid,
69                                            struct sk_buff *skb);
70
71 enum {
72         MCS_HT20,
73         MCS_HT20_SGI,
74         MCS_HT40,
75         MCS_HT40_SGI,
76 };
77
78 /*********************/
79 /* Aggregation logic */
80 /*********************/
81
82 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq)
83         __acquires(&txq->axq_lock)
84 {
85         spin_lock_bh(&txq->axq_lock);
86 }
87
88 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq)
89         __releases(&txq->axq_lock)
90 {
91         spin_unlock_bh(&txq->axq_lock);
92 }
93
94 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq)
95         __releases(&txq->axq_lock)
96 {
97         struct sk_buff_head q;
98         struct sk_buff *skb;
99
100         __skb_queue_head_init(&q);
101         skb_queue_splice_init(&txq->complete_q, &q);
102         spin_unlock_bh(&txq->axq_lock);
103
104         while ((skb = __skb_dequeue(&q)))
105                 ieee80211_tx_status(sc->hw, skb);
106 }
107
108 static void ath_tx_queue_tid(struct ath_txq *txq, struct ath_atx_tid *tid)
109 {
110         struct ath_atx_ac *ac = tid->ac;
111
112         if (tid->paused)
113                 return;
114
115         if (tid->sched)
116                 return;
117
118         tid->sched = true;
119         list_add_tail(&tid->list, &ac->tid_q);
120
121         if (ac->sched)
122                 return;
123
124         ac->sched = true;
125         list_add_tail(&ac->list, &txq->axq_acq);
126 }
127
128 static struct ath_frame_info *get_frame_info(struct sk_buff *skb)
129 {
130         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
131         BUILD_BUG_ON(sizeof(struct ath_frame_info) >
132                      sizeof(tx_info->rate_driver_data));
133         return (struct ath_frame_info *) &tx_info->rate_driver_data[0];
134 }
135
136 static void ath_send_bar(struct ath_atx_tid *tid, u16 seqno)
137 {
138         if (!tid->an->sta)
139                 return;
140
141         ieee80211_send_bar(tid->an->vif, tid->an->sta->addr, tid->tidno,
142                            seqno << IEEE80211_SEQ_SEQ_SHIFT);
143 }
144
145 static void ath_set_rates(struct ieee80211_vif *vif, struct ieee80211_sta *sta,
146                           struct ath_buf *bf)
147 {
148         ieee80211_get_tx_rates(vif, sta, bf->bf_mpdu, bf->rates,
149                                ARRAY_SIZE(bf->rates));
150 }
151
152 static void ath_txq_skb_done(struct ath_softc *sc, struct ath_txq *txq,
153                              struct sk_buff *skb)
154 {
155         int q;
156
157         q = skb_get_queue_mapping(skb);
158         if (txq == sc->tx.uapsdq)
159                 txq = sc->tx.txq_map[q];
160
161         if (txq != sc->tx.txq_map[q])
162                 return;
163
164         if (WARN_ON(--txq->pending_frames < 0))
165                 txq->pending_frames = 0;
166
167         if (txq->stopped &&
168             txq->pending_frames < sc->tx.txq_max_pending[q]) {
169                 ieee80211_wake_queue(sc->hw, q);
170                 txq->stopped = false;
171         }
172 }
173
174 static struct ath_atx_tid *
175 ath_get_skb_tid(struct ath_softc *sc, struct ath_node *an, struct sk_buff *skb)
176 {
177         u8 tidno = skb->priority & IEEE80211_QOS_CTL_TID_MASK;
178         return ATH_AN_2_TID(an, tidno);
179 }
180
181 static bool ath_tid_has_buffered(struct ath_atx_tid *tid)
182 {
183         return !skb_queue_empty(&tid->buf_q) || !skb_queue_empty(&tid->retry_q);
184 }
185
186 static struct sk_buff *ath_tid_dequeue(struct ath_atx_tid *tid)
187 {
188         struct sk_buff *skb;
189
190         skb = __skb_dequeue(&tid->retry_q);
191         if (!skb)
192                 skb = __skb_dequeue(&tid->buf_q);
193
194         return skb;
195 }
196
197 /*
198  * ath_tx_tid_change_state:
199  * - clears a-mpdu flag of previous session
200  * - force sequence number allocation to fix next BlockAck Window
201  */
202 static void
203 ath_tx_tid_change_state(struct ath_softc *sc, struct ath_atx_tid *tid)
204 {
205         struct ath_txq *txq = tid->ac->txq;
206         struct ieee80211_tx_info *tx_info;
207         struct sk_buff *skb, *tskb;
208         struct ath_buf *bf;
209         struct ath_frame_info *fi;
210
211         skb_queue_walk_safe(&tid->buf_q, skb, tskb) {
212                 fi = get_frame_info(skb);
213                 bf = fi->bf;
214
215                 tx_info = IEEE80211_SKB_CB(skb);
216                 tx_info->flags &= ~IEEE80211_TX_CTL_AMPDU;
217
218                 if (bf)
219                         continue;
220
221                 bf = ath_tx_setup_buffer(sc, txq, tid, skb);
222                 if (!bf) {
223                         __skb_unlink(skb, &tid->buf_q);
224                         ath_txq_skb_done(sc, txq, skb);
225                         ieee80211_free_txskb(sc->hw, skb);
226                         continue;
227                 }
228         }
229
230 }
231
232 static void ath_tx_flush_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
233 {
234         struct ath_txq *txq = tid->ac->txq;
235         struct sk_buff *skb;
236         struct ath_buf *bf;
237         struct list_head bf_head;
238         struct ath_tx_status ts;
239         struct ath_frame_info *fi;
240         bool sendbar = false;
241
242         INIT_LIST_HEAD(&bf_head);
243
244         memset(&ts, 0, sizeof(ts));
245
246         while ((skb = __skb_dequeue(&tid->retry_q))) {
247                 fi = get_frame_info(skb);
248                 bf = fi->bf;
249                 if (!bf) {
250                         ath_txq_skb_done(sc, txq, skb);
251                         ieee80211_free_txskb(sc->hw, skb);
252                         continue;
253                 }
254
255                 if (fi->baw_tracked) {
256                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
257                         sendbar = true;
258                 }
259
260                 list_add_tail(&bf->list, &bf_head);
261                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
262         }
263
264         if (sendbar) {
265                 ath_txq_unlock(sc, txq);
266                 ath_send_bar(tid, tid->seq_start);
267                 ath_txq_lock(sc, txq);
268         }
269 }
270
271 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
272                               int seqno)
273 {
274         int index, cindex;
275
276         index  = ATH_BA_INDEX(tid->seq_start, seqno);
277         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
278
279         __clear_bit(cindex, tid->tx_buf);
280
281         while (tid->baw_head != tid->baw_tail && !test_bit(tid->baw_head, tid->tx_buf)) {
282                 INCR(tid->seq_start, IEEE80211_SEQ_MAX);
283                 INCR(tid->baw_head, ATH_TID_MAX_BUFS);
284                 if (tid->bar_index >= 0)
285                         tid->bar_index--;
286         }
287 }
288
289 static void ath_tx_addto_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
290                              struct ath_buf *bf)
291 {
292         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
293         u16 seqno = bf->bf_state.seqno;
294         int index, cindex;
295
296         index  = ATH_BA_INDEX(tid->seq_start, seqno);
297         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
298         __set_bit(cindex, tid->tx_buf);
299         fi->baw_tracked = 1;
300
301         if (index >= ((tid->baw_tail - tid->baw_head) &
302                 (ATH_TID_MAX_BUFS - 1))) {
303                 tid->baw_tail = cindex;
304                 INCR(tid->baw_tail, ATH_TID_MAX_BUFS);
305         }
306 }
307
308 static void ath_tid_drain(struct ath_softc *sc, struct ath_txq *txq,
309                           struct ath_atx_tid *tid)
310
311 {
312         struct sk_buff *skb;
313         struct ath_buf *bf;
314         struct list_head bf_head;
315         struct ath_tx_status ts;
316         struct ath_frame_info *fi;
317
318         memset(&ts, 0, sizeof(ts));
319         INIT_LIST_HEAD(&bf_head);
320
321         while ((skb = ath_tid_dequeue(tid))) {
322                 fi = get_frame_info(skb);
323                 bf = fi->bf;
324
325                 if (!bf) {
326                         ath_tx_complete(sc, skb, ATH_TX_ERROR, txq);
327                         continue;
328                 }
329
330                 list_add_tail(&bf->list, &bf_head);
331                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
332         }
333 }
334
335 static void ath_tx_set_retry(struct ath_softc *sc, struct ath_txq *txq,
336                              struct sk_buff *skb, int count)
337 {
338         struct ath_frame_info *fi = get_frame_info(skb);
339         struct ath_buf *bf = fi->bf;
340         struct ieee80211_hdr *hdr;
341         int prev = fi->retries;
342
343         TX_STAT_INC(txq->axq_qnum, a_retries);
344         fi->retries += count;
345
346         if (prev > 0)
347                 return;
348
349         hdr = (struct ieee80211_hdr *)skb->data;
350         hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_RETRY);
351         dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
352                 sizeof(*hdr), DMA_TO_DEVICE);
353 }
354
355 static struct ath_buf *ath_tx_get_buffer(struct ath_softc *sc)
356 {
357         struct ath_buf *bf = NULL;
358
359         spin_lock_bh(&sc->tx.txbuflock);
360
361         if (unlikely(list_empty(&sc->tx.txbuf))) {
362                 spin_unlock_bh(&sc->tx.txbuflock);
363                 return NULL;
364         }
365
366         bf = list_first_entry(&sc->tx.txbuf, struct ath_buf, list);
367         list_del(&bf->list);
368
369         spin_unlock_bh(&sc->tx.txbuflock);
370
371         return bf;
372 }
373
374 static void ath_tx_return_buffer(struct ath_softc *sc, struct ath_buf *bf)
375 {
376         spin_lock_bh(&sc->tx.txbuflock);
377         list_add_tail(&bf->list, &sc->tx.txbuf);
378         spin_unlock_bh(&sc->tx.txbuflock);
379 }
380
381 static struct ath_buf* ath_clone_txbuf(struct ath_softc *sc, struct ath_buf *bf)
382 {
383         struct ath_buf *tbf;
384
385         tbf = ath_tx_get_buffer(sc);
386         if (WARN_ON(!tbf))
387                 return NULL;
388
389         ATH_TXBUF_RESET(tbf);
390
391         tbf->bf_mpdu = bf->bf_mpdu;
392         tbf->bf_buf_addr = bf->bf_buf_addr;
393         memcpy(tbf->bf_desc, bf->bf_desc, sc->sc_ah->caps.tx_desc_len);
394         tbf->bf_state = bf->bf_state;
395         tbf->bf_state.stale = false;
396
397         return tbf;
398 }
399
400 static void ath_tx_count_frames(struct ath_softc *sc, struct ath_buf *bf,
401                                 struct ath_tx_status *ts, int txok,
402                                 int *nframes, int *nbad)
403 {
404         struct ath_frame_info *fi;
405         u16 seq_st = 0;
406         u32 ba[WME_BA_BMP_SIZE >> 5];
407         int ba_index;
408         int isaggr = 0;
409
410         *nbad = 0;
411         *nframes = 0;
412
413         isaggr = bf_isaggr(bf);
414         if (isaggr) {
415                 seq_st = ts->ts_seqnum;
416                 memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
417         }
418
419         while (bf) {
420                 fi = get_frame_info(bf->bf_mpdu);
421                 ba_index = ATH_BA_INDEX(seq_st, bf->bf_state.seqno);
422
423                 (*nframes)++;
424                 if (!txok || (isaggr && !ATH_BA_ISSET(ba, ba_index)))
425                         (*nbad)++;
426
427                 bf = bf->bf_next;
428         }
429 }
430
431
432 static void ath_tx_complete_aggr(struct ath_softc *sc, struct ath_txq *txq,
433                                  struct ath_buf *bf, struct list_head *bf_q,
434                                  struct ath_tx_status *ts, int txok)
435 {
436         struct ath_node *an = NULL;
437         struct sk_buff *skb;
438         struct ieee80211_sta *sta;
439         struct ieee80211_hw *hw = sc->hw;
440         struct ieee80211_hdr *hdr;
441         struct ieee80211_tx_info *tx_info;
442         struct ath_atx_tid *tid = NULL;
443         struct ath_buf *bf_next, *bf_last = bf->bf_lastbf;
444         struct list_head bf_head;
445         struct sk_buff_head bf_pending;
446         u16 seq_st = 0, acked_cnt = 0, txfail_cnt = 0, seq_first;
447         u32 ba[WME_BA_BMP_SIZE >> 5];
448         int isaggr, txfail, txpending, sendbar = 0, needreset = 0, nbad = 0;
449         bool rc_update = true, isba;
450         struct ieee80211_tx_rate rates[4];
451         struct ath_frame_info *fi;
452         int nframes;
453         bool flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
454         int i, retries;
455         int bar_index = -1;
456
457         skb = bf->bf_mpdu;
458         hdr = (struct ieee80211_hdr *)skb->data;
459
460         tx_info = IEEE80211_SKB_CB(skb);
461
462         memcpy(rates, bf->rates, sizeof(rates));
463
464         retries = ts->ts_longretry + 1;
465         for (i = 0; i < ts->ts_rateindex; i++)
466                 retries += rates[i].count;
467
468         rcu_read_lock();
469
470         sta = ieee80211_find_sta_by_ifaddr(hw, hdr->addr1, hdr->addr2);
471         if (!sta) {
472                 rcu_read_unlock();
473
474                 INIT_LIST_HEAD(&bf_head);
475                 while (bf) {
476                         bf_next = bf->bf_next;
477
478                         if (!bf->bf_state.stale || bf_next != NULL)
479                                 list_move_tail(&bf->list, &bf_head);
480
481                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts, 0);
482
483                         bf = bf_next;
484                 }
485                 return;
486         }
487
488         an = (struct ath_node *)sta->drv_priv;
489         tid = ath_get_skb_tid(sc, an, skb);
490         seq_first = tid->seq_start;
491         isba = ts->ts_flags & ATH9K_TX_BA;
492
493         /*
494          * The hardware occasionally sends a tx status for the wrong TID.
495          * In this case, the BA status cannot be considered valid and all
496          * subframes need to be retransmitted
497          *
498          * Only BlockAcks have a TID and therefore normal Acks cannot be
499          * checked
500          */
501         if (isba && tid->tidno != ts->tid)
502                 txok = false;
503
504         isaggr = bf_isaggr(bf);
505         memset(ba, 0, WME_BA_BMP_SIZE >> 3);
506
507         if (isaggr && txok) {
508                 if (ts->ts_flags & ATH9K_TX_BA) {
509                         seq_st = ts->ts_seqnum;
510                         memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
511                 } else {
512                         /*
513                          * AR5416 can become deaf/mute when BA
514                          * issue happens. Chip needs to be reset.
515                          * But AP code may have sychronization issues
516                          * when perform internal reset in this routine.
517                          * Only enable reset in STA mode for now.
518                          */
519                         if (sc->sc_ah->opmode == NL80211_IFTYPE_STATION)
520                                 needreset = 1;
521                 }
522         }
523
524         __skb_queue_head_init(&bf_pending);
525
526         ath_tx_count_frames(sc, bf, ts, txok, &nframes, &nbad);
527         while (bf) {
528                 u16 seqno = bf->bf_state.seqno;
529
530                 txfail = txpending = sendbar = 0;
531                 bf_next = bf->bf_next;
532
533                 skb = bf->bf_mpdu;
534                 tx_info = IEEE80211_SKB_CB(skb);
535                 fi = get_frame_info(skb);
536
537                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno) ||
538                     !tid->active) {
539                         /*
540                          * Outside of the current BlockAck window,
541                          * maybe part of a previous session
542                          */
543                         txfail = 1;
544                 } else if (ATH_BA_ISSET(ba, ATH_BA_INDEX(seq_st, seqno))) {
545                         /* transmit completion, subframe is
546                          * acked by block ack */
547                         acked_cnt++;
548                 } else if (!isaggr && txok) {
549                         /* transmit completion */
550                         acked_cnt++;
551                 } else if (flush) {
552                         txpending = 1;
553                 } else if (fi->retries < ATH_MAX_SW_RETRIES) {
554                         if (txok || !an->sleeping)
555                                 ath_tx_set_retry(sc, txq, bf->bf_mpdu,
556                                                  retries);
557
558                         txpending = 1;
559                 } else {
560                         txfail = 1;
561                         txfail_cnt++;
562                         bar_index = max_t(int, bar_index,
563                                 ATH_BA_INDEX(seq_first, seqno));
564                 }
565
566                 /*
567                  * Make sure the last desc is reclaimed if it
568                  * not a holding desc.
569                  */
570                 INIT_LIST_HEAD(&bf_head);
571                 if (bf_next != NULL || !bf_last->bf_state.stale)
572                         list_move_tail(&bf->list, &bf_head);
573
574                 if (!txpending) {
575                         /*
576                          * complete the acked-ones/xretried ones; update
577                          * block-ack window
578                          */
579                         ath_tx_update_baw(sc, tid, seqno);
580
581                         if (rc_update && (acked_cnt == 1 || txfail_cnt == 1)) {
582                                 memcpy(tx_info->control.rates, rates, sizeof(rates));
583                                 ath_tx_rc_status(sc, bf, ts, nframes, nbad, txok);
584                                 rc_update = false;
585                         }
586
587                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts,
588                                 !txfail);
589                 } else {
590                         if (tx_info->flags & IEEE80211_TX_STATUS_EOSP) {
591                                 tx_info->flags &= ~IEEE80211_TX_STATUS_EOSP;
592                                 ieee80211_sta_eosp(sta);
593                         }
594                         /* retry the un-acked ones */
595                         if (bf->bf_next == NULL && bf_last->bf_state.stale) {
596                                 struct ath_buf *tbf;
597
598                                 tbf = ath_clone_txbuf(sc, bf_last);
599                                 /*
600                                  * Update tx baw and complete the
601                                  * frame with failed status if we
602                                  * run out of tx buf.
603                                  */
604                                 if (!tbf) {
605                                         ath_tx_update_baw(sc, tid, seqno);
606
607                                         ath_tx_complete_buf(sc, bf, txq,
608                                                             &bf_head, ts, 0);
609                                         bar_index = max_t(int, bar_index,
610                                                 ATH_BA_INDEX(seq_first, seqno));
611                                         break;
612                                 }
613
614                                 fi->bf = tbf;
615                         }
616
617                         /*
618                          * Put this buffer to the temporary pending
619                          * queue to retain ordering
620                          */
621                         __skb_queue_tail(&bf_pending, skb);
622                 }
623
624                 bf = bf_next;
625         }
626
627         /* prepend un-acked frames to the beginning of the pending frame queue */
628         if (!skb_queue_empty(&bf_pending)) {
629                 if (an->sleeping)
630                         ieee80211_sta_set_buffered(sta, tid->tidno, true);
631
632                 skb_queue_splice_tail(&bf_pending, &tid->retry_q);
633                 if (!an->sleeping) {
634                         ath_tx_queue_tid(txq, tid);
635
636                         if (ts->ts_status & (ATH9K_TXERR_FILT | ATH9K_TXERR_XRETRY))
637                                 tid->ac->clear_ps_filter = true;
638                 }
639         }
640
641         if (bar_index >= 0) {
642                 u16 bar_seq = ATH_BA_INDEX2SEQ(seq_first, bar_index);
643
644                 if (BAW_WITHIN(tid->seq_start, tid->baw_size, bar_seq))
645                         tid->bar_index = ATH_BA_INDEX(tid->seq_start, bar_seq);
646
647                 ath_txq_unlock(sc, txq);
648                 ath_send_bar(tid, ATH_BA_INDEX2SEQ(seq_first, bar_index + 1));
649                 ath_txq_lock(sc, txq);
650         }
651
652         rcu_read_unlock();
653
654         if (needreset)
655                 ath9k_queue_reset(sc, RESET_TYPE_TX_ERROR);
656 }
657
658 static bool bf_is_ampdu_not_probing(struct ath_buf *bf)
659 {
660     struct ieee80211_tx_info *info = IEEE80211_SKB_CB(bf->bf_mpdu);
661     return bf_isampdu(bf) && !(info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE);
662 }
663
664 static void ath_tx_process_buffer(struct ath_softc *sc, struct ath_txq *txq,
665                                   struct ath_tx_status *ts, struct ath_buf *bf,
666                                   struct list_head *bf_head)
667 {
668         struct ieee80211_tx_info *info;
669         bool txok, flush;
670
671         txok = !(ts->ts_status & ATH9K_TXERR_MASK);
672         flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
673         txq->axq_tx_inprogress = false;
674
675         txq->axq_depth--;
676         if (bf_is_ampdu_not_probing(bf))
677                 txq->axq_ampdu_depth--;
678
679         if (!bf_isampdu(bf)) {
680                 if (!flush) {
681                         info = IEEE80211_SKB_CB(bf->bf_mpdu);
682                         memcpy(info->control.rates, bf->rates,
683                                sizeof(info->control.rates));
684                         ath_tx_rc_status(sc, bf, ts, 1, txok ? 0 : 1, txok);
685                 }
686                 ath_tx_complete_buf(sc, bf, txq, bf_head, ts, txok);
687         } else
688                 ath_tx_complete_aggr(sc, txq, bf, bf_head, ts, txok);
689
690         if (!flush)
691                 ath_txq_schedule(sc, txq);
692 }
693
694 static bool ath_lookup_legacy(struct ath_buf *bf)
695 {
696         struct sk_buff *skb;
697         struct ieee80211_tx_info *tx_info;
698         struct ieee80211_tx_rate *rates;
699         int i;
700
701         skb = bf->bf_mpdu;
702         tx_info = IEEE80211_SKB_CB(skb);
703         rates = tx_info->control.rates;
704
705         for (i = 0; i < 4; i++) {
706                 if (!rates[i].count || rates[i].idx < 0)
707                         break;
708
709                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS))
710                         return true;
711         }
712
713         return false;
714 }
715
716 static u32 ath_lookup_rate(struct ath_softc *sc, struct ath_buf *bf,
717                            struct ath_atx_tid *tid)
718 {
719         struct sk_buff *skb;
720         struct ieee80211_tx_info *tx_info;
721         struct ieee80211_tx_rate *rates;
722         u32 max_4ms_framelen, frmlen;
723         u16 aggr_limit, bt_aggr_limit, legacy = 0;
724         int q = tid->ac->txq->mac80211_qnum;
725         int i;
726
727         skb = bf->bf_mpdu;
728         tx_info = IEEE80211_SKB_CB(skb);
729         rates = bf->rates;
730
731         /*
732          * Find the lowest frame length among the rate series that will have a
733          * 4ms (or TXOP limited) transmit duration.
734          */
735         max_4ms_framelen = ATH_AMPDU_LIMIT_MAX;
736
737         for (i = 0; i < 4; i++) {
738                 int modeidx;
739
740                 if (!rates[i].count)
741                         continue;
742
743                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS)) {
744                         legacy = 1;
745                         break;
746                 }
747
748                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
749                         modeidx = MCS_HT40;
750                 else
751                         modeidx = MCS_HT20;
752
753                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
754                         modeidx++;
755
756                 frmlen = sc->tx.max_aggr_framelen[q][modeidx][rates[i].idx];
757                 max_4ms_framelen = min(max_4ms_framelen, frmlen);
758         }
759
760         /*
761          * limit aggregate size by the minimum rate if rate selected is
762          * not a probe rate, if rate selected is a probe rate then
763          * avoid aggregation of this packet.
764          */
765         if (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE || legacy)
766                 return 0;
767
768         aggr_limit = min(max_4ms_framelen, (u32)ATH_AMPDU_LIMIT_MAX);
769
770         /*
771          * Override the default aggregation limit for BTCOEX.
772          */
773         bt_aggr_limit = ath9k_btcoex_aggr_limit(sc, max_4ms_framelen);
774         if (bt_aggr_limit)
775                 aggr_limit = bt_aggr_limit;
776
777         /*
778          * h/w can accept aggregates up to 16 bit lengths (65535).
779          * The IE, however can hold up to 65536, which shows up here
780          * as zero. Ignore 65536 since we  are constrained by hw.
781          */
782         if (tid->an->maxampdu)
783                 aggr_limit = min(aggr_limit, tid->an->maxampdu);
784
785         return aggr_limit;
786 }
787
788 /*
789  * Returns the number of delimiters to be added to
790  * meet the minimum required mpdudensity.
791  */
792 static int ath_compute_num_delims(struct ath_softc *sc, struct ath_atx_tid *tid,
793                                   struct ath_buf *bf, u16 frmlen,
794                                   bool first_subfrm)
795 {
796 #define FIRST_DESC_NDELIMS 60
797         u32 nsymbits, nsymbols;
798         u16 minlen;
799         u8 flags, rix;
800         int width, streams, half_gi, ndelim, mindelim;
801         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
802
803         /* Select standard number of delimiters based on frame length alone */
804         ndelim = ATH_AGGR_GET_NDELIM(frmlen);
805
806         /*
807          * If encryption enabled, hardware requires some more padding between
808          * subframes.
809          * TODO - this could be improved to be dependent on the rate.
810          *      The hardware can keep up at lower rates, but not higher rates
811          */
812         if ((fi->keyix != ATH9K_TXKEYIX_INVALID) &&
813             !(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA))
814                 ndelim += ATH_AGGR_ENCRYPTDELIM;
815
816         /*
817          * Add delimiter when using RTS/CTS with aggregation
818          * and non enterprise AR9003 card
819          */
820         if (first_subfrm && !AR_SREV_9580_10_OR_LATER(sc->sc_ah) &&
821             (sc->sc_ah->ent_mode & AR_ENT_OTP_MIN_PKT_SIZE_DISABLE))
822                 ndelim = max(ndelim, FIRST_DESC_NDELIMS);
823
824         /*
825          * Convert desired mpdu density from microeconds to bytes based
826          * on highest rate in rate series (i.e. first rate) to determine
827          * required minimum length for subframe. Take into account
828          * whether high rate is 20 or 40Mhz and half or full GI.
829          *
830          * If there is no mpdu density restriction, no further calculation
831          * is needed.
832          */
833
834         if (tid->an->mpdudensity == 0)
835                 return ndelim;
836
837         rix = bf->rates[0].idx;
838         flags = bf->rates[0].flags;
839         width = (flags & IEEE80211_TX_RC_40_MHZ_WIDTH) ? 1 : 0;
840         half_gi = (flags & IEEE80211_TX_RC_SHORT_GI) ? 1 : 0;
841
842         if (half_gi)
843                 nsymbols = NUM_SYMBOLS_PER_USEC_HALFGI(tid->an->mpdudensity);
844         else
845                 nsymbols = NUM_SYMBOLS_PER_USEC(tid->an->mpdudensity);
846
847         if (nsymbols == 0)
848                 nsymbols = 1;
849
850         streams = HT_RC_2_STREAMS(rix);
851         nsymbits = bits_per_symbol[rix % 8][width] * streams;
852         minlen = (nsymbols * nsymbits) / BITS_PER_BYTE;
853
854         if (frmlen < minlen) {
855                 mindelim = (minlen - frmlen) / ATH_AGGR_DELIM_SZ;
856                 ndelim = max(mindelim, ndelim);
857         }
858
859         return ndelim;
860 }
861
862 static struct ath_buf *
863 ath_tx_get_tid_subframe(struct ath_softc *sc, struct ath_txq *txq,
864                         struct ath_atx_tid *tid, struct sk_buff_head **q)
865 {
866         struct ieee80211_tx_info *tx_info;
867         struct ath_frame_info *fi;
868         struct sk_buff *skb;
869         struct ath_buf *bf;
870         u16 seqno;
871
872         while (1) {
873                 *q = &tid->retry_q;
874                 if (skb_queue_empty(*q))
875                         *q = &tid->buf_q;
876
877                 skb = skb_peek(*q);
878                 if (!skb)
879                         break;
880
881                 fi = get_frame_info(skb);
882                 bf = fi->bf;
883                 if (!fi->bf)
884                         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
885                 else
886                         bf->bf_state.stale = false;
887
888                 if (!bf) {
889                         __skb_unlink(skb, *q);
890                         ath_txq_skb_done(sc, txq, skb);
891                         ieee80211_free_txskb(sc->hw, skb);
892                         continue;
893                 }
894
895                 bf->bf_next = NULL;
896                 bf->bf_lastbf = bf;
897
898                 tx_info = IEEE80211_SKB_CB(skb);
899                 tx_info->flags &= ~IEEE80211_TX_CTL_CLEAR_PS_FILT;
900                 if (!(tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
901                         bf->bf_state.bf_type = 0;
902                         return bf;
903                 }
904
905                 bf->bf_state.bf_type = BUF_AMPDU | BUF_AGGR;
906                 seqno = bf->bf_state.seqno;
907
908                 /* do not step over block-ack window */
909                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno))
910                         break;
911
912                 if (tid->bar_index > ATH_BA_INDEX(tid->seq_start, seqno)) {
913                         struct ath_tx_status ts = {};
914                         struct list_head bf_head;
915
916                         INIT_LIST_HEAD(&bf_head);
917                         list_add(&bf->list, &bf_head);
918                         __skb_unlink(skb, *q);
919                         ath_tx_update_baw(sc, tid, seqno);
920                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
921                         continue;
922                 }
923
924                 return bf;
925         }
926
927         return NULL;
928 }
929
930 static bool
931 ath_tx_form_aggr(struct ath_softc *sc, struct ath_txq *txq,
932                  struct ath_atx_tid *tid, struct list_head *bf_q,
933                  struct ath_buf *bf_first, struct sk_buff_head *tid_q,
934                  int *aggr_len)
935 {
936 #define PADBYTES(_len) ((4 - ((_len) % 4)) % 4)
937         struct ath_buf *bf = bf_first, *bf_prev = NULL;
938         int nframes = 0, ndelim;
939         u16 aggr_limit = 0, al = 0, bpad = 0,
940             al_delta, h_baw = tid->baw_size / 2;
941         struct ieee80211_tx_info *tx_info;
942         struct ath_frame_info *fi;
943         struct sk_buff *skb;
944         bool closed = false;
945
946         bf = bf_first;
947         aggr_limit = ath_lookup_rate(sc, bf, tid);
948
949         do {
950                 skb = bf->bf_mpdu;
951                 fi = get_frame_info(skb);
952
953                 /* do not exceed aggregation limit */
954                 al_delta = ATH_AGGR_DELIM_SZ + fi->framelen;
955                 if (nframes) {
956                         if (aggr_limit < al + bpad + al_delta ||
957                             ath_lookup_legacy(bf) || nframes >= h_baw)
958                                 break;
959
960                         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
961                         if ((tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE) ||
962                             !(tx_info->flags & IEEE80211_TX_CTL_AMPDU))
963                                 break;
964                 }
965
966                 /* add padding for previous frame to aggregation length */
967                 al += bpad + al_delta;
968
969                 /*
970                  * Get the delimiters needed to meet the MPDU
971                  * density for this node.
972                  */
973                 ndelim = ath_compute_num_delims(sc, tid, bf_first, fi->framelen,
974                                                 !nframes);
975                 bpad = PADBYTES(al_delta) + (ndelim << 2);
976
977                 nframes++;
978                 bf->bf_next = NULL;
979
980                 /* link buffers of this frame to the aggregate */
981                 if (!fi->baw_tracked)
982                         ath_tx_addto_baw(sc, tid, bf);
983                 bf->bf_state.ndelim = ndelim;
984
985                 __skb_unlink(skb, tid_q);
986                 list_add_tail(&bf->list, bf_q);
987                 if (bf_prev)
988                         bf_prev->bf_next = bf;
989
990                 bf_prev = bf;
991
992                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
993                 if (!bf) {
994                         closed = true;
995                         break;
996                 }
997         } while (ath_tid_has_buffered(tid));
998
999         bf = bf_first;
1000         bf->bf_lastbf = bf_prev;
1001
1002         if (bf == bf_prev) {
1003                 al = get_frame_info(bf->bf_mpdu)->framelen;
1004                 bf->bf_state.bf_type = BUF_AMPDU;
1005         } else {
1006                 TX_STAT_INC(txq->axq_qnum, a_aggr);
1007         }
1008
1009         *aggr_len = al;
1010
1011         return closed;
1012 #undef PADBYTES
1013 }
1014
1015 /*
1016  * rix - rate index
1017  * pktlen - total bytes (delims + data + fcs + pads + pad delims)
1018  * width  - 0 for 20 MHz, 1 for 40 MHz
1019  * half_gi - to use 4us v/s 3.6 us for symbol time
1020  */
1021 static u32 ath_pkt_duration(struct ath_softc *sc, u8 rix, int pktlen,
1022                             int width, int half_gi, bool shortPreamble)
1023 {
1024         u32 nbits, nsymbits, duration, nsymbols;
1025         int streams;
1026
1027         /* find number of symbols: PLCP + data */
1028         streams = HT_RC_2_STREAMS(rix);
1029         nbits = (pktlen << 3) + OFDM_PLCP_BITS;
1030         nsymbits = bits_per_symbol[rix % 8][width] * streams;
1031         nsymbols = (nbits + nsymbits - 1) / nsymbits;
1032
1033         if (!half_gi)
1034                 duration = SYMBOL_TIME(nsymbols);
1035         else
1036                 duration = SYMBOL_TIME_HALFGI(nsymbols);
1037
1038         /* addup duration for legacy/ht training and signal fields */
1039         duration += L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1040
1041         return duration;
1042 }
1043
1044 static int ath_max_framelen(int usec, int mcs, bool ht40, bool sgi)
1045 {
1046         int streams = HT_RC_2_STREAMS(mcs);
1047         int symbols, bits;
1048         int bytes = 0;
1049
1050         symbols = sgi ? TIME_SYMBOLS_HALFGI(usec) : TIME_SYMBOLS(usec);
1051         bits = symbols * bits_per_symbol[mcs % 8][ht40] * streams;
1052         bits -= OFDM_PLCP_BITS;
1053         bytes = bits / 8;
1054         bytes -= L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1055         if (bytes > 65532)
1056                 bytes = 65532;
1057
1058         return bytes;
1059 }
1060
1061 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop)
1062 {
1063         u16 *cur_ht20, *cur_ht20_sgi, *cur_ht40, *cur_ht40_sgi;
1064         int mcs;
1065
1066         /* 4ms is the default (and maximum) duration */
1067         if (!txop || txop > 4096)
1068                 txop = 4096;
1069
1070         cur_ht20 = sc->tx.max_aggr_framelen[queue][MCS_HT20];
1071         cur_ht20_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT20_SGI];
1072         cur_ht40 = sc->tx.max_aggr_framelen[queue][MCS_HT40];
1073         cur_ht40_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT40_SGI];
1074         for (mcs = 0; mcs < 32; mcs++) {
1075                 cur_ht20[mcs] = ath_max_framelen(txop, mcs, false, false);
1076                 cur_ht20_sgi[mcs] = ath_max_framelen(txop, mcs, false, true);
1077                 cur_ht40[mcs] = ath_max_framelen(txop, mcs, true, false);
1078                 cur_ht40_sgi[mcs] = ath_max_framelen(txop, mcs, true, true);
1079         }
1080 }
1081
1082 static void ath_buf_set_rate(struct ath_softc *sc, struct ath_buf *bf,
1083                              struct ath_tx_info *info, int len, bool rts)
1084 {
1085         struct ath_hw *ah = sc->sc_ah;
1086         struct sk_buff *skb;
1087         struct ieee80211_tx_info *tx_info;
1088         struct ieee80211_tx_rate *rates;
1089         const struct ieee80211_rate *rate;
1090         struct ieee80211_hdr *hdr;
1091         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
1092         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1093         int i;
1094         u8 rix = 0;
1095
1096         skb = bf->bf_mpdu;
1097         tx_info = IEEE80211_SKB_CB(skb);
1098         rates = bf->rates;
1099         hdr = (struct ieee80211_hdr *)skb->data;
1100
1101         /* set dur_update_en for l-sig computation except for PS-Poll frames */
1102         info->dur_update = !ieee80211_is_pspoll(hdr->frame_control);
1103         info->rtscts_rate = fi->rtscts_rate;
1104
1105         for (i = 0; i < ARRAY_SIZE(bf->rates); i++) {
1106                 bool is_40, is_sgi, is_sp;
1107                 int phy;
1108
1109                 if (!rates[i].count || (rates[i].idx < 0))
1110                         continue;
1111
1112                 rix = rates[i].idx;
1113                 info->rates[i].Tries = rates[i].count;
1114
1115                 /*
1116                  * Handle RTS threshold for unaggregated HT frames.
1117                  */
1118                 if (bf_isampdu(bf) && !bf_isaggr(bf) &&
1119                     (rates[i].flags & IEEE80211_TX_RC_MCS) &&
1120                     unlikely(rts_thresh != (u32) -1)) {
1121                         if (!rts_thresh || (len > rts_thresh))
1122                                 rts = true;
1123                 }
1124
1125                 if (rts || rates[i].flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1126                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1127                         info->flags |= ATH9K_TXDESC_RTSENA;
1128                 } else if (rates[i].flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1129                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1130                         info->flags |= ATH9K_TXDESC_CTSENA;
1131                 }
1132
1133                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
1134                         info->rates[i].RateFlags |= ATH9K_RATESERIES_2040;
1135                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
1136                         info->rates[i].RateFlags |= ATH9K_RATESERIES_HALFGI;
1137
1138                 is_sgi = !!(rates[i].flags & IEEE80211_TX_RC_SHORT_GI);
1139                 is_40 = !!(rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH);
1140                 is_sp = !!(rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE);
1141
1142                 if (rates[i].flags & IEEE80211_TX_RC_MCS) {
1143                         /* MCS rates */
1144                         info->rates[i].Rate = rix | 0x80;
1145                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1146                                         ah->txchainmask, info->rates[i].Rate);
1147                         info->rates[i].PktDuration = ath_pkt_duration(sc, rix, len,
1148                                  is_40, is_sgi, is_sp);
1149                         if (rix < 8 && (tx_info->flags & IEEE80211_TX_CTL_STBC))
1150                                 info->rates[i].RateFlags |= ATH9K_RATESERIES_STBC;
1151                         continue;
1152                 }
1153
1154                 /* legacy rates */
1155                 rate = &sc->sbands[tx_info->band].bitrates[rates[i].idx];
1156                 if ((tx_info->band == IEEE80211_BAND_2GHZ) &&
1157                     !(rate->flags & IEEE80211_RATE_ERP_G))
1158                         phy = WLAN_RC_PHY_CCK;
1159                 else
1160                         phy = WLAN_RC_PHY_OFDM;
1161
1162                 info->rates[i].Rate = rate->hw_value;
1163                 if (rate->hw_value_short) {
1164                         if (rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE)
1165                                 info->rates[i].Rate |= rate->hw_value_short;
1166                 } else {
1167                         is_sp = false;
1168                 }
1169
1170                 if (bf->bf_state.bfs_paprd)
1171                         info->rates[i].ChSel = ah->txchainmask;
1172                 else
1173                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1174                                         ah->txchainmask, info->rates[i].Rate);
1175
1176                 info->rates[i].PktDuration = ath9k_hw_computetxtime(sc->sc_ah,
1177                         phy, rate->bitrate * 100, len, rix, is_sp);
1178         }
1179
1180         /* For AR5416 - RTS cannot be followed by a frame larger than 8K */
1181         if (bf_isaggr(bf) && (len > sc->sc_ah->caps.rts_aggr_limit))
1182                 info->flags &= ~ATH9K_TXDESC_RTSENA;
1183
1184         /* ATH9K_TXDESC_RTSENA and ATH9K_TXDESC_CTSENA are mutually exclusive. */
1185         if (info->flags & ATH9K_TXDESC_RTSENA)
1186                 info->flags &= ~ATH9K_TXDESC_CTSENA;
1187 }
1188
1189 static enum ath9k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1190 {
1191         struct ieee80211_hdr *hdr;
1192         enum ath9k_pkt_type htype;
1193         __le16 fc;
1194
1195         hdr = (struct ieee80211_hdr *)skb->data;
1196         fc = hdr->frame_control;
1197
1198         if (ieee80211_is_beacon(fc))
1199                 htype = ATH9K_PKT_TYPE_BEACON;
1200         else if (ieee80211_is_probe_resp(fc))
1201                 htype = ATH9K_PKT_TYPE_PROBE_RESP;
1202         else if (ieee80211_is_atim(fc))
1203                 htype = ATH9K_PKT_TYPE_ATIM;
1204         else if (ieee80211_is_pspoll(fc))
1205                 htype = ATH9K_PKT_TYPE_PSPOLL;
1206         else
1207                 htype = ATH9K_PKT_TYPE_NORMAL;
1208
1209         return htype;
1210 }
1211
1212 static void ath_tx_fill_desc(struct ath_softc *sc, struct ath_buf *bf,
1213                              struct ath_txq *txq, int len)
1214 {
1215         struct ath_hw *ah = sc->sc_ah;
1216         struct ath_buf *bf_first = NULL;
1217         struct ath_tx_info info;
1218         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1219         bool rts = false;
1220
1221         memset(&info, 0, sizeof(info));
1222         info.is_first = true;
1223         info.is_last = true;
1224         info.txpower = MAX_RATE_POWER;
1225         info.qcu = txq->axq_qnum;
1226
1227         while (bf) {
1228                 struct sk_buff *skb = bf->bf_mpdu;
1229                 struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1230                 struct ath_frame_info *fi = get_frame_info(skb);
1231                 bool aggr = !!(bf->bf_state.bf_type & BUF_AGGR);
1232
1233                 info.type = get_hw_packet_type(skb);
1234                 if (bf->bf_next)
1235                         info.link = bf->bf_next->bf_daddr;
1236                 else
1237                         info.link = (sc->tx99_state) ? bf->bf_daddr : 0;
1238
1239                 if (!bf_first) {
1240                         bf_first = bf;
1241
1242                         if (!sc->tx99_state)
1243                                 info.flags = ATH9K_TXDESC_INTREQ;
1244                         if ((tx_info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT) ||
1245                             txq == sc->tx.uapsdq)
1246                                 info.flags |= ATH9K_TXDESC_CLRDMASK;
1247
1248                         if (tx_info->flags & IEEE80211_TX_CTL_NO_ACK)
1249                                 info.flags |= ATH9K_TXDESC_NOACK;
1250                         if (tx_info->flags & IEEE80211_TX_CTL_LDPC)
1251                                 info.flags |= ATH9K_TXDESC_LDPC;
1252
1253                         if (bf->bf_state.bfs_paprd)
1254                                 info.flags |= (u32) bf->bf_state.bfs_paprd <<
1255                                               ATH9K_TXDESC_PAPRD_S;
1256
1257                         /*
1258                          * mac80211 doesn't handle RTS threshold for HT because
1259                          * the decision has to be taken based on AMPDU length
1260                          * and aggregation is done entirely inside ath9k.
1261                          * Set the RTS/CTS flag for the first subframe based
1262                          * on the threshold.
1263                          */
1264                         if (aggr && (bf == bf_first) &&
1265                             unlikely(rts_thresh != (u32) -1)) {
1266                                 /*
1267                                  * "len" is the size of the entire AMPDU.
1268                                  */
1269                                 if (!rts_thresh || (len > rts_thresh))
1270                                         rts = true;
1271                         }
1272
1273                         if (!aggr)
1274                                 len = fi->framelen;
1275
1276                         ath_buf_set_rate(sc, bf, &info, len, rts);
1277                 }
1278
1279                 info.buf_addr[0] = bf->bf_buf_addr;
1280                 info.buf_len[0] = skb->len;
1281                 info.pkt_len = fi->framelen;
1282                 info.keyix = fi->keyix;
1283                 info.keytype = fi->keytype;
1284
1285                 if (aggr) {
1286                         if (bf == bf_first)
1287                                 info.aggr = AGGR_BUF_FIRST;
1288                         else if (bf == bf_first->bf_lastbf)
1289                                 info.aggr = AGGR_BUF_LAST;
1290                         else
1291                                 info.aggr = AGGR_BUF_MIDDLE;
1292
1293                         info.ndelim = bf->bf_state.ndelim;
1294                         info.aggr_len = len;
1295                 }
1296
1297                 if (bf == bf_first->bf_lastbf)
1298                         bf_first = NULL;
1299
1300                 ath9k_hw_set_txdesc(ah, bf->bf_desc, &info);
1301                 bf = bf->bf_next;
1302         }
1303 }
1304
1305 static void
1306 ath_tx_form_burst(struct ath_softc *sc, struct ath_txq *txq,
1307                   struct ath_atx_tid *tid, struct list_head *bf_q,
1308                   struct ath_buf *bf_first, struct sk_buff_head *tid_q)
1309 {
1310         struct ath_buf *bf = bf_first, *bf_prev = NULL;
1311         struct sk_buff *skb;
1312         int nframes = 0;
1313
1314         do {
1315                 struct ieee80211_tx_info *tx_info;
1316                 skb = bf->bf_mpdu;
1317
1318                 nframes++;
1319                 __skb_unlink(skb, tid_q);
1320                 list_add_tail(&bf->list, bf_q);
1321                 if (bf_prev)
1322                         bf_prev->bf_next = bf;
1323                 bf_prev = bf;
1324
1325                 if (nframes >= 2)
1326                         break;
1327
1328                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1329                 if (!bf)
1330                         break;
1331
1332                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1333                 if (tx_info->flags & IEEE80211_TX_CTL_AMPDU)
1334                         break;
1335
1336                 ath_set_rates(tid->an->vif, tid->an->sta, bf);
1337         } while (1);
1338 }
1339
1340 static bool ath_tx_sched_aggr(struct ath_softc *sc, struct ath_txq *txq,
1341                               struct ath_atx_tid *tid, bool *stop)
1342 {
1343         struct ath_buf *bf;
1344         struct ieee80211_tx_info *tx_info;
1345         struct sk_buff_head *tid_q;
1346         struct list_head bf_q;
1347         int aggr_len = 0;
1348         bool aggr, last = true;
1349
1350         if (!ath_tid_has_buffered(tid))
1351                 return false;
1352
1353         INIT_LIST_HEAD(&bf_q);
1354
1355         bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1356         if (!bf)
1357                 return false;
1358
1359         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1360         aggr = !!(tx_info->flags & IEEE80211_TX_CTL_AMPDU);
1361         if ((aggr && txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH) ||
1362                 (!aggr && txq->axq_depth >= ATH_NON_AGGR_MIN_QDEPTH)) {
1363                 *stop = true;
1364                 return false;
1365         }
1366
1367         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1368         if (aggr)
1369                 last = ath_tx_form_aggr(sc, txq, tid, &bf_q, bf,
1370                                         tid_q, &aggr_len);
1371         else
1372                 ath_tx_form_burst(sc, txq, tid, &bf_q, bf, tid_q);
1373
1374         if (list_empty(&bf_q))
1375                 return false;
1376
1377         if (tid->ac->clear_ps_filter || tid->an->no_ps_filter) {
1378                 tid->ac->clear_ps_filter = false;
1379                 tx_info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1380         }
1381
1382         ath_tx_fill_desc(sc, bf, txq, aggr_len);
1383         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1384         return true;
1385 }
1386
1387 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
1388                       u16 tid, u16 *ssn)
1389 {
1390         struct ath_atx_tid *txtid;
1391         struct ath_txq *txq;
1392         struct ath_node *an;
1393         u8 density;
1394
1395         an = (struct ath_node *)sta->drv_priv;
1396         txtid = ATH_AN_2_TID(an, tid);
1397         txq = txtid->ac->txq;
1398
1399         ath_txq_lock(sc, txq);
1400
1401         /* update ampdu factor/density, they may have changed. This may happen
1402          * in HT IBSS when a beacon with HT-info is received after the station
1403          * has already been added.
1404          */
1405         if (sta->ht_cap.ht_supported) {
1406                 an->maxampdu = 1 << (IEEE80211_HT_MAX_AMPDU_FACTOR +
1407                                      sta->ht_cap.ampdu_factor);
1408                 density = ath9k_parse_mpdudensity(sta->ht_cap.ampdu_density);
1409                 an->mpdudensity = density;
1410         }
1411
1412         /* force sequence number allocation for pending frames */
1413         ath_tx_tid_change_state(sc, txtid);
1414
1415         txtid->active = true;
1416         txtid->paused = true;
1417         *ssn = txtid->seq_start = txtid->seq_next;
1418         txtid->bar_index = -1;
1419
1420         memset(txtid->tx_buf, 0, sizeof(txtid->tx_buf));
1421         txtid->baw_head = txtid->baw_tail = 0;
1422
1423         ath_txq_unlock_complete(sc, txq);
1424
1425         return 0;
1426 }
1427
1428 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1429 {
1430         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1431         struct ath_atx_tid *txtid = ATH_AN_2_TID(an, tid);
1432         struct ath_txq *txq = txtid->ac->txq;
1433
1434         ath_txq_lock(sc, txq);
1435         txtid->active = false;
1436         txtid->paused = false;
1437         ath_tx_flush_tid(sc, txtid);
1438         ath_tx_tid_change_state(sc, txtid);
1439         ath_txq_unlock_complete(sc, txq);
1440 }
1441
1442 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
1443                        struct ath_node *an)
1444 {
1445         struct ath_atx_tid *tid;
1446         struct ath_atx_ac *ac;
1447         struct ath_txq *txq;
1448         bool buffered;
1449         int tidno;
1450
1451         for (tidno = 0, tid = &an->tid[tidno];
1452              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1453
1454                 if (!tid->sched)
1455                         continue;
1456
1457                 ac = tid->ac;
1458                 txq = ac->txq;
1459
1460                 ath_txq_lock(sc, txq);
1461
1462                 buffered = ath_tid_has_buffered(tid);
1463
1464                 tid->sched = false;
1465                 list_del(&tid->list);
1466
1467                 if (ac->sched) {
1468                         ac->sched = false;
1469                         list_del(&ac->list);
1470                 }
1471
1472                 ath_txq_unlock(sc, txq);
1473
1474                 ieee80211_sta_set_buffered(sta, tidno, buffered);
1475         }
1476 }
1477
1478 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an)
1479 {
1480         struct ath_atx_tid *tid;
1481         struct ath_atx_ac *ac;
1482         struct ath_txq *txq;
1483         int tidno;
1484
1485         for (tidno = 0, tid = &an->tid[tidno];
1486              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1487
1488                 ac = tid->ac;
1489                 txq = ac->txq;
1490
1491                 ath_txq_lock(sc, txq);
1492                 ac->clear_ps_filter = true;
1493
1494                 if (!tid->paused && ath_tid_has_buffered(tid)) {
1495                         ath_tx_queue_tid(txq, tid);
1496                         ath_txq_schedule(sc, txq);
1497                 }
1498
1499                 ath_txq_unlock_complete(sc, txq);
1500         }
1501 }
1502
1503 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta,
1504                         u16 tidno)
1505 {
1506         struct ath_atx_tid *tid;
1507         struct ath_node *an;
1508         struct ath_txq *txq;
1509
1510         an = (struct ath_node *)sta->drv_priv;
1511         tid = ATH_AN_2_TID(an, tidno);
1512         txq = tid->ac->txq;
1513
1514         ath_txq_lock(sc, txq);
1515
1516         tid->baw_size = IEEE80211_MIN_AMPDU_BUF << sta->ht_cap.ampdu_factor;
1517         tid->paused = false;
1518
1519         if (ath_tid_has_buffered(tid)) {
1520                 ath_tx_queue_tid(txq, tid);
1521                 ath_txq_schedule(sc, txq);
1522         }
1523
1524         ath_txq_unlock_complete(sc, txq);
1525 }
1526
1527 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
1528                                    struct ieee80211_sta *sta,
1529                                    u16 tids, int nframes,
1530                                    enum ieee80211_frame_release_type reason,
1531                                    bool more_data)
1532 {
1533         struct ath_softc *sc = hw->priv;
1534         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1535         struct ath_txq *txq = sc->tx.uapsdq;
1536         struct ieee80211_tx_info *info;
1537         struct list_head bf_q;
1538         struct ath_buf *bf_tail = NULL, *bf;
1539         struct sk_buff_head *tid_q;
1540         int sent = 0;
1541         int i;
1542
1543         INIT_LIST_HEAD(&bf_q);
1544         for (i = 0; tids && nframes; i++, tids >>= 1) {
1545                 struct ath_atx_tid *tid;
1546
1547                 if (!(tids & 1))
1548                         continue;
1549
1550                 tid = ATH_AN_2_TID(an, i);
1551                 if (tid->paused)
1552                         continue;
1553
1554                 ath_txq_lock(sc, tid->ac->txq);
1555                 while (nframes > 0) {
1556                         bf = ath_tx_get_tid_subframe(sc, sc->tx.uapsdq, tid, &tid_q);
1557                         if (!bf)
1558                                 break;
1559
1560                         __skb_unlink(bf->bf_mpdu, tid_q);
1561                         list_add_tail(&bf->list, &bf_q);
1562                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1563                         if (bf_isampdu(bf)) {
1564                                 ath_tx_addto_baw(sc, tid, bf);
1565                                 bf->bf_state.bf_type &= ~BUF_AGGR;
1566                         }
1567                         if (bf_tail)
1568                                 bf_tail->bf_next = bf;
1569
1570                         bf_tail = bf;
1571                         nframes--;
1572                         sent++;
1573                         TX_STAT_INC(txq->axq_qnum, a_queued_hw);
1574
1575                         if (an->sta && !ath_tid_has_buffered(tid))
1576                                 ieee80211_sta_set_buffered(an->sta, i, false);
1577                 }
1578                 ath_txq_unlock_complete(sc, tid->ac->txq);
1579         }
1580
1581         if (list_empty(&bf_q))
1582                 return;
1583
1584         info = IEEE80211_SKB_CB(bf_tail->bf_mpdu);
1585         info->flags |= IEEE80211_TX_STATUS_EOSP;
1586
1587         bf = list_first_entry(&bf_q, struct ath_buf, list);
1588         ath_txq_lock(sc, txq);
1589         ath_tx_fill_desc(sc, bf, txq, 0);
1590         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1591         ath_txq_unlock(sc, txq);
1592 }
1593
1594 /********************/
1595 /* Queue Management */
1596 /********************/
1597
1598 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
1599 {
1600         struct ath_hw *ah = sc->sc_ah;
1601         struct ath9k_tx_queue_info qi;
1602         static const int subtype_txq_to_hwq[] = {
1603                 [IEEE80211_AC_BE] = ATH_TXQ_AC_BE,
1604                 [IEEE80211_AC_BK] = ATH_TXQ_AC_BK,
1605                 [IEEE80211_AC_VI] = ATH_TXQ_AC_VI,
1606                 [IEEE80211_AC_VO] = ATH_TXQ_AC_VO,
1607         };
1608         int axq_qnum, i;
1609
1610         memset(&qi, 0, sizeof(qi));
1611         qi.tqi_subtype = subtype_txq_to_hwq[subtype];
1612         qi.tqi_aifs = ATH9K_TXQ_USEDEFAULT;
1613         qi.tqi_cwmin = ATH9K_TXQ_USEDEFAULT;
1614         qi.tqi_cwmax = ATH9K_TXQ_USEDEFAULT;
1615         qi.tqi_physCompBuf = 0;
1616
1617         /*
1618          * Enable interrupts only for EOL and DESC conditions.
1619          * We mark tx descriptors to receive a DESC interrupt
1620          * when a tx queue gets deep; otherwise waiting for the
1621          * EOL to reap descriptors.  Note that this is done to
1622          * reduce interrupt load and this only defers reaping
1623          * descriptors, never transmitting frames.  Aside from
1624          * reducing interrupts this also permits more concurrency.
1625          * The only potential downside is if the tx queue backs
1626          * up in which case the top half of the kernel may backup
1627          * due to a lack of tx descriptors.
1628          *
1629          * The UAPSD queue is an exception, since we take a desc-
1630          * based intr on the EOSP frames.
1631          */
1632         if (ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1633                 qi.tqi_qflags = TXQ_FLAG_TXINT_ENABLE;
1634         } else {
1635                 if (qtype == ATH9K_TX_QUEUE_UAPSD)
1636                         qi.tqi_qflags = TXQ_FLAG_TXDESCINT_ENABLE;
1637                 else
1638                         qi.tqi_qflags = TXQ_FLAG_TXEOLINT_ENABLE |
1639                                         TXQ_FLAG_TXDESCINT_ENABLE;
1640         }
1641         axq_qnum = ath9k_hw_setuptxqueue(ah, qtype, &qi);
1642         if (axq_qnum == -1) {
1643                 /*
1644                  * NB: don't print a message, this happens
1645                  * normally on parts with too few tx queues
1646                  */
1647                 return NULL;
1648         }
1649         if (!ATH_TXQ_SETUP(sc, axq_qnum)) {
1650                 struct ath_txq *txq = &sc->tx.txq[axq_qnum];
1651
1652                 txq->axq_qnum = axq_qnum;
1653                 txq->mac80211_qnum = -1;
1654                 txq->axq_link = NULL;
1655                 __skb_queue_head_init(&txq->complete_q);
1656                 INIT_LIST_HEAD(&txq->axq_q);
1657                 INIT_LIST_HEAD(&txq->axq_acq);
1658                 spin_lock_init(&txq->axq_lock);
1659                 txq->axq_depth = 0;
1660                 txq->axq_ampdu_depth = 0;
1661                 txq->axq_tx_inprogress = false;
1662                 sc->tx.txqsetup |= 1<<axq_qnum;
1663
1664                 txq->txq_headidx = txq->txq_tailidx = 0;
1665                 for (i = 0; i < ATH_TXFIFO_DEPTH; i++)
1666                         INIT_LIST_HEAD(&txq->txq_fifo[i]);
1667         }
1668         return &sc->tx.txq[axq_qnum];
1669 }
1670
1671 int ath_txq_update(struct ath_softc *sc, int qnum,
1672                    struct ath9k_tx_queue_info *qinfo)
1673 {
1674         struct ath_hw *ah = sc->sc_ah;
1675         int error = 0;
1676         struct ath9k_tx_queue_info qi;
1677
1678         BUG_ON(sc->tx.txq[qnum].axq_qnum != qnum);
1679
1680         ath9k_hw_get_txq_props(ah, qnum, &qi);
1681         qi.tqi_aifs = qinfo->tqi_aifs;
1682         qi.tqi_cwmin = qinfo->tqi_cwmin;
1683         qi.tqi_cwmax = qinfo->tqi_cwmax;
1684         qi.tqi_burstTime = qinfo->tqi_burstTime;
1685         qi.tqi_readyTime = qinfo->tqi_readyTime;
1686
1687         if (!ath9k_hw_set_txq_props(ah, qnum, &qi)) {
1688                 ath_err(ath9k_hw_common(sc->sc_ah),
1689                         "Unable to update hardware queue %u!\n", qnum);
1690                 error = -EIO;
1691         } else {
1692                 ath9k_hw_resettxqueue(ah, qnum);
1693         }
1694
1695         return error;
1696 }
1697
1698 int ath_cabq_update(struct ath_softc *sc)
1699 {
1700         struct ath9k_tx_queue_info qi;
1701         struct ath_beacon_config *cur_conf = &sc->cur_beacon_conf;
1702         int qnum = sc->beacon.cabq->axq_qnum;
1703
1704         ath9k_hw_get_txq_props(sc->sc_ah, qnum, &qi);
1705
1706         qi.tqi_readyTime = (cur_conf->beacon_interval *
1707                             ATH_CABQ_READY_TIME) / 100;
1708         ath_txq_update(sc, qnum, &qi);
1709
1710         return 0;
1711 }
1712
1713 static void ath_drain_txq_list(struct ath_softc *sc, struct ath_txq *txq,
1714                                struct list_head *list)
1715 {
1716         struct ath_buf *bf, *lastbf;
1717         struct list_head bf_head;
1718         struct ath_tx_status ts;
1719
1720         memset(&ts, 0, sizeof(ts));
1721         ts.ts_status = ATH9K_TX_FLUSH;
1722         INIT_LIST_HEAD(&bf_head);
1723
1724         while (!list_empty(list)) {
1725                 bf = list_first_entry(list, struct ath_buf, list);
1726
1727                 if (bf->bf_state.stale) {
1728                         list_del(&bf->list);
1729
1730                         ath_tx_return_buffer(sc, bf);
1731                         continue;
1732                 }
1733
1734                 lastbf = bf->bf_lastbf;
1735                 list_cut_position(&bf_head, list, &lastbf->list);
1736                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
1737         }
1738 }
1739
1740 /*
1741  * Drain a given TX queue (could be Beacon or Data)
1742  *
1743  * This assumes output has been stopped and
1744  * we do not need to block ath_tx_tasklet.
1745  */
1746 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq)
1747 {
1748         ath_txq_lock(sc, txq);
1749
1750         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1751                 int idx = txq->txq_tailidx;
1752
1753                 while (!list_empty(&txq->txq_fifo[idx])) {
1754                         ath_drain_txq_list(sc, txq, &txq->txq_fifo[idx]);
1755
1756                         INCR(idx, ATH_TXFIFO_DEPTH);
1757                 }
1758                 txq->txq_tailidx = idx;
1759         }
1760
1761         txq->axq_link = NULL;
1762         txq->axq_tx_inprogress = false;
1763         ath_drain_txq_list(sc, txq, &txq->axq_q);
1764
1765         ath_txq_unlock_complete(sc, txq);
1766 }
1767
1768 bool ath_drain_all_txq(struct ath_softc *sc)
1769 {
1770         struct ath_hw *ah = sc->sc_ah;
1771         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1772         struct ath_txq *txq;
1773         int i;
1774         u32 npend = 0;
1775
1776         if (test_bit(SC_OP_INVALID, &sc->sc_flags))
1777                 return true;
1778
1779         ath9k_hw_abort_tx_dma(ah);
1780
1781         /* Check if any queue remains active */
1782         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1783                 if (!ATH_TXQ_SETUP(sc, i))
1784                         continue;
1785
1786                 if (!sc->tx.txq[i].axq_depth)
1787                         continue;
1788
1789                 if (ath9k_hw_numtxpending(ah, sc->tx.txq[i].axq_qnum))
1790                         npend |= BIT(i);
1791         }
1792
1793         if (npend)
1794                 ath_err(common, "Failed to stop TX DMA, queues=0x%03x!\n", npend);
1795
1796         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1797                 if (!ATH_TXQ_SETUP(sc, i))
1798                         continue;
1799
1800                 /*
1801                  * The caller will resume queues with ieee80211_wake_queues.
1802                  * Mark the queue as not stopped to prevent ath_tx_complete
1803                  * from waking the queue too early.
1804                  */
1805                 txq = &sc->tx.txq[i];
1806                 txq->stopped = false;
1807                 ath_draintxq(sc, txq);
1808         }
1809
1810         return !npend;
1811 }
1812
1813 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
1814 {
1815         ath9k_hw_releasetxqueue(sc->sc_ah, txq->axq_qnum);
1816         sc->tx.txqsetup &= ~(1<<txq->axq_qnum);
1817 }
1818
1819 /* For each axq_acq entry, for each tid, try to schedule packets
1820  * for transmit until ampdu_depth has reached min Q depth.
1821  */
1822 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq)
1823 {
1824         struct ath_atx_ac *ac, *last_ac;
1825         struct ath_atx_tid *tid, *last_tid;
1826         bool sent = false;
1827
1828         if (test_bit(SC_OP_HW_RESET, &sc->sc_flags) ||
1829             list_empty(&txq->axq_acq))
1830                 return;
1831
1832         rcu_read_lock();
1833
1834         last_ac = list_entry(txq->axq_acq.prev, struct ath_atx_ac, list);
1835         while (!list_empty(&txq->axq_acq)) {
1836                 bool stop = false;
1837
1838                 ac = list_first_entry(&txq->axq_acq, struct ath_atx_ac, list);
1839                 last_tid = list_entry(ac->tid_q.prev, struct ath_atx_tid, list);
1840                 list_del(&ac->list);
1841                 ac->sched = false;
1842
1843                 while (!list_empty(&ac->tid_q)) {
1844
1845                         tid = list_first_entry(&ac->tid_q, struct ath_atx_tid,
1846                                                list);
1847                         list_del(&tid->list);
1848                         tid->sched = false;
1849
1850                         if (tid->paused)
1851                                 continue;
1852
1853                         if (ath_tx_sched_aggr(sc, txq, tid, &stop))
1854                                 sent = true;
1855
1856                         /*
1857                          * add tid to round-robin queue if more frames
1858                          * are pending for the tid
1859                          */
1860                         if (ath_tid_has_buffered(tid))
1861                                 ath_tx_queue_tid(txq, tid);
1862
1863                         if (stop || tid == last_tid)
1864                                 break;
1865                 }
1866
1867                 if (!list_empty(&ac->tid_q) && !ac->sched) {
1868                         ac->sched = true;
1869                         list_add_tail(&ac->list, &txq->axq_acq);
1870                 }
1871
1872                 if (stop)
1873                         break;
1874
1875                 if (ac == last_ac) {
1876                         if (!sent)
1877                                 break;
1878
1879                         sent = false;
1880                         last_ac = list_entry(txq->axq_acq.prev,
1881                                              struct ath_atx_ac, list);
1882                 }
1883         }
1884
1885         rcu_read_unlock();
1886 }
1887
1888 /***********/
1889 /* TX, DMA */
1890 /***********/
1891
1892 /*
1893  * Insert a chain of ath_buf (descriptors) on a txq and
1894  * assume the descriptors are already chained together by caller.
1895  */
1896 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
1897                              struct list_head *head, bool internal)
1898 {
1899         struct ath_hw *ah = sc->sc_ah;
1900         struct ath_common *common = ath9k_hw_common(ah);
1901         struct ath_buf *bf, *bf_last;
1902         bool puttxbuf = false;
1903         bool edma;
1904
1905         /*
1906          * Insert the frame on the outbound list and
1907          * pass it on to the hardware.
1908          */
1909
1910         if (list_empty(head))
1911                 return;
1912
1913         edma = !!(ah->caps.hw_caps & ATH9K_HW_CAP_EDMA);
1914         bf = list_first_entry(head, struct ath_buf, list);
1915         bf_last = list_entry(head->prev, struct ath_buf, list);
1916
1917         ath_dbg(common, QUEUE, "qnum: %d, txq depth: %d\n",
1918                 txq->axq_qnum, txq->axq_depth);
1919
1920         if (edma && list_empty(&txq->txq_fifo[txq->txq_headidx])) {
1921                 list_splice_tail_init(head, &txq->txq_fifo[txq->txq_headidx]);
1922                 INCR(txq->txq_headidx, ATH_TXFIFO_DEPTH);
1923                 puttxbuf = true;
1924         } else {
1925                 list_splice_tail_init(head, &txq->axq_q);
1926
1927                 if (txq->axq_link) {
1928                         ath9k_hw_set_desc_link(ah, txq->axq_link, bf->bf_daddr);
1929                         ath_dbg(common, XMIT, "link[%u] (%p)=%llx (%p)\n",
1930                                 txq->axq_qnum, txq->axq_link,
1931                                 ito64(bf->bf_daddr), bf->bf_desc);
1932                 } else if (!edma)
1933                         puttxbuf = true;
1934
1935                 txq->axq_link = bf_last->bf_desc;
1936         }
1937
1938         if (puttxbuf) {
1939                 TX_STAT_INC(txq->axq_qnum, puttxbuf);
1940                 ath9k_hw_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
1941                 ath_dbg(common, XMIT, "TXDP[%u] = %llx (%p)\n",
1942                         txq->axq_qnum, ito64(bf->bf_daddr), bf->bf_desc);
1943         }
1944
1945         if (!edma || sc->tx99_state) {
1946                 TX_STAT_INC(txq->axq_qnum, txstart);
1947                 ath9k_hw_txstart(ah, txq->axq_qnum);
1948         }
1949
1950         if (!internal) {
1951                 while (bf) {
1952                         txq->axq_depth++;
1953                         if (bf_is_ampdu_not_probing(bf))
1954                                 txq->axq_ampdu_depth++;
1955
1956                         bf_last = bf->bf_lastbf;
1957                         bf = bf_last->bf_next;
1958                         bf_last->bf_next = NULL;
1959                 }
1960         }
1961 }
1962
1963 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
1964                                struct ath_atx_tid *tid, struct sk_buff *skb)
1965 {
1966         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1967         struct ath_frame_info *fi = get_frame_info(skb);
1968         struct list_head bf_head;
1969         struct ath_buf *bf = fi->bf;
1970
1971         INIT_LIST_HEAD(&bf_head);
1972         list_add_tail(&bf->list, &bf_head);
1973         bf->bf_state.bf_type = 0;
1974         if (tid && (tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
1975                 bf->bf_state.bf_type = BUF_AMPDU;
1976                 ath_tx_addto_baw(sc, tid, bf);
1977         }
1978
1979         bf->bf_next = NULL;
1980         bf->bf_lastbf = bf;
1981         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
1982         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
1983         TX_STAT_INC(txq->axq_qnum, queued);
1984 }
1985
1986 static void setup_frame_info(struct ieee80211_hw *hw,
1987                              struct ieee80211_sta *sta,
1988                              struct sk_buff *skb,
1989                              int framelen)
1990 {
1991         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1992         struct ieee80211_key_conf *hw_key = tx_info->control.hw_key;
1993         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1994         const struct ieee80211_rate *rate;
1995         struct ath_frame_info *fi = get_frame_info(skb);
1996         struct ath_node *an = NULL;
1997         enum ath9k_key_type keytype;
1998         bool short_preamble = false;
1999
2000         /*
2001          * We check if Short Preamble is needed for the CTS rate by
2002          * checking the BSS's global flag.
2003          * But for the rate series, IEEE80211_TX_RC_USE_SHORT_PREAMBLE is used.
2004          */
2005         if (tx_info->control.vif &&
2006             tx_info->control.vif->bss_conf.use_short_preamble)
2007                 short_preamble = true;
2008
2009         rate = ieee80211_get_rts_cts_rate(hw, tx_info);
2010         keytype = ath9k_cmn_get_hw_crypto_keytype(skb);
2011
2012         if (sta)
2013                 an = (struct ath_node *) sta->drv_priv;
2014
2015         memset(fi, 0, sizeof(*fi));
2016         if (hw_key)
2017                 fi->keyix = hw_key->hw_key_idx;
2018         else if (an && ieee80211_is_data(hdr->frame_control) && an->ps_key > 0)
2019                 fi->keyix = an->ps_key;
2020         else
2021                 fi->keyix = ATH9K_TXKEYIX_INVALID;
2022         fi->keytype = keytype;
2023         fi->framelen = framelen;
2024
2025         if (!rate)
2026                 return;
2027         fi->rtscts_rate = rate->hw_value;
2028         if (short_preamble)
2029                 fi->rtscts_rate |= rate->hw_value_short;
2030 }
2031
2032 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate)
2033 {
2034         struct ath_hw *ah = sc->sc_ah;
2035         struct ath9k_channel *curchan = ah->curchan;
2036
2037         if ((ah->caps.hw_caps & ATH9K_HW_CAP_APM) && IS_CHAN_5GHZ(curchan) &&
2038             (chainmask == 0x7) && (rate < 0x90))
2039                 return 0x3;
2040         else if (AR_SREV_9462(ah) && ath9k_hw_btcoex_is_enabled(ah) &&
2041                  IS_CCK_RATE(rate))
2042                 return 0x2;
2043         else
2044                 return chainmask;
2045 }
2046
2047 /*
2048  * Assign a descriptor (and sequence number if necessary,
2049  * and map buffer for DMA. Frees skb on error
2050  */
2051 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
2052                                            struct ath_txq *txq,
2053                                            struct ath_atx_tid *tid,
2054                                            struct sk_buff *skb)
2055 {
2056         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2057         struct ath_frame_info *fi = get_frame_info(skb);
2058         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2059         struct ath_buf *bf;
2060         int fragno;
2061         u16 seqno;
2062
2063         bf = ath_tx_get_buffer(sc);
2064         if (!bf) {
2065                 ath_dbg(common, XMIT, "TX buffers are full\n");
2066                 return NULL;
2067         }
2068
2069         ATH_TXBUF_RESET(bf);
2070
2071         if (tid) {
2072                 fragno = le16_to_cpu(hdr->seq_ctrl) & IEEE80211_SCTL_FRAG;
2073                 seqno = tid->seq_next;
2074                 hdr->seq_ctrl = cpu_to_le16(tid->seq_next << IEEE80211_SEQ_SEQ_SHIFT);
2075
2076                 if (fragno)
2077                         hdr->seq_ctrl |= cpu_to_le16(fragno);
2078
2079                 if (!ieee80211_has_morefrags(hdr->frame_control))
2080                         INCR(tid->seq_next, IEEE80211_SEQ_MAX);
2081
2082                 bf->bf_state.seqno = seqno;
2083         }
2084
2085         bf->bf_mpdu = skb;
2086
2087         bf->bf_buf_addr = dma_map_single(sc->dev, skb->data,
2088                                          skb->len, DMA_TO_DEVICE);
2089         if (unlikely(dma_mapping_error(sc->dev, bf->bf_buf_addr))) {
2090                 bf->bf_mpdu = NULL;
2091                 bf->bf_buf_addr = 0;
2092                 ath_err(ath9k_hw_common(sc->sc_ah),
2093                         "dma_mapping_error() on TX\n");
2094                 ath_tx_return_buffer(sc, bf);
2095                 return NULL;
2096         }
2097
2098         fi->bf = bf;
2099
2100         return bf;
2101 }
2102
2103 static int ath_tx_prepare(struct ieee80211_hw *hw, struct sk_buff *skb,
2104                           struct ath_tx_control *txctl)
2105 {
2106         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2107         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2108         struct ieee80211_sta *sta = txctl->sta;
2109         struct ieee80211_vif *vif = info->control.vif;
2110         struct ath_vif *avp;
2111         struct ath_softc *sc = hw->priv;
2112         int frmlen = skb->len + FCS_LEN;
2113         int padpos, padsize;
2114
2115         /* NOTE:  sta can be NULL according to net/mac80211.h */
2116         if (sta)
2117                 txctl->an = (struct ath_node *)sta->drv_priv;
2118         else if (vif && ieee80211_is_data(hdr->frame_control)) {
2119                 avp = (void *)vif->drv_priv;
2120                 txctl->an = &avp->mcast_node;
2121         }
2122
2123         if (info->control.hw_key)
2124                 frmlen += info->control.hw_key->icv_len;
2125
2126         /*
2127          * As a temporary workaround, assign seq# here; this will likely need
2128          * to be cleaned up to work better with Beacon transmission and virtual
2129          * BSSes.
2130          */
2131         if (info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
2132                 if (info->flags & IEEE80211_TX_CTL_FIRST_FRAGMENT)
2133                         sc->tx.seq_no += 0x10;
2134                 hdr->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
2135                 hdr->seq_ctrl |= cpu_to_le16(sc->tx.seq_no);
2136         }
2137
2138         if ((vif && vif->type != NL80211_IFTYPE_AP &&
2139                     vif->type != NL80211_IFTYPE_AP_VLAN) ||
2140             !ieee80211_is_data(hdr->frame_control))
2141                 info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
2142
2143         /* Add the padding after the header if this is not already done */
2144         padpos = ieee80211_hdrlen(hdr->frame_control);
2145         padsize = padpos & 3;
2146         if (padsize && skb->len > padpos) {
2147                 if (skb_headroom(skb) < padsize)
2148                         return -ENOMEM;
2149
2150                 skb_push(skb, padsize);
2151                 memmove(skb->data, skb->data + padsize, padpos);
2152         }
2153
2154         setup_frame_info(hw, sta, skb, frmlen);
2155         return 0;
2156 }
2157
2158
2159 /* Upon failure caller should free skb */
2160 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
2161                  struct ath_tx_control *txctl)
2162 {
2163         struct ieee80211_hdr *hdr;
2164         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2165         struct ieee80211_sta *sta = txctl->sta;
2166         struct ieee80211_vif *vif = info->control.vif;
2167         struct ath_softc *sc = hw->priv;
2168         struct ath_txq *txq = txctl->txq;
2169         struct ath_atx_tid *tid = NULL;
2170         struct ath_buf *bf;
2171         int q;
2172         int ret;
2173
2174         ret = ath_tx_prepare(hw, skb, txctl);
2175         if (ret)
2176             return ret;
2177
2178         hdr = (struct ieee80211_hdr *) skb->data;
2179         /*
2180          * At this point, the vif, hw_key and sta pointers in the tx control
2181          * info are no longer valid (overwritten by the ath_frame_info data.
2182          */
2183
2184         q = skb_get_queue_mapping(skb);
2185
2186         ath_txq_lock(sc, txq);
2187         if (txq == sc->tx.txq_map[q] &&
2188             ++txq->pending_frames > sc->tx.txq_max_pending[q] &&
2189             !txq->stopped) {
2190                 ieee80211_stop_queue(sc->hw, q);
2191                 txq->stopped = true;
2192         }
2193
2194         if (info->flags & IEEE80211_TX_CTL_PS_RESPONSE) {
2195                 ath_txq_unlock(sc, txq);
2196                 txq = sc->tx.uapsdq;
2197                 ath_txq_lock(sc, txq);
2198         } else if (txctl->an &&
2199                    ieee80211_is_data_present(hdr->frame_control)) {
2200                 tid = ath_get_skb_tid(sc, txctl->an, skb);
2201
2202                 WARN_ON(tid->ac->txq != txctl->txq);
2203
2204                 if (info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT)
2205                         tid->ac->clear_ps_filter = true;
2206
2207                 /*
2208                  * Add this frame to software queue for scheduling later
2209                  * for aggregation.
2210                  */
2211                 TX_STAT_INC(txq->axq_qnum, a_queued_sw);
2212                 __skb_queue_tail(&tid->buf_q, skb);
2213                 if (!txctl->an->sleeping)
2214                         ath_tx_queue_tid(txq, tid);
2215
2216                 ath_txq_schedule(sc, txq);
2217                 goto out;
2218         }
2219
2220         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
2221         if (!bf) {
2222                 ath_txq_skb_done(sc, txq, skb);
2223                 if (txctl->paprd)
2224                         dev_kfree_skb_any(skb);
2225                 else
2226                         ieee80211_free_txskb(sc->hw, skb);
2227                 goto out;
2228         }
2229
2230         bf->bf_state.bfs_paprd = txctl->paprd;
2231
2232         if (txctl->paprd)
2233                 bf->bf_state.bfs_paprd_timestamp = jiffies;
2234
2235         ath_set_rates(vif, sta, bf);
2236         ath_tx_send_normal(sc, txq, tid, skb);
2237
2238 out:
2239         ath_txq_unlock(sc, txq);
2240
2241         return 0;
2242 }
2243
2244 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
2245                  struct sk_buff *skb)
2246 {
2247         struct ath_softc *sc = hw->priv;
2248         struct ath_tx_control txctl = {
2249                 .txq = sc->beacon.cabq
2250         };
2251         struct ath_tx_info info = {};
2252         struct ieee80211_hdr *hdr;
2253         struct ath_buf *bf_tail = NULL;
2254         struct ath_buf *bf;
2255         LIST_HEAD(bf_q);
2256         int duration = 0;
2257         int max_duration;
2258
2259         max_duration =
2260                 sc->cur_beacon_conf.beacon_interval * 1000 *
2261                 sc->cur_beacon_conf.dtim_period / ATH_BCBUF;
2262
2263         do {
2264                 struct ath_frame_info *fi = get_frame_info(skb);
2265
2266                 if (ath_tx_prepare(hw, skb, &txctl))
2267                         break;
2268
2269                 bf = ath_tx_setup_buffer(sc, txctl.txq, NULL, skb);
2270                 if (!bf)
2271                         break;
2272
2273                 bf->bf_lastbf = bf;
2274                 ath_set_rates(vif, NULL, bf);
2275                 ath_buf_set_rate(sc, bf, &info, fi->framelen, false);
2276                 duration += info.rates[0].PktDuration;
2277                 if (bf_tail)
2278                         bf_tail->bf_next = bf;
2279
2280                 list_add_tail(&bf->list, &bf_q);
2281                 bf_tail = bf;
2282                 skb = NULL;
2283
2284                 if (duration > max_duration)
2285                         break;
2286
2287                 skb = ieee80211_get_buffered_bc(hw, vif);
2288         } while(skb);
2289
2290         if (skb)
2291                 ieee80211_free_txskb(hw, skb);
2292
2293         if (list_empty(&bf_q))
2294                 return;
2295
2296         bf = list_first_entry(&bf_q, struct ath_buf, list);
2297         hdr = (struct ieee80211_hdr *) bf->bf_mpdu->data;
2298
2299         if (hdr->frame_control & IEEE80211_FCTL_MOREDATA) {
2300                 hdr->frame_control &= ~IEEE80211_FCTL_MOREDATA;
2301                 dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
2302                         sizeof(*hdr), DMA_TO_DEVICE);
2303         }
2304
2305         ath_txq_lock(sc, txctl.txq);
2306         ath_tx_fill_desc(sc, bf, txctl.txq, 0);
2307         ath_tx_txqaddbuf(sc, txctl.txq, &bf_q, false);
2308         TX_STAT_INC(txctl.txq->axq_qnum, queued);
2309         ath_txq_unlock(sc, txctl.txq);
2310 }
2311
2312 /*****************/
2313 /* TX Completion */
2314 /*****************/
2315
2316 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
2317                             int tx_flags, struct ath_txq *txq)
2318 {
2319         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2320         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2321         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
2322         int padpos, padsize;
2323         unsigned long flags;
2324
2325         ath_dbg(common, XMIT, "TX complete: skb: %p\n", skb);
2326
2327         if (sc->sc_ah->caldata)
2328                 set_bit(PAPRD_PACKET_SENT, &sc->sc_ah->caldata->cal_flags);
2329
2330         if (!(tx_flags & ATH_TX_ERROR))
2331                 /* Frame was ACKed */
2332                 tx_info->flags |= IEEE80211_TX_STAT_ACK;
2333
2334         padpos = ieee80211_hdrlen(hdr->frame_control);
2335         padsize = padpos & 3;
2336         if (padsize && skb->len>padpos+padsize) {
2337                 /*
2338                  * Remove MAC header padding before giving the frame back to
2339                  * mac80211.
2340                  */
2341                 memmove(skb->data + padsize, skb->data, padpos);
2342                 skb_pull(skb, padsize);
2343         }
2344
2345         spin_lock_irqsave(&sc->sc_pm_lock, flags);
2346         if ((sc->ps_flags & PS_WAIT_FOR_TX_ACK) && !txq->axq_depth) {
2347                 sc->ps_flags &= ~PS_WAIT_FOR_TX_ACK;
2348                 ath_dbg(common, PS,
2349                         "Going back to sleep after having received TX status (0x%lx)\n",
2350                         sc->ps_flags & (PS_WAIT_FOR_BEACON |
2351                                         PS_WAIT_FOR_CAB |
2352                                         PS_WAIT_FOR_PSPOLL_DATA |
2353                                         PS_WAIT_FOR_TX_ACK));
2354         }
2355         spin_unlock_irqrestore(&sc->sc_pm_lock, flags);
2356
2357         __skb_queue_tail(&txq->complete_q, skb);
2358         ath_txq_skb_done(sc, txq, skb);
2359 }
2360
2361 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
2362                                 struct ath_txq *txq, struct list_head *bf_q,
2363                                 struct ath_tx_status *ts, int txok)
2364 {
2365         struct sk_buff *skb = bf->bf_mpdu;
2366         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2367         unsigned long flags;
2368         int tx_flags = 0;
2369
2370         if (!txok)
2371                 tx_flags |= ATH_TX_ERROR;
2372
2373         if (ts->ts_status & ATH9K_TXERR_FILT)
2374                 tx_info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2375
2376         dma_unmap_single(sc->dev, bf->bf_buf_addr, skb->len, DMA_TO_DEVICE);
2377         bf->bf_buf_addr = 0;
2378         if (sc->tx99_state)
2379                 goto skip_tx_complete;
2380
2381         if (bf->bf_state.bfs_paprd) {
2382                 if (time_after(jiffies,
2383                                 bf->bf_state.bfs_paprd_timestamp +
2384                                 msecs_to_jiffies(ATH_PAPRD_TIMEOUT)))
2385                         dev_kfree_skb_any(skb);
2386                 else
2387                         complete(&sc->paprd_complete);
2388         } else {
2389                 ath_debug_stat_tx(sc, bf, ts, txq, tx_flags);
2390                 ath_tx_complete(sc, skb, tx_flags, txq);
2391         }
2392 skip_tx_complete:
2393         /* At this point, skb (bf->bf_mpdu) is consumed...make sure we don't
2394          * accidentally reference it later.
2395          */
2396         bf->bf_mpdu = NULL;
2397
2398         /*
2399          * Return the list of ath_buf of this mpdu to free queue
2400          */
2401         spin_lock_irqsave(&sc->tx.txbuflock, flags);
2402         list_splice_tail_init(bf_q, &sc->tx.txbuf);
2403         spin_unlock_irqrestore(&sc->tx.txbuflock, flags);
2404 }
2405
2406 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
2407                              struct ath_tx_status *ts, int nframes, int nbad,
2408                              int txok)
2409 {
2410         struct sk_buff *skb = bf->bf_mpdu;
2411         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2412         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2413         struct ieee80211_hw *hw = sc->hw;
2414         struct ath_hw *ah = sc->sc_ah;
2415         u8 i, tx_rateindex;
2416
2417         if (txok)
2418                 tx_info->status.ack_signal = ts->ts_rssi;
2419
2420         tx_rateindex = ts->ts_rateindex;
2421         WARN_ON(tx_rateindex >= hw->max_rates);
2422
2423         if (tx_info->flags & IEEE80211_TX_CTL_AMPDU) {
2424                 tx_info->flags |= IEEE80211_TX_STAT_AMPDU;
2425
2426                 BUG_ON(nbad > nframes);
2427         }
2428         tx_info->status.ampdu_len = nframes;
2429         tx_info->status.ampdu_ack_len = nframes - nbad;
2430
2431         if ((ts->ts_status & ATH9K_TXERR_FILT) == 0 &&
2432             (tx_info->flags & IEEE80211_TX_CTL_NO_ACK) == 0) {
2433                 /*
2434                  * If an underrun error is seen assume it as an excessive
2435                  * retry only if max frame trigger level has been reached
2436                  * (2 KB for single stream, and 4 KB for dual stream).
2437                  * Adjust the long retry as if the frame was tried
2438                  * hw->max_rate_tries times to affect how rate control updates
2439                  * PER for the failed rate.
2440                  * In case of congestion on the bus penalizing this type of
2441                  * underruns should help hardware actually transmit new frames
2442                  * successfully by eventually preferring slower rates.
2443                  * This itself should also alleviate congestion on the bus.
2444                  */
2445                 if (unlikely(ts->ts_flags & (ATH9K_TX_DATA_UNDERRUN |
2446                                              ATH9K_TX_DELIM_UNDERRUN)) &&
2447                     ieee80211_is_data(hdr->frame_control) &&
2448                     ah->tx_trig_level >= sc->sc_ah->config.max_txtrig_level)
2449                         tx_info->status.rates[tx_rateindex].count =
2450                                 hw->max_rate_tries;
2451         }
2452
2453         for (i = tx_rateindex + 1; i < hw->max_rates; i++) {
2454                 tx_info->status.rates[i].count = 0;
2455                 tx_info->status.rates[i].idx = -1;
2456         }
2457
2458         tx_info->status.rates[tx_rateindex].count = ts->ts_longretry + 1;
2459 }
2460
2461 static void ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
2462 {
2463         struct ath_hw *ah = sc->sc_ah;
2464         struct ath_common *common = ath9k_hw_common(ah);
2465         struct ath_buf *bf, *lastbf, *bf_held = NULL;
2466         struct list_head bf_head;
2467         struct ath_desc *ds;
2468         struct ath_tx_status ts;
2469         int status;
2470
2471         ath_dbg(common, QUEUE, "tx queue %d (%x), link %p\n",
2472                 txq->axq_qnum, ath9k_hw_gettxbuf(sc->sc_ah, txq->axq_qnum),
2473                 txq->axq_link);
2474
2475         ath_txq_lock(sc, txq);
2476         for (;;) {
2477                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2478                         break;
2479
2480                 if (list_empty(&txq->axq_q)) {
2481                         txq->axq_link = NULL;
2482                         ath_txq_schedule(sc, txq);
2483                         break;
2484                 }
2485                 bf = list_first_entry(&txq->axq_q, struct ath_buf, list);
2486
2487                 /*
2488                  * There is a race condition that a BH gets scheduled
2489                  * after sw writes TxE and before hw re-load the last
2490                  * descriptor to get the newly chained one.
2491                  * Software must keep the last DONE descriptor as a
2492                  * holding descriptor - software does so by marking
2493                  * it with the STALE flag.
2494                  */
2495                 bf_held = NULL;
2496                 if (bf->bf_state.stale) {
2497                         bf_held = bf;
2498                         if (list_is_last(&bf_held->list, &txq->axq_q))
2499                                 break;
2500
2501                         bf = list_entry(bf_held->list.next, struct ath_buf,
2502                                         list);
2503                 }
2504
2505                 lastbf = bf->bf_lastbf;
2506                 ds = lastbf->bf_desc;
2507
2508                 memset(&ts, 0, sizeof(ts));
2509                 status = ath9k_hw_txprocdesc(ah, ds, &ts);
2510                 if (status == -EINPROGRESS)
2511                         break;
2512
2513                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2514
2515                 /*
2516                  * Remove ath_buf's of the same transmit unit from txq,
2517                  * however leave the last descriptor back as the holding
2518                  * descriptor for hw.
2519                  */
2520                 lastbf->bf_state.stale = true;
2521                 INIT_LIST_HEAD(&bf_head);
2522                 if (!list_is_singular(&lastbf->list))
2523                         list_cut_position(&bf_head,
2524                                 &txq->axq_q, lastbf->list.prev);
2525
2526                 if (bf_held) {
2527                         list_del(&bf_held->list);
2528                         ath_tx_return_buffer(sc, bf_held);
2529                 }
2530
2531                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2532         }
2533         ath_txq_unlock_complete(sc, txq);
2534 }
2535
2536 void ath_tx_tasklet(struct ath_softc *sc)
2537 {
2538         struct ath_hw *ah = sc->sc_ah;
2539         u32 qcumask = ((1 << ATH9K_NUM_TX_QUEUES) - 1) & ah->intr_txqs;
2540         int i;
2541
2542         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
2543                 if (ATH_TXQ_SETUP(sc, i) && (qcumask & (1 << i)))
2544                         ath_tx_processq(sc, &sc->tx.txq[i]);
2545         }
2546 }
2547
2548 void ath_tx_edma_tasklet(struct ath_softc *sc)
2549 {
2550         struct ath_tx_status ts;
2551         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2552         struct ath_hw *ah = sc->sc_ah;
2553         struct ath_txq *txq;
2554         struct ath_buf *bf, *lastbf;
2555         struct list_head bf_head;
2556         struct list_head *fifo_list;
2557         int status;
2558
2559         for (;;) {
2560                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2561                         break;
2562
2563                 status = ath9k_hw_txprocdesc(ah, NULL, (void *)&ts);
2564                 if (status == -EINPROGRESS)
2565                         break;
2566                 if (status == -EIO) {
2567                         ath_dbg(common, XMIT, "Error processing tx status\n");
2568                         break;
2569                 }
2570
2571                 /* Process beacon completions separately */
2572                 if (ts.qid == sc->beacon.beaconq) {
2573                         sc->beacon.tx_processed = true;
2574                         sc->beacon.tx_last = !(ts.ts_status & ATH9K_TXERR_MASK);
2575
2576                         ath9k_csa_is_finished(sc);
2577                         continue;
2578                 }
2579
2580                 txq = &sc->tx.txq[ts.qid];
2581
2582                 ath_txq_lock(sc, txq);
2583
2584                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2585
2586                 fifo_list = &txq->txq_fifo[txq->txq_tailidx];
2587                 if (list_empty(fifo_list)) {
2588                         ath_txq_unlock(sc, txq);
2589                         return;
2590                 }
2591
2592                 bf = list_first_entry(fifo_list, struct ath_buf, list);
2593                 if (bf->bf_state.stale) {
2594                         list_del(&bf->list);
2595                         ath_tx_return_buffer(sc, bf);
2596                         bf = list_first_entry(fifo_list, struct ath_buf, list);
2597                 }
2598
2599                 lastbf = bf->bf_lastbf;
2600
2601                 INIT_LIST_HEAD(&bf_head);
2602                 if (list_is_last(&lastbf->list, fifo_list)) {
2603                         list_splice_tail_init(fifo_list, &bf_head);
2604                         INCR(txq->txq_tailidx, ATH_TXFIFO_DEPTH);
2605
2606                         if (!list_empty(&txq->axq_q)) {
2607                                 struct list_head bf_q;
2608
2609                                 INIT_LIST_HEAD(&bf_q);
2610                                 txq->axq_link = NULL;
2611                                 list_splice_tail_init(&txq->axq_q, &bf_q);
2612                                 ath_tx_txqaddbuf(sc, txq, &bf_q, true);
2613                         }
2614                 } else {
2615                         lastbf->bf_state.stale = true;
2616                         if (bf != lastbf)
2617                                 list_cut_position(&bf_head, fifo_list,
2618                                                   lastbf->list.prev);
2619                 }
2620
2621                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2622                 ath_txq_unlock_complete(sc, txq);
2623         }
2624 }
2625
2626 /*****************/
2627 /* Init, Cleanup */
2628 /*****************/
2629
2630 static int ath_txstatus_setup(struct ath_softc *sc, int size)
2631 {
2632         struct ath_descdma *dd = &sc->txsdma;
2633         u8 txs_len = sc->sc_ah->caps.txs_len;
2634
2635         dd->dd_desc_len = size * txs_len;
2636         dd->dd_desc = dmam_alloc_coherent(sc->dev, dd->dd_desc_len,
2637                                           &dd->dd_desc_paddr, GFP_KERNEL);
2638         if (!dd->dd_desc)
2639                 return -ENOMEM;
2640
2641         return 0;
2642 }
2643
2644 static int ath_tx_edma_init(struct ath_softc *sc)
2645 {
2646         int err;
2647
2648         err = ath_txstatus_setup(sc, ATH_TXSTATUS_RING_SIZE);
2649         if (!err)
2650                 ath9k_hw_setup_statusring(sc->sc_ah, sc->txsdma.dd_desc,
2651                                           sc->txsdma.dd_desc_paddr,
2652                                           ATH_TXSTATUS_RING_SIZE);
2653
2654         return err;
2655 }
2656
2657 int ath_tx_init(struct ath_softc *sc, int nbufs)
2658 {
2659         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2660         int error = 0;
2661
2662         spin_lock_init(&sc->tx.txbuflock);
2663
2664         error = ath_descdma_setup(sc, &sc->tx.txdma, &sc->tx.txbuf,
2665                                   "tx", nbufs, 1, 1);
2666         if (error != 0) {
2667                 ath_err(common,
2668                         "Failed to allocate tx descriptors: %d\n", error);
2669                 return error;
2670         }
2671
2672         error = ath_descdma_setup(sc, &sc->beacon.bdma, &sc->beacon.bbuf,
2673                                   "beacon", ATH_BCBUF, 1, 1);
2674         if (error != 0) {
2675                 ath_err(common,
2676                         "Failed to allocate beacon descriptors: %d\n", error);
2677                 return error;
2678         }
2679
2680         INIT_DELAYED_WORK(&sc->tx_complete_work, ath_tx_complete_poll_work);
2681
2682         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA)
2683                 error = ath_tx_edma_init(sc);
2684
2685         return error;
2686 }
2687
2688 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an)
2689 {
2690         struct ath_atx_tid *tid;
2691         struct ath_atx_ac *ac;
2692         int tidno, acno;
2693
2694         for (tidno = 0, tid = &an->tid[tidno];
2695              tidno < IEEE80211_NUM_TIDS;
2696              tidno++, tid++) {
2697                 tid->an        = an;
2698                 tid->tidno     = tidno;
2699                 tid->seq_start = tid->seq_next = 0;
2700                 tid->baw_size  = WME_MAX_BA;
2701                 tid->baw_head  = tid->baw_tail = 0;
2702                 tid->sched     = false;
2703                 tid->paused    = false;
2704                 tid->active        = false;
2705                 __skb_queue_head_init(&tid->buf_q);
2706                 __skb_queue_head_init(&tid->retry_q);
2707                 acno = TID_TO_WME_AC(tidno);
2708                 tid->ac = &an->ac[acno];
2709         }
2710
2711         for (acno = 0, ac = &an->ac[acno];
2712              acno < IEEE80211_NUM_ACS; acno++, ac++) {
2713                 ac->sched    = false;
2714                 ac->clear_ps_filter = true;
2715                 ac->txq = sc->tx.txq_map[acno];
2716                 INIT_LIST_HEAD(&ac->tid_q);
2717         }
2718 }
2719
2720 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an)
2721 {
2722         struct ath_atx_ac *ac;
2723         struct ath_atx_tid *tid;
2724         struct ath_txq *txq;
2725         int tidno;
2726
2727         for (tidno = 0, tid = &an->tid[tidno];
2728              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
2729
2730                 ac = tid->ac;
2731                 txq = ac->txq;
2732
2733                 ath_txq_lock(sc, txq);
2734
2735                 if (tid->sched) {
2736                         list_del(&tid->list);
2737                         tid->sched = false;
2738                 }
2739
2740                 if (ac->sched) {
2741                         list_del(&ac->list);
2742                         tid->ac->sched = false;
2743                 }
2744
2745                 ath_tid_drain(sc, txq, tid);
2746                 tid->active = false;
2747
2748                 ath_txq_unlock(sc, txq);
2749         }
2750 }
2751
2752 #ifdef CONFIG_ATH9K_TX99
2753
2754 int ath9k_tx99_send(struct ath_softc *sc, struct sk_buff *skb,
2755                     struct ath_tx_control *txctl)
2756 {
2757         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2758         struct ath_frame_info *fi = get_frame_info(skb);
2759         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2760         struct ath_buf *bf;
2761         int padpos, padsize;
2762
2763         padpos = ieee80211_hdrlen(hdr->frame_control);
2764         padsize = padpos & 3;
2765
2766         if (padsize && skb->len > padpos) {
2767                 if (skb_headroom(skb) < padsize) {
2768                         ath_dbg(common, XMIT,
2769                                 "tx99 padding failed\n");
2770                 return -EINVAL;
2771                 }
2772
2773                 skb_push(skb, padsize);
2774                 memmove(skb->data, skb->data + padsize, padpos);
2775         }
2776
2777         fi->keyix = ATH9K_TXKEYIX_INVALID;
2778         fi->framelen = skb->len + FCS_LEN;
2779         fi->keytype = ATH9K_KEY_TYPE_CLEAR;
2780
2781         bf = ath_tx_setup_buffer(sc, txctl->txq, NULL, skb);
2782         if (!bf) {
2783                 ath_dbg(common, XMIT, "tx99 buffer setup failed\n");
2784                 return -EINVAL;
2785         }
2786
2787         ath_set_rates(sc->tx99_vif, NULL, bf);
2788
2789         ath9k_hw_set_desc_link(sc->sc_ah, bf->bf_desc, bf->bf_daddr);
2790         ath9k_hw_tx99_start(sc->sc_ah, txctl->txq->axq_qnum);
2791
2792         ath_tx_send_normal(sc, txctl->txq, NULL, skb);
2793
2794         return 0;
2795 }
2796
2797 #endif /* CONFIG_ATH9K_TX99 */