ath9k: simplify/fix tx packet TID handling
[linux-drm-fsl-dcu.git] / drivers / net / wireless / ath / ath9k / xmit.c
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <linux/dma-mapping.h>
18 #include "ath9k.h"
19 #include "ar9003_mac.h"
20
21 #define BITS_PER_BYTE           8
22 #define OFDM_PLCP_BITS          22
23 #define HT_RC_2_STREAMS(_rc)    ((((_rc) & 0x78) >> 3) + 1)
24 #define L_STF                   8
25 #define L_LTF                   8
26 #define L_SIG                   4
27 #define HT_SIG                  8
28 #define HT_STF                  4
29 #define HT_LTF(_ns)             (4 * (_ns))
30 #define SYMBOL_TIME(_ns)        ((_ns) << 2) /* ns * 4 us */
31 #define SYMBOL_TIME_HALFGI(_ns) (((_ns) * 18 + 4) / 5)  /* ns * 3.6 us */
32 #define TIME_SYMBOLS(t)         ((t) >> 2)
33 #define TIME_SYMBOLS_HALFGI(t)  (((t) * 5 - 4) / 18)
34 #define NUM_SYMBOLS_PER_USEC(_usec) (_usec >> 2)
35 #define NUM_SYMBOLS_PER_USEC_HALFGI(_usec) (((_usec*5)-4)/18)
36
37
38 static u16 bits_per_symbol[][2] = {
39         /* 20MHz 40MHz */
40         {    26,   54 },     /*  0: BPSK */
41         {    52,  108 },     /*  1: QPSK 1/2 */
42         {    78,  162 },     /*  2: QPSK 3/4 */
43         {   104,  216 },     /*  3: 16-QAM 1/2 */
44         {   156,  324 },     /*  4: 16-QAM 3/4 */
45         {   208,  432 },     /*  5: 64-QAM 2/3 */
46         {   234,  486 },     /*  6: 64-QAM 3/4 */
47         {   260,  540 },     /*  7: 64-QAM 5/6 */
48 };
49
50 #define IS_HT_RATE(_rate)     ((_rate) & 0x80)
51
52 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
53                                struct ath_atx_tid *tid, struct sk_buff *skb);
54 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
55                             int tx_flags, struct ath_txq *txq);
56 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
57                                 struct ath_txq *txq, struct list_head *bf_q,
58                                 struct ath_tx_status *ts, int txok);
59 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
60                              struct list_head *head, bool internal);
61 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
62                              struct ath_tx_status *ts, int nframes, int nbad,
63                              int txok);
64 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
65                               int seqno);
66 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
67                                            struct ath_txq *txq,
68                                            struct ath_atx_tid *tid,
69                                            struct sk_buff *skb);
70
71 enum {
72         MCS_HT20,
73         MCS_HT20_SGI,
74         MCS_HT40,
75         MCS_HT40_SGI,
76 };
77
78 /*********************/
79 /* Aggregation logic */
80 /*********************/
81
82 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq)
83         __acquires(&txq->axq_lock)
84 {
85         spin_lock_bh(&txq->axq_lock);
86 }
87
88 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq)
89         __releases(&txq->axq_lock)
90 {
91         spin_unlock_bh(&txq->axq_lock);
92 }
93
94 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq)
95         __releases(&txq->axq_lock)
96 {
97         struct sk_buff_head q;
98         struct sk_buff *skb;
99
100         __skb_queue_head_init(&q);
101         skb_queue_splice_init(&txq->complete_q, &q);
102         spin_unlock_bh(&txq->axq_lock);
103
104         while ((skb = __skb_dequeue(&q)))
105                 ieee80211_tx_status(sc->hw, skb);
106 }
107
108 static void ath_tx_queue_tid(struct ath_txq *txq, struct ath_atx_tid *tid)
109 {
110         struct ath_atx_ac *ac = tid->ac;
111
112         if (tid->paused)
113                 return;
114
115         if (tid->sched)
116                 return;
117
118         tid->sched = true;
119         list_add_tail(&tid->list, &ac->tid_q);
120
121         if (ac->sched)
122                 return;
123
124         ac->sched = true;
125         list_add_tail(&ac->list, &txq->axq_acq);
126 }
127
128 static struct ath_frame_info *get_frame_info(struct sk_buff *skb)
129 {
130         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
131         BUILD_BUG_ON(sizeof(struct ath_frame_info) >
132                      sizeof(tx_info->rate_driver_data));
133         return (struct ath_frame_info *) &tx_info->rate_driver_data[0];
134 }
135
136 static void ath_send_bar(struct ath_atx_tid *tid, u16 seqno)
137 {
138         if (!tid->an->sta)
139                 return;
140
141         ieee80211_send_bar(tid->an->vif, tid->an->sta->addr, tid->tidno,
142                            seqno << IEEE80211_SEQ_SEQ_SHIFT);
143 }
144
145 static void ath_set_rates(struct ieee80211_vif *vif, struct ieee80211_sta *sta,
146                           struct ath_buf *bf)
147 {
148         ieee80211_get_tx_rates(vif, sta, bf->bf_mpdu, bf->rates,
149                                ARRAY_SIZE(bf->rates));
150 }
151
152 static void ath_txq_skb_done(struct ath_softc *sc, struct ath_txq *txq,
153                              struct sk_buff *skb)
154 {
155         int q;
156
157         q = skb_get_queue_mapping(skb);
158         if (txq == sc->tx.uapsdq)
159                 txq = sc->tx.txq_map[q];
160
161         if (txq != sc->tx.txq_map[q])
162                 return;
163
164         if (WARN_ON(--txq->pending_frames < 0))
165                 txq->pending_frames = 0;
166
167         if (txq->stopped &&
168             txq->pending_frames < sc->tx.txq_max_pending[q]) {
169                 ieee80211_wake_queue(sc->hw, q);
170                 txq->stopped = false;
171         }
172 }
173
174 static struct ath_atx_tid *
175 ath_get_skb_tid(struct ath_softc *sc, struct ath_node *an, struct sk_buff *skb)
176 {
177         u8 tidno = skb->priority & IEEE80211_QOS_CTL_TID_MASK;
178         return ATH_AN_2_TID(an, tidno);
179 }
180
181 static bool ath_tid_has_buffered(struct ath_atx_tid *tid)
182 {
183         return !skb_queue_empty(&tid->buf_q) || !skb_queue_empty(&tid->retry_q);
184 }
185
186 static struct sk_buff *ath_tid_dequeue(struct ath_atx_tid *tid)
187 {
188         struct sk_buff *skb;
189
190         skb = __skb_dequeue(&tid->retry_q);
191         if (!skb)
192                 skb = __skb_dequeue(&tid->buf_q);
193
194         return skb;
195 }
196
197 /*
198  * ath_tx_tid_change_state:
199  * - clears a-mpdu flag of previous session
200  * - force sequence number allocation to fix next BlockAck Window
201  */
202 static void
203 ath_tx_tid_change_state(struct ath_softc *sc, struct ath_atx_tid *tid)
204 {
205         struct ath_txq *txq = tid->ac->txq;
206         struct ieee80211_tx_info *tx_info;
207         struct sk_buff *skb, *tskb;
208         struct ath_buf *bf;
209         struct ath_frame_info *fi;
210
211         skb_queue_walk_safe(&tid->buf_q, skb, tskb) {
212                 fi = get_frame_info(skb);
213                 bf = fi->bf;
214
215                 tx_info = IEEE80211_SKB_CB(skb);
216                 tx_info->flags &= ~IEEE80211_TX_CTL_AMPDU;
217
218                 if (bf)
219                         continue;
220
221                 bf = ath_tx_setup_buffer(sc, txq, tid, skb);
222                 if (!bf) {
223                         __skb_unlink(skb, &tid->buf_q);
224                         ath_txq_skb_done(sc, txq, skb);
225                         ieee80211_free_txskb(sc->hw, skb);
226                         continue;
227                 }
228         }
229
230 }
231
232 static void ath_tx_flush_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
233 {
234         struct ath_txq *txq = tid->ac->txq;
235         struct sk_buff *skb;
236         struct ath_buf *bf;
237         struct list_head bf_head;
238         struct ath_tx_status ts;
239         struct ath_frame_info *fi;
240         bool sendbar = false;
241
242         INIT_LIST_HEAD(&bf_head);
243
244         memset(&ts, 0, sizeof(ts));
245
246         while ((skb = __skb_dequeue(&tid->retry_q))) {
247                 fi = get_frame_info(skb);
248                 bf = fi->bf;
249                 if (!bf) {
250                         ath_txq_skb_done(sc, txq, skb);
251                         ieee80211_free_txskb(sc->hw, skb);
252                         continue;
253                 }
254
255                 if (fi->baw_tracked) {
256                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
257                         sendbar = true;
258                 }
259
260                 list_add_tail(&bf->list, &bf_head);
261                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
262         }
263
264         if (sendbar) {
265                 ath_txq_unlock(sc, txq);
266                 ath_send_bar(tid, tid->seq_start);
267                 ath_txq_lock(sc, txq);
268         }
269 }
270
271 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
272                               int seqno)
273 {
274         int index, cindex;
275
276         index  = ATH_BA_INDEX(tid->seq_start, seqno);
277         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
278
279         __clear_bit(cindex, tid->tx_buf);
280
281         while (tid->baw_head != tid->baw_tail && !test_bit(tid->baw_head, tid->tx_buf)) {
282                 INCR(tid->seq_start, IEEE80211_SEQ_MAX);
283                 INCR(tid->baw_head, ATH_TID_MAX_BUFS);
284                 if (tid->bar_index >= 0)
285                         tid->bar_index--;
286         }
287 }
288
289 static void ath_tx_addto_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
290                              struct ath_buf *bf)
291 {
292         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
293         u16 seqno = bf->bf_state.seqno;
294         int index, cindex;
295
296         index  = ATH_BA_INDEX(tid->seq_start, seqno);
297         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
298         __set_bit(cindex, tid->tx_buf);
299         fi->baw_tracked = 1;
300
301         if (index >= ((tid->baw_tail - tid->baw_head) &
302                 (ATH_TID_MAX_BUFS - 1))) {
303                 tid->baw_tail = cindex;
304                 INCR(tid->baw_tail, ATH_TID_MAX_BUFS);
305         }
306 }
307
308 static void ath_tid_drain(struct ath_softc *sc, struct ath_txq *txq,
309                           struct ath_atx_tid *tid)
310
311 {
312         struct sk_buff *skb;
313         struct ath_buf *bf;
314         struct list_head bf_head;
315         struct ath_tx_status ts;
316         struct ath_frame_info *fi;
317
318         memset(&ts, 0, sizeof(ts));
319         INIT_LIST_HEAD(&bf_head);
320
321         while ((skb = ath_tid_dequeue(tid))) {
322                 fi = get_frame_info(skb);
323                 bf = fi->bf;
324
325                 if (!bf) {
326                         ath_tx_complete(sc, skb, ATH_TX_ERROR, txq);
327                         continue;
328                 }
329
330                 list_add_tail(&bf->list, &bf_head);
331                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
332         }
333 }
334
335 static void ath_tx_set_retry(struct ath_softc *sc, struct ath_txq *txq,
336                              struct sk_buff *skb, int count)
337 {
338         struct ath_frame_info *fi = get_frame_info(skb);
339         struct ath_buf *bf = fi->bf;
340         struct ieee80211_hdr *hdr;
341         int prev = fi->retries;
342
343         TX_STAT_INC(txq->axq_qnum, a_retries);
344         fi->retries += count;
345
346         if (prev > 0)
347                 return;
348
349         hdr = (struct ieee80211_hdr *)skb->data;
350         hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_RETRY);
351         dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
352                 sizeof(*hdr), DMA_TO_DEVICE);
353 }
354
355 static struct ath_buf *ath_tx_get_buffer(struct ath_softc *sc)
356 {
357         struct ath_buf *bf = NULL;
358
359         spin_lock_bh(&sc->tx.txbuflock);
360
361         if (unlikely(list_empty(&sc->tx.txbuf))) {
362                 spin_unlock_bh(&sc->tx.txbuflock);
363                 return NULL;
364         }
365
366         bf = list_first_entry(&sc->tx.txbuf, struct ath_buf, list);
367         list_del(&bf->list);
368
369         spin_unlock_bh(&sc->tx.txbuflock);
370
371         return bf;
372 }
373
374 static void ath_tx_return_buffer(struct ath_softc *sc, struct ath_buf *bf)
375 {
376         spin_lock_bh(&sc->tx.txbuflock);
377         list_add_tail(&bf->list, &sc->tx.txbuf);
378         spin_unlock_bh(&sc->tx.txbuflock);
379 }
380
381 static struct ath_buf* ath_clone_txbuf(struct ath_softc *sc, struct ath_buf *bf)
382 {
383         struct ath_buf *tbf;
384
385         tbf = ath_tx_get_buffer(sc);
386         if (WARN_ON(!tbf))
387                 return NULL;
388
389         ATH_TXBUF_RESET(tbf);
390
391         tbf->bf_mpdu = bf->bf_mpdu;
392         tbf->bf_buf_addr = bf->bf_buf_addr;
393         memcpy(tbf->bf_desc, bf->bf_desc, sc->sc_ah->caps.tx_desc_len);
394         tbf->bf_state = bf->bf_state;
395         tbf->bf_state.stale = false;
396
397         return tbf;
398 }
399
400 static void ath_tx_count_frames(struct ath_softc *sc, struct ath_buf *bf,
401                                 struct ath_tx_status *ts, int txok,
402                                 int *nframes, int *nbad)
403 {
404         struct ath_frame_info *fi;
405         u16 seq_st = 0;
406         u32 ba[WME_BA_BMP_SIZE >> 5];
407         int ba_index;
408         int isaggr = 0;
409
410         *nbad = 0;
411         *nframes = 0;
412
413         isaggr = bf_isaggr(bf);
414         if (isaggr) {
415                 seq_st = ts->ts_seqnum;
416                 memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
417         }
418
419         while (bf) {
420                 fi = get_frame_info(bf->bf_mpdu);
421                 ba_index = ATH_BA_INDEX(seq_st, bf->bf_state.seqno);
422
423                 (*nframes)++;
424                 if (!txok || (isaggr && !ATH_BA_ISSET(ba, ba_index)))
425                         (*nbad)++;
426
427                 bf = bf->bf_next;
428         }
429 }
430
431
432 static void ath_tx_complete_aggr(struct ath_softc *sc, struct ath_txq *txq,
433                                  struct ath_buf *bf, struct list_head *bf_q,
434                                  struct ath_tx_status *ts, int txok)
435 {
436         struct ath_node *an = NULL;
437         struct sk_buff *skb;
438         struct ieee80211_sta *sta;
439         struct ieee80211_hw *hw = sc->hw;
440         struct ieee80211_hdr *hdr;
441         struct ieee80211_tx_info *tx_info;
442         struct ath_atx_tid *tid = NULL;
443         struct ath_buf *bf_next, *bf_last = bf->bf_lastbf;
444         struct list_head bf_head;
445         struct sk_buff_head bf_pending;
446         u16 seq_st = 0, acked_cnt = 0, txfail_cnt = 0, seq_first;
447         u32 ba[WME_BA_BMP_SIZE >> 5];
448         int isaggr, txfail, txpending, sendbar = 0, needreset = 0, nbad = 0;
449         bool rc_update = true, isba;
450         struct ieee80211_tx_rate rates[4];
451         struct ath_frame_info *fi;
452         int nframes;
453         bool flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
454         int i, retries;
455         int bar_index = -1;
456
457         skb = bf->bf_mpdu;
458         hdr = (struct ieee80211_hdr *)skb->data;
459
460         tx_info = IEEE80211_SKB_CB(skb);
461
462         memcpy(rates, bf->rates, sizeof(rates));
463
464         retries = ts->ts_longretry + 1;
465         for (i = 0; i < ts->ts_rateindex; i++)
466                 retries += rates[i].count;
467
468         rcu_read_lock();
469
470         sta = ieee80211_find_sta_by_ifaddr(hw, hdr->addr1, hdr->addr2);
471         if (!sta) {
472                 rcu_read_unlock();
473
474                 INIT_LIST_HEAD(&bf_head);
475                 while (bf) {
476                         bf_next = bf->bf_next;
477
478                         if (!bf->bf_state.stale || bf_next != NULL)
479                                 list_move_tail(&bf->list, &bf_head);
480
481                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts, 0);
482
483                         bf = bf_next;
484                 }
485                 return;
486         }
487
488         an = (struct ath_node *)sta->drv_priv;
489         tid = ath_get_skb_tid(sc, an, skb);
490         seq_first = tid->seq_start;
491         isba = ts->ts_flags & ATH9K_TX_BA;
492
493         /*
494          * The hardware occasionally sends a tx status for the wrong TID.
495          * In this case, the BA status cannot be considered valid and all
496          * subframes need to be retransmitted
497          *
498          * Only BlockAcks have a TID and therefore normal Acks cannot be
499          * checked
500          */
501         if (isba && tid->tidno != ts->tid)
502                 txok = false;
503
504         isaggr = bf_isaggr(bf);
505         memset(ba, 0, WME_BA_BMP_SIZE >> 3);
506
507         if (isaggr && txok) {
508                 if (ts->ts_flags & ATH9K_TX_BA) {
509                         seq_st = ts->ts_seqnum;
510                         memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
511                 } else {
512                         /*
513                          * AR5416 can become deaf/mute when BA
514                          * issue happens. Chip needs to be reset.
515                          * But AP code may have sychronization issues
516                          * when perform internal reset in this routine.
517                          * Only enable reset in STA mode for now.
518                          */
519                         if (sc->sc_ah->opmode == NL80211_IFTYPE_STATION)
520                                 needreset = 1;
521                 }
522         }
523
524         __skb_queue_head_init(&bf_pending);
525
526         ath_tx_count_frames(sc, bf, ts, txok, &nframes, &nbad);
527         while (bf) {
528                 u16 seqno = bf->bf_state.seqno;
529
530                 txfail = txpending = sendbar = 0;
531                 bf_next = bf->bf_next;
532
533                 skb = bf->bf_mpdu;
534                 tx_info = IEEE80211_SKB_CB(skb);
535                 fi = get_frame_info(skb);
536
537                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno) ||
538                     !tid->active) {
539                         /*
540                          * Outside of the current BlockAck window,
541                          * maybe part of a previous session
542                          */
543                         txfail = 1;
544                 } else if (ATH_BA_ISSET(ba, ATH_BA_INDEX(seq_st, seqno))) {
545                         /* transmit completion, subframe is
546                          * acked by block ack */
547                         acked_cnt++;
548                 } else if (!isaggr && txok) {
549                         /* transmit completion */
550                         acked_cnt++;
551                 } else if (flush) {
552                         txpending = 1;
553                 } else if (fi->retries < ATH_MAX_SW_RETRIES) {
554                         if (txok || !an->sleeping)
555                                 ath_tx_set_retry(sc, txq, bf->bf_mpdu,
556                                                  retries);
557
558                         txpending = 1;
559                 } else {
560                         txfail = 1;
561                         txfail_cnt++;
562                         bar_index = max_t(int, bar_index,
563                                 ATH_BA_INDEX(seq_first, seqno));
564                 }
565
566                 /*
567                  * Make sure the last desc is reclaimed if it
568                  * not a holding desc.
569                  */
570                 INIT_LIST_HEAD(&bf_head);
571                 if (bf_next != NULL || !bf_last->bf_state.stale)
572                         list_move_tail(&bf->list, &bf_head);
573
574                 if (!txpending) {
575                         /*
576                          * complete the acked-ones/xretried ones; update
577                          * block-ack window
578                          */
579                         ath_tx_update_baw(sc, tid, seqno);
580
581                         if (rc_update && (acked_cnt == 1 || txfail_cnt == 1)) {
582                                 memcpy(tx_info->control.rates, rates, sizeof(rates));
583                                 ath_tx_rc_status(sc, bf, ts, nframes, nbad, txok);
584                                 rc_update = false;
585                         }
586
587                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts,
588                                 !txfail);
589                 } else {
590                         if (tx_info->flags & IEEE80211_TX_STATUS_EOSP) {
591                                 tx_info->flags &= ~IEEE80211_TX_STATUS_EOSP;
592                                 ieee80211_sta_eosp(sta);
593                         }
594                         /* retry the un-acked ones */
595                         if (bf->bf_next == NULL && bf_last->bf_state.stale) {
596                                 struct ath_buf *tbf;
597
598                                 tbf = ath_clone_txbuf(sc, bf_last);
599                                 /*
600                                  * Update tx baw and complete the
601                                  * frame with failed status if we
602                                  * run out of tx buf.
603                                  */
604                                 if (!tbf) {
605                                         ath_tx_update_baw(sc, tid, seqno);
606
607                                         ath_tx_complete_buf(sc, bf, txq,
608                                                             &bf_head, ts, 0);
609                                         bar_index = max_t(int, bar_index,
610                                                 ATH_BA_INDEX(seq_first, seqno));
611                                         break;
612                                 }
613
614                                 fi->bf = tbf;
615                         }
616
617                         /*
618                          * Put this buffer to the temporary pending
619                          * queue to retain ordering
620                          */
621                         __skb_queue_tail(&bf_pending, skb);
622                 }
623
624                 bf = bf_next;
625         }
626
627         /* prepend un-acked frames to the beginning of the pending frame queue */
628         if (!skb_queue_empty(&bf_pending)) {
629                 if (an->sleeping)
630                         ieee80211_sta_set_buffered(sta, tid->tidno, true);
631
632                 skb_queue_splice_tail(&bf_pending, &tid->retry_q);
633                 if (!an->sleeping) {
634                         ath_tx_queue_tid(txq, tid);
635
636                         if (ts->ts_status & (ATH9K_TXERR_FILT | ATH9K_TXERR_XRETRY))
637                                 tid->ac->clear_ps_filter = true;
638                 }
639         }
640
641         if (bar_index >= 0) {
642                 u16 bar_seq = ATH_BA_INDEX2SEQ(seq_first, bar_index);
643
644                 if (BAW_WITHIN(tid->seq_start, tid->baw_size, bar_seq))
645                         tid->bar_index = ATH_BA_INDEX(tid->seq_start, bar_seq);
646
647                 ath_txq_unlock(sc, txq);
648                 ath_send_bar(tid, ATH_BA_INDEX2SEQ(seq_first, bar_index + 1));
649                 ath_txq_lock(sc, txq);
650         }
651
652         rcu_read_unlock();
653
654         if (needreset)
655                 ath9k_queue_reset(sc, RESET_TYPE_TX_ERROR);
656 }
657
658 static bool bf_is_ampdu_not_probing(struct ath_buf *bf)
659 {
660     struct ieee80211_tx_info *info = IEEE80211_SKB_CB(bf->bf_mpdu);
661     return bf_isampdu(bf) && !(info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE);
662 }
663
664 static void ath_tx_process_buffer(struct ath_softc *sc, struct ath_txq *txq,
665                                   struct ath_tx_status *ts, struct ath_buf *bf,
666                                   struct list_head *bf_head)
667 {
668         struct ieee80211_tx_info *info;
669         bool txok, flush;
670
671         txok = !(ts->ts_status & ATH9K_TXERR_MASK);
672         flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
673         txq->axq_tx_inprogress = false;
674
675         txq->axq_depth--;
676         if (bf_is_ampdu_not_probing(bf))
677                 txq->axq_ampdu_depth--;
678
679         if (!bf_isampdu(bf)) {
680                 if (!flush) {
681                         info = IEEE80211_SKB_CB(bf->bf_mpdu);
682                         memcpy(info->control.rates, bf->rates,
683                                sizeof(info->control.rates));
684                         ath_tx_rc_status(sc, bf, ts, 1, txok ? 0 : 1, txok);
685                 }
686                 ath_tx_complete_buf(sc, bf, txq, bf_head, ts, txok);
687         } else
688                 ath_tx_complete_aggr(sc, txq, bf, bf_head, ts, txok);
689
690         if (!flush)
691                 ath_txq_schedule(sc, txq);
692 }
693
694 static bool ath_lookup_legacy(struct ath_buf *bf)
695 {
696         struct sk_buff *skb;
697         struct ieee80211_tx_info *tx_info;
698         struct ieee80211_tx_rate *rates;
699         int i;
700
701         skb = bf->bf_mpdu;
702         tx_info = IEEE80211_SKB_CB(skb);
703         rates = tx_info->control.rates;
704
705         for (i = 0; i < 4; i++) {
706                 if (!rates[i].count || rates[i].idx < 0)
707                         break;
708
709                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS))
710                         return true;
711         }
712
713         return false;
714 }
715
716 static u32 ath_lookup_rate(struct ath_softc *sc, struct ath_buf *bf,
717                            struct ath_atx_tid *tid)
718 {
719         struct sk_buff *skb;
720         struct ieee80211_tx_info *tx_info;
721         struct ieee80211_tx_rate *rates;
722         u32 max_4ms_framelen, frmlen;
723         u16 aggr_limit, bt_aggr_limit, legacy = 0;
724         int q = tid->ac->txq->mac80211_qnum;
725         int i;
726
727         skb = bf->bf_mpdu;
728         tx_info = IEEE80211_SKB_CB(skb);
729         rates = bf->rates;
730
731         /*
732          * Find the lowest frame length among the rate series that will have a
733          * 4ms (or TXOP limited) transmit duration.
734          */
735         max_4ms_framelen = ATH_AMPDU_LIMIT_MAX;
736
737         for (i = 0; i < 4; i++) {
738                 int modeidx;
739
740                 if (!rates[i].count)
741                         continue;
742
743                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS)) {
744                         legacy = 1;
745                         break;
746                 }
747
748                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
749                         modeidx = MCS_HT40;
750                 else
751                         modeidx = MCS_HT20;
752
753                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
754                         modeidx++;
755
756                 frmlen = sc->tx.max_aggr_framelen[q][modeidx][rates[i].idx];
757                 max_4ms_framelen = min(max_4ms_framelen, frmlen);
758         }
759
760         /*
761          * limit aggregate size by the minimum rate if rate selected is
762          * not a probe rate, if rate selected is a probe rate then
763          * avoid aggregation of this packet.
764          */
765         if (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE || legacy)
766                 return 0;
767
768         aggr_limit = min(max_4ms_framelen, (u32)ATH_AMPDU_LIMIT_MAX);
769
770         /*
771          * Override the default aggregation limit for BTCOEX.
772          */
773         bt_aggr_limit = ath9k_btcoex_aggr_limit(sc, max_4ms_framelen);
774         if (bt_aggr_limit)
775                 aggr_limit = bt_aggr_limit;
776
777         /*
778          * h/w can accept aggregates up to 16 bit lengths (65535).
779          * The IE, however can hold up to 65536, which shows up here
780          * as zero. Ignore 65536 since we  are constrained by hw.
781          */
782         if (tid->an->maxampdu)
783                 aggr_limit = min(aggr_limit, tid->an->maxampdu);
784
785         return aggr_limit;
786 }
787
788 /*
789  * Returns the number of delimiters to be added to
790  * meet the minimum required mpdudensity.
791  */
792 static int ath_compute_num_delims(struct ath_softc *sc, struct ath_atx_tid *tid,
793                                   struct ath_buf *bf, u16 frmlen,
794                                   bool first_subfrm)
795 {
796 #define FIRST_DESC_NDELIMS 60
797         u32 nsymbits, nsymbols;
798         u16 minlen;
799         u8 flags, rix;
800         int width, streams, half_gi, ndelim, mindelim;
801         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
802
803         /* Select standard number of delimiters based on frame length alone */
804         ndelim = ATH_AGGR_GET_NDELIM(frmlen);
805
806         /*
807          * If encryption enabled, hardware requires some more padding between
808          * subframes.
809          * TODO - this could be improved to be dependent on the rate.
810          *      The hardware can keep up at lower rates, but not higher rates
811          */
812         if ((fi->keyix != ATH9K_TXKEYIX_INVALID) &&
813             !(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA))
814                 ndelim += ATH_AGGR_ENCRYPTDELIM;
815
816         /*
817          * Add delimiter when using RTS/CTS with aggregation
818          * and non enterprise AR9003 card
819          */
820         if (first_subfrm && !AR_SREV_9580_10_OR_LATER(sc->sc_ah) &&
821             (sc->sc_ah->ent_mode & AR_ENT_OTP_MIN_PKT_SIZE_DISABLE))
822                 ndelim = max(ndelim, FIRST_DESC_NDELIMS);
823
824         /*
825          * Convert desired mpdu density from microeconds to bytes based
826          * on highest rate in rate series (i.e. first rate) to determine
827          * required minimum length for subframe. Take into account
828          * whether high rate is 20 or 40Mhz and half or full GI.
829          *
830          * If there is no mpdu density restriction, no further calculation
831          * is needed.
832          */
833
834         if (tid->an->mpdudensity == 0)
835                 return ndelim;
836
837         rix = bf->rates[0].idx;
838         flags = bf->rates[0].flags;
839         width = (flags & IEEE80211_TX_RC_40_MHZ_WIDTH) ? 1 : 0;
840         half_gi = (flags & IEEE80211_TX_RC_SHORT_GI) ? 1 : 0;
841
842         if (half_gi)
843                 nsymbols = NUM_SYMBOLS_PER_USEC_HALFGI(tid->an->mpdudensity);
844         else
845                 nsymbols = NUM_SYMBOLS_PER_USEC(tid->an->mpdudensity);
846
847         if (nsymbols == 0)
848                 nsymbols = 1;
849
850         streams = HT_RC_2_STREAMS(rix);
851         nsymbits = bits_per_symbol[rix % 8][width] * streams;
852         minlen = (nsymbols * nsymbits) / BITS_PER_BYTE;
853
854         if (frmlen < minlen) {
855                 mindelim = (minlen - frmlen) / ATH_AGGR_DELIM_SZ;
856                 ndelim = max(mindelim, ndelim);
857         }
858
859         return ndelim;
860 }
861
862 static struct ath_buf *
863 ath_tx_get_tid_subframe(struct ath_softc *sc, struct ath_txq *txq,
864                         struct ath_atx_tid *tid, struct sk_buff_head **q)
865 {
866         struct ieee80211_tx_info *tx_info;
867         struct ath_frame_info *fi;
868         struct sk_buff *skb;
869         struct ath_buf *bf;
870         u16 seqno;
871
872         while (1) {
873                 *q = &tid->retry_q;
874                 if (skb_queue_empty(*q))
875                         *q = &tid->buf_q;
876
877                 skb = skb_peek(*q);
878                 if (!skb)
879                         break;
880
881                 fi = get_frame_info(skb);
882                 bf = fi->bf;
883                 if (!fi->bf)
884                         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
885                 else
886                         bf->bf_state.stale = false;
887
888                 if (!bf) {
889                         __skb_unlink(skb, *q);
890                         ath_txq_skb_done(sc, txq, skb);
891                         ieee80211_free_txskb(sc->hw, skb);
892                         continue;
893                 }
894
895                 bf->bf_next = NULL;
896                 bf->bf_lastbf = bf;
897
898                 tx_info = IEEE80211_SKB_CB(skb);
899                 tx_info->flags &= ~IEEE80211_TX_CTL_CLEAR_PS_FILT;
900                 if (!(tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
901                         bf->bf_state.bf_type = 0;
902                         return bf;
903                 }
904
905                 bf->bf_state.bf_type = BUF_AMPDU | BUF_AGGR;
906                 seqno = bf->bf_state.seqno;
907
908                 /* do not step over block-ack window */
909                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno))
910                         break;
911
912                 if (tid->bar_index > ATH_BA_INDEX(tid->seq_start, seqno)) {
913                         struct ath_tx_status ts = {};
914                         struct list_head bf_head;
915
916                         INIT_LIST_HEAD(&bf_head);
917                         list_add(&bf->list, &bf_head);
918                         __skb_unlink(skb, *q);
919                         ath_tx_update_baw(sc, tid, seqno);
920                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
921                         continue;
922                 }
923
924                 return bf;
925         }
926
927         return NULL;
928 }
929
930 static bool
931 ath_tx_form_aggr(struct ath_softc *sc, struct ath_txq *txq,
932                  struct ath_atx_tid *tid, struct list_head *bf_q,
933                  struct ath_buf *bf_first, struct sk_buff_head *tid_q,
934                  int *aggr_len)
935 {
936 #define PADBYTES(_len) ((4 - ((_len) % 4)) % 4)
937         struct ath_buf *bf = bf_first, *bf_prev = NULL;
938         int nframes = 0, ndelim;
939         u16 aggr_limit = 0, al = 0, bpad = 0,
940             al_delta, h_baw = tid->baw_size / 2;
941         struct ieee80211_tx_info *tx_info;
942         struct ath_frame_info *fi;
943         struct sk_buff *skb;
944         bool closed = false;
945
946         bf = bf_first;
947         aggr_limit = ath_lookup_rate(sc, bf, tid);
948
949         do {
950                 skb = bf->bf_mpdu;
951                 fi = get_frame_info(skb);
952
953                 /* do not exceed aggregation limit */
954                 al_delta = ATH_AGGR_DELIM_SZ + fi->framelen;
955                 if (nframes) {
956                         if (aggr_limit < al + bpad + al_delta ||
957                             ath_lookup_legacy(bf) || nframes >= h_baw)
958                                 break;
959
960                         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
961                         if ((tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE) ||
962                             !(tx_info->flags & IEEE80211_TX_CTL_AMPDU))
963                                 break;
964                 }
965
966                 /* add padding for previous frame to aggregation length */
967                 al += bpad + al_delta;
968
969                 /*
970                  * Get the delimiters needed to meet the MPDU
971                  * density for this node.
972                  */
973                 ndelim = ath_compute_num_delims(sc, tid, bf_first, fi->framelen,
974                                                 !nframes);
975                 bpad = PADBYTES(al_delta) + (ndelim << 2);
976
977                 nframes++;
978                 bf->bf_next = NULL;
979
980                 /* link buffers of this frame to the aggregate */
981                 if (!fi->baw_tracked)
982                         ath_tx_addto_baw(sc, tid, bf);
983                 bf->bf_state.ndelim = ndelim;
984
985                 __skb_unlink(skb, tid_q);
986                 list_add_tail(&bf->list, bf_q);
987                 if (bf_prev)
988                         bf_prev->bf_next = bf;
989
990                 bf_prev = bf;
991
992                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
993                 if (!bf) {
994                         closed = true;
995                         break;
996                 }
997         } while (ath_tid_has_buffered(tid));
998
999         bf = bf_first;
1000         bf->bf_lastbf = bf_prev;
1001
1002         if (bf == bf_prev) {
1003                 al = get_frame_info(bf->bf_mpdu)->framelen;
1004                 bf->bf_state.bf_type = BUF_AMPDU;
1005         } else {
1006                 TX_STAT_INC(txq->axq_qnum, a_aggr);
1007         }
1008
1009         *aggr_len = al;
1010
1011         return closed;
1012 #undef PADBYTES
1013 }
1014
1015 /*
1016  * rix - rate index
1017  * pktlen - total bytes (delims + data + fcs + pads + pad delims)
1018  * width  - 0 for 20 MHz, 1 for 40 MHz
1019  * half_gi - to use 4us v/s 3.6 us for symbol time
1020  */
1021 static u32 ath_pkt_duration(struct ath_softc *sc, u8 rix, int pktlen,
1022                             int width, int half_gi, bool shortPreamble)
1023 {
1024         u32 nbits, nsymbits, duration, nsymbols;
1025         int streams;
1026
1027         /* find number of symbols: PLCP + data */
1028         streams = HT_RC_2_STREAMS(rix);
1029         nbits = (pktlen << 3) + OFDM_PLCP_BITS;
1030         nsymbits = bits_per_symbol[rix % 8][width] * streams;
1031         nsymbols = (nbits + nsymbits - 1) / nsymbits;
1032
1033         if (!half_gi)
1034                 duration = SYMBOL_TIME(nsymbols);
1035         else
1036                 duration = SYMBOL_TIME_HALFGI(nsymbols);
1037
1038         /* addup duration for legacy/ht training and signal fields */
1039         duration += L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1040
1041         return duration;
1042 }
1043
1044 static int ath_max_framelen(int usec, int mcs, bool ht40, bool sgi)
1045 {
1046         int streams = HT_RC_2_STREAMS(mcs);
1047         int symbols, bits;
1048         int bytes = 0;
1049
1050         symbols = sgi ? TIME_SYMBOLS_HALFGI(usec) : TIME_SYMBOLS(usec);
1051         bits = symbols * bits_per_symbol[mcs % 8][ht40] * streams;
1052         bits -= OFDM_PLCP_BITS;
1053         bytes = bits / 8;
1054         bytes -= L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1055         if (bytes > 65532)
1056                 bytes = 65532;
1057
1058         return bytes;
1059 }
1060
1061 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop)
1062 {
1063         u16 *cur_ht20, *cur_ht20_sgi, *cur_ht40, *cur_ht40_sgi;
1064         int mcs;
1065
1066         /* 4ms is the default (and maximum) duration */
1067         if (!txop || txop > 4096)
1068                 txop = 4096;
1069
1070         cur_ht20 = sc->tx.max_aggr_framelen[queue][MCS_HT20];
1071         cur_ht20_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT20_SGI];
1072         cur_ht40 = sc->tx.max_aggr_framelen[queue][MCS_HT40];
1073         cur_ht40_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT40_SGI];
1074         for (mcs = 0; mcs < 32; mcs++) {
1075                 cur_ht20[mcs] = ath_max_framelen(txop, mcs, false, false);
1076                 cur_ht20_sgi[mcs] = ath_max_framelen(txop, mcs, false, true);
1077                 cur_ht40[mcs] = ath_max_framelen(txop, mcs, true, false);
1078                 cur_ht40_sgi[mcs] = ath_max_framelen(txop, mcs, true, true);
1079         }
1080 }
1081
1082 static void ath_buf_set_rate(struct ath_softc *sc, struct ath_buf *bf,
1083                              struct ath_tx_info *info, int len, bool rts)
1084 {
1085         struct ath_hw *ah = sc->sc_ah;
1086         struct sk_buff *skb;
1087         struct ieee80211_tx_info *tx_info;
1088         struct ieee80211_tx_rate *rates;
1089         const struct ieee80211_rate *rate;
1090         struct ieee80211_hdr *hdr;
1091         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
1092         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1093         int i;
1094         u8 rix = 0;
1095
1096         skb = bf->bf_mpdu;
1097         tx_info = IEEE80211_SKB_CB(skb);
1098         rates = bf->rates;
1099         hdr = (struct ieee80211_hdr *)skb->data;
1100
1101         /* set dur_update_en for l-sig computation except for PS-Poll frames */
1102         info->dur_update = !ieee80211_is_pspoll(hdr->frame_control);
1103         info->rtscts_rate = fi->rtscts_rate;
1104
1105         for (i = 0; i < ARRAY_SIZE(bf->rates); i++) {
1106                 bool is_40, is_sgi, is_sp;
1107                 int phy;
1108
1109                 if (!rates[i].count || (rates[i].idx < 0))
1110                         continue;
1111
1112                 rix = rates[i].idx;
1113                 info->rates[i].Tries = rates[i].count;
1114
1115                 /*
1116                  * Handle RTS threshold for unaggregated HT frames.
1117                  */
1118                 if (bf_isampdu(bf) && !bf_isaggr(bf) &&
1119                     (rates[i].flags & IEEE80211_TX_RC_MCS) &&
1120                     unlikely(rts_thresh != (u32) -1)) {
1121                         if (!rts_thresh || (len > rts_thresh))
1122                                 rts = true;
1123                 }
1124
1125                 if (rts || rates[i].flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1126                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1127                         info->flags |= ATH9K_TXDESC_RTSENA;
1128                 } else if (rates[i].flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1129                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1130                         info->flags |= ATH9K_TXDESC_CTSENA;
1131                 }
1132
1133                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
1134                         info->rates[i].RateFlags |= ATH9K_RATESERIES_2040;
1135                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
1136                         info->rates[i].RateFlags |= ATH9K_RATESERIES_HALFGI;
1137
1138                 is_sgi = !!(rates[i].flags & IEEE80211_TX_RC_SHORT_GI);
1139                 is_40 = !!(rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH);
1140                 is_sp = !!(rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE);
1141
1142                 if (rates[i].flags & IEEE80211_TX_RC_MCS) {
1143                         /* MCS rates */
1144                         info->rates[i].Rate = rix | 0x80;
1145                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1146                                         ah->txchainmask, info->rates[i].Rate);
1147                         info->rates[i].PktDuration = ath_pkt_duration(sc, rix, len,
1148                                  is_40, is_sgi, is_sp);
1149                         if (rix < 8 && (tx_info->flags & IEEE80211_TX_CTL_STBC))
1150                                 info->rates[i].RateFlags |= ATH9K_RATESERIES_STBC;
1151                         continue;
1152                 }
1153
1154                 /* legacy rates */
1155                 rate = &sc->sbands[tx_info->band].bitrates[rates[i].idx];
1156                 if ((tx_info->band == IEEE80211_BAND_2GHZ) &&
1157                     !(rate->flags & IEEE80211_RATE_ERP_G))
1158                         phy = WLAN_RC_PHY_CCK;
1159                 else
1160                         phy = WLAN_RC_PHY_OFDM;
1161
1162                 info->rates[i].Rate = rate->hw_value;
1163                 if (rate->hw_value_short) {
1164                         if (rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE)
1165                                 info->rates[i].Rate |= rate->hw_value_short;
1166                 } else {
1167                         is_sp = false;
1168                 }
1169
1170                 if (bf->bf_state.bfs_paprd)
1171                         info->rates[i].ChSel = ah->txchainmask;
1172                 else
1173                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1174                                         ah->txchainmask, info->rates[i].Rate);
1175
1176                 info->rates[i].PktDuration = ath9k_hw_computetxtime(sc->sc_ah,
1177                         phy, rate->bitrate * 100, len, rix, is_sp);
1178         }
1179
1180         /* For AR5416 - RTS cannot be followed by a frame larger than 8K */
1181         if (bf_isaggr(bf) && (len > sc->sc_ah->caps.rts_aggr_limit))
1182                 info->flags &= ~ATH9K_TXDESC_RTSENA;
1183
1184         /* ATH9K_TXDESC_RTSENA and ATH9K_TXDESC_CTSENA are mutually exclusive. */
1185         if (info->flags & ATH9K_TXDESC_RTSENA)
1186                 info->flags &= ~ATH9K_TXDESC_CTSENA;
1187 }
1188
1189 static enum ath9k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1190 {
1191         struct ieee80211_hdr *hdr;
1192         enum ath9k_pkt_type htype;
1193         __le16 fc;
1194
1195         hdr = (struct ieee80211_hdr *)skb->data;
1196         fc = hdr->frame_control;
1197
1198         if (ieee80211_is_beacon(fc))
1199                 htype = ATH9K_PKT_TYPE_BEACON;
1200         else if (ieee80211_is_probe_resp(fc))
1201                 htype = ATH9K_PKT_TYPE_PROBE_RESP;
1202         else if (ieee80211_is_atim(fc))
1203                 htype = ATH9K_PKT_TYPE_ATIM;
1204         else if (ieee80211_is_pspoll(fc))
1205                 htype = ATH9K_PKT_TYPE_PSPOLL;
1206         else
1207                 htype = ATH9K_PKT_TYPE_NORMAL;
1208
1209         return htype;
1210 }
1211
1212 static void ath_tx_fill_desc(struct ath_softc *sc, struct ath_buf *bf,
1213                              struct ath_txq *txq, int len)
1214 {
1215         struct ath_hw *ah = sc->sc_ah;
1216         struct ath_buf *bf_first = NULL;
1217         struct ath_tx_info info;
1218         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1219         bool rts = false;
1220
1221         memset(&info, 0, sizeof(info));
1222         info.is_first = true;
1223         info.is_last = true;
1224         info.txpower = MAX_RATE_POWER;
1225         info.qcu = txq->axq_qnum;
1226
1227         while (bf) {
1228                 struct sk_buff *skb = bf->bf_mpdu;
1229                 struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1230                 struct ath_frame_info *fi = get_frame_info(skb);
1231                 bool aggr = !!(bf->bf_state.bf_type & BUF_AGGR);
1232
1233                 info.type = get_hw_packet_type(skb);
1234                 if (bf->bf_next)
1235                         info.link = bf->bf_next->bf_daddr;
1236                 else
1237                         info.link = (sc->tx99_state) ? bf->bf_daddr : 0;
1238
1239                 if (!bf_first) {
1240                         bf_first = bf;
1241
1242                         if (!sc->tx99_state)
1243                                 info.flags = ATH9K_TXDESC_INTREQ;
1244                         if ((tx_info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT) ||
1245                             txq == sc->tx.uapsdq)
1246                                 info.flags |= ATH9K_TXDESC_CLRDMASK;
1247
1248                         if (tx_info->flags & IEEE80211_TX_CTL_NO_ACK)
1249                                 info.flags |= ATH9K_TXDESC_NOACK;
1250                         if (tx_info->flags & IEEE80211_TX_CTL_LDPC)
1251                                 info.flags |= ATH9K_TXDESC_LDPC;
1252
1253                         if (bf->bf_state.bfs_paprd)
1254                                 info.flags |= (u32) bf->bf_state.bfs_paprd <<
1255                                               ATH9K_TXDESC_PAPRD_S;
1256
1257                         /*
1258                          * mac80211 doesn't handle RTS threshold for HT because
1259                          * the decision has to be taken based on AMPDU length
1260                          * and aggregation is done entirely inside ath9k.
1261                          * Set the RTS/CTS flag for the first subframe based
1262                          * on the threshold.
1263                          */
1264                         if (aggr && (bf == bf_first) &&
1265                             unlikely(rts_thresh != (u32) -1)) {
1266                                 /*
1267                                  * "len" is the size of the entire AMPDU.
1268                                  */
1269                                 if (!rts_thresh || (len > rts_thresh))
1270                                         rts = true;
1271                         }
1272                         ath_buf_set_rate(sc, bf, &info, len, rts);
1273                 }
1274
1275                 info.buf_addr[0] = bf->bf_buf_addr;
1276                 info.buf_len[0] = skb->len;
1277                 info.pkt_len = fi->framelen;
1278                 info.keyix = fi->keyix;
1279                 info.keytype = fi->keytype;
1280
1281                 if (aggr) {
1282                         if (bf == bf_first)
1283                                 info.aggr = AGGR_BUF_FIRST;
1284                         else if (bf == bf_first->bf_lastbf)
1285                                 info.aggr = AGGR_BUF_LAST;
1286                         else
1287                                 info.aggr = AGGR_BUF_MIDDLE;
1288
1289                         info.ndelim = bf->bf_state.ndelim;
1290                         info.aggr_len = len;
1291                 }
1292
1293                 if (bf == bf_first->bf_lastbf)
1294                         bf_first = NULL;
1295
1296                 ath9k_hw_set_txdesc(ah, bf->bf_desc, &info);
1297                 bf = bf->bf_next;
1298         }
1299 }
1300
1301 static void
1302 ath_tx_form_burst(struct ath_softc *sc, struct ath_txq *txq,
1303                   struct ath_atx_tid *tid, struct list_head *bf_q,
1304                   struct ath_buf *bf_first, struct sk_buff_head *tid_q)
1305 {
1306         struct ath_buf *bf = bf_first, *bf_prev = NULL;
1307         struct sk_buff *skb;
1308         int nframes = 0;
1309
1310         do {
1311                 struct ieee80211_tx_info *tx_info;
1312                 skb = bf->bf_mpdu;
1313
1314                 nframes++;
1315                 __skb_unlink(skb, tid_q);
1316                 list_add_tail(&bf->list, bf_q);
1317                 if (bf_prev)
1318                         bf_prev->bf_next = bf;
1319                 bf_prev = bf;
1320
1321                 if (nframes >= 2)
1322                         break;
1323
1324                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1325                 if (!bf)
1326                         break;
1327
1328                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1329                 if (tx_info->flags & IEEE80211_TX_CTL_AMPDU)
1330                         break;
1331
1332                 ath_set_rates(tid->an->vif, tid->an->sta, bf);
1333         } while (1);
1334 }
1335
1336 static bool ath_tx_sched_aggr(struct ath_softc *sc, struct ath_txq *txq,
1337                               struct ath_atx_tid *tid, bool *stop)
1338 {
1339         struct ath_buf *bf;
1340         struct ieee80211_tx_info *tx_info;
1341         struct sk_buff_head *tid_q;
1342         struct list_head bf_q;
1343         int aggr_len = 0;
1344         bool aggr, last = true;
1345
1346         if (!ath_tid_has_buffered(tid))
1347                 return false;
1348
1349         INIT_LIST_HEAD(&bf_q);
1350
1351         bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1352         if (!bf)
1353                 return false;
1354
1355         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1356         aggr = !!(tx_info->flags & IEEE80211_TX_CTL_AMPDU);
1357         if ((aggr && txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH) ||
1358                 (!aggr && txq->axq_depth >= ATH_NON_AGGR_MIN_QDEPTH)) {
1359                 *stop = true;
1360                 return false;
1361         }
1362
1363         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1364         if (aggr)
1365                 last = ath_tx_form_aggr(sc, txq, tid, &bf_q, bf,
1366                                         tid_q, &aggr_len);
1367         else
1368                 ath_tx_form_burst(sc, txq, tid, &bf_q, bf, tid_q);
1369
1370         if (list_empty(&bf_q))
1371                 return false;
1372
1373         if (tid->ac->clear_ps_filter || tid->an->no_ps_filter) {
1374                 tid->ac->clear_ps_filter = false;
1375                 tx_info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1376         }
1377
1378         ath_tx_fill_desc(sc, bf, txq, aggr_len);
1379         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1380         return true;
1381 }
1382
1383 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
1384                       u16 tid, u16 *ssn)
1385 {
1386         struct ath_atx_tid *txtid;
1387         struct ath_txq *txq;
1388         struct ath_node *an;
1389         u8 density;
1390
1391         an = (struct ath_node *)sta->drv_priv;
1392         txtid = ATH_AN_2_TID(an, tid);
1393         txq = txtid->ac->txq;
1394
1395         ath_txq_lock(sc, txq);
1396
1397         /* update ampdu factor/density, they may have changed. This may happen
1398          * in HT IBSS when a beacon with HT-info is received after the station
1399          * has already been added.
1400          */
1401         if (sta->ht_cap.ht_supported) {
1402                 an->maxampdu = 1 << (IEEE80211_HT_MAX_AMPDU_FACTOR +
1403                                      sta->ht_cap.ampdu_factor);
1404                 density = ath9k_parse_mpdudensity(sta->ht_cap.ampdu_density);
1405                 an->mpdudensity = density;
1406         }
1407
1408         /* force sequence number allocation for pending frames */
1409         ath_tx_tid_change_state(sc, txtid);
1410
1411         txtid->active = true;
1412         txtid->paused = true;
1413         *ssn = txtid->seq_start = txtid->seq_next;
1414         txtid->bar_index = -1;
1415
1416         memset(txtid->tx_buf, 0, sizeof(txtid->tx_buf));
1417         txtid->baw_head = txtid->baw_tail = 0;
1418
1419         ath_txq_unlock_complete(sc, txq);
1420
1421         return 0;
1422 }
1423
1424 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1425 {
1426         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1427         struct ath_atx_tid *txtid = ATH_AN_2_TID(an, tid);
1428         struct ath_txq *txq = txtid->ac->txq;
1429
1430         ath_txq_lock(sc, txq);
1431         txtid->active = false;
1432         txtid->paused = false;
1433         ath_tx_flush_tid(sc, txtid);
1434         ath_tx_tid_change_state(sc, txtid);
1435         ath_txq_unlock_complete(sc, txq);
1436 }
1437
1438 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
1439                        struct ath_node *an)
1440 {
1441         struct ath_atx_tid *tid;
1442         struct ath_atx_ac *ac;
1443         struct ath_txq *txq;
1444         bool buffered;
1445         int tidno;
1446
1447         for (tidno = 0, tid = &an->tid[tidno];
1448              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1449
1450                 if (!tid->sched)
1451                         continue;
1452
1453                 ac = tid->ac;
1454                 txq = ac->txq;
1455
1456                 ath_txq_lock(sc, txq);
1457
1458                 buffered = ath_tid_has_buffered(tid);
1459
1460                 tid->sched = false;
1461                 list_del(&tid->list);
1462
1463                 if (ac->sched) {
1464                         ac->sched = false;
1465                         list_del(&ac->list);
1466                 }
1467
1468                 ath_txq_unlock(sc, txq);
1469
1470                 ieee80211_sta_set_buffered(sta, tidno, buffered);
1471         }
1472 }
1473
1474 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an)
1475 {
1476         struct ath_atx_tid *tid;
1477         struct ath_atx_ac *ac;
1478         struct ath_txq *txq;
1479         int tidno;
1480
1481         for (tidno = 0, tid = &an->tid[tidno];
1482              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1483
1484                 ac = tid->ac;
1485                 txq = ac->txq;
1486
1487                 ath_txq_lock(sc, txq);
1488                 ac->clear_ps_filter = true;
1489
1490                 if (!tid->paused && ath_tid_has_buffered(tid)) {
1491                         ath_tx_queue_tid(txq, tid);
1492                         ath_txq_schedule(sc, txq);
1493                 }
1494
1495                 ath_txq_unlock_complete(sc, txq);
1496         }
1497 }
1498
1499 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta,
1500                         u16 tidno)
1501 {
1502         struct ath_atx_tid *tid;
1503         struct ath_node *an;
1504         struct ath_txq *txq;
1505
1506         an = (struct ath_node *)sta->drv_priv;
1507         tid = ATH_AN_2_TID(an, tidno);
1508         txq = tid->ac->txq;
1509
1510         ath_txq_lock(sc, txq);
1511
1512         tid->baw_size = IEEE80211_MIN_AMPDU_BUF << sta->ht_cap.ampdu_factor;
1513         tid->paused = false;
1514
1515         if (ath_tid_has_buffered(tid)) {
1516                 ath_tx_queue_tid(txq, tid);
1517                 ath_txq_schedule(sc, txq);
1518         }
1519
1520         ath_txq_unlock_complete(sc, txq);
1521 }
1522
1523 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
1524                                    struct ieee80211_sta *sta,
1525                                    u16 tids, int nframes,
1526                                    enum ieee80211_frame_release_type reason,
1527                                    bool more_data)
1528 {
1529         struct ath_softc *sc = hw->priv;
1530         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1531         struct ath_txq *txq = sc->tx.uapsdq;
1532         struct ieee80211_tx_info *info;
1533         struct list_head bf_q;
1534         struct ath_buf *bf_tail = NULL, *bf;
1535         struct sk_buff_head *tid_q;
1536         int sent = 0;
1537         int i;
1538
1539         INIT_LIST_HEAD(&bf_q);
1540         for (i = 0; tids && nframes; i++, tids >>= 1) {
1541                 struct ath_atx_tid *tid;
1542
1543                 if (!(tids & 1))
1544                         continue;
1545
1546                 tid = ATH_AN_2_TID(an, i);
1547                 if (tid->paused)
1548                         continue;
1549
1550                 ath_txq_lock(sc, tid->ac->txq);
1551                 while (nframes > 0) {
1552                         bf = ath_tx_get_tid_subframe(sc, sc->tx.uapsdq, tid, &tid_q);
1553                         if (!bf)
1554                                 break;
1555
1556                         __skb_unlink(bf->bf_mpdu, tid_q);
1557                         list_add_tail(&bf->list, &bf_q);
1558                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1559                         if (bf_isampdu(bf)) {
1560                                 ath_tx_addto_baw(sc, tid, bf);
1561                                 bf->bf_state.bf_type &= ~BUF_AGGR;
1562                         }
1563                         if (bf_tail)
1564                                 bf_tail->bf_next = bf;
1565
1566                         bf_tail = bf;
1567                         nframes--;
1568                         sent++;
1569                         TX_STAT_INC(txq->axq_qnum, a_queued_hw);
1570
1571                         if (an->sta && !ath_tid_has_buffered(tid))
1572                                 ieee80211_sta_set_buffered(an->sta, i, false);
1573                 }
1574                 ath_txq_unlock_complete(sc, tid->ac->txq);
1575         }
1576
1577         if (list_empty(&bf_q))
1578                 return;
1579
1580         info = IEEE80211_SKB_CB(bf_tail->bf_mpdu);
1581         info->flags |= IEEE80211_TX_STATUS_EOSP;
1582
1583         bf = list_first_entry(&bf_q, struct ath_buf, list);
1584         ath_txq_lock(sc, txq);
1585         ath_tx_fill_desc(sc, bf, txq, 0);
1586         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1587         ath_txq_unlock(sc, txq);
1588 }
1589
1590 /********************/
1591 /* Queue Management */
1592 /********************/
1593
1594 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
1595 {
1596         struct ath_hw *ah = sc->sc_ah;
1597         struct ath9k_tx_queue_info qi;
1598         static const int subtype_txq_to_hwq[] = {
1599                 [IEEE80211_AC_BE] = ATH_TXQ_AC_BE,
1600                 [IEEE80211_AC_BK] = ATH_TXQ_AC_BK,
1601                 [IEEE80211_AC_VI] = ATH_TXQ_AC_VI,
1602                 [IEEE80211_AC_VO] = ATH_TXQ_AC_VO,
1603         };
1604         int axq_qnum, i;
1605
1606         memset(&qi, 0, sizeof(qi));
1607         qi.tqi_subtype = subtype_txq_to_hwq[subtype];
1608         qi.tqi_aifs = ATH9K_TXQ_USEDEFAULT;
1609         qi.tqi_cwmin = ATH9K_TXQ_USEDEFAULT;
1610         qi.tqi_cwmax = ATH9K_TXQ_USEDEFAULT;
1611         qi.tqi_physCompBuf = 0;
1612
1613         /*
1614          * Enable interrupts only for EOL and DESC conditions.
1615          * We mark tx descriptors to receive a DESC interrupt
1616          * when a tx queue gets deep; otherwise waiting for the
1617          * EOL to reap descriptors.  Note that this is done to
1618          * reduce interrupt load and this only defers reaping
1619          * descriptors, never transmitting frames.  Aside from
1620          * reducing interrupts this also permits more concurrency.
1621          * The only potential downside is if the tx queue backs
1622          * up in which case the top half of the kernel may backup
1623          * due to a lack of tx descriptors.
1624          *
1625          * The UAPSD queue is an exception, since we take a desc-
1626          * based intr on the EOSP frames.
1627          */
1628         if (ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1629                 qi.tqi_qflags = TXQ_FLAG_TXINT_ENABLE;
1630         } else {
1631                 if (qtype == ATH9K_TX_QUEUE_UAPSD)
1632                         qi.tqi_qflags = TXQ_FLAG_TXDESCINT_ENABLE;
1633                 else
1634                         qi.tqi_qflags = TXQ_FLAG_TXEOLINT_ENABLE |
1635                                         TXQ_FLAG_TXDESCINT_ENABLE;
1636         }
1637         axq_qnum = ath9k_hw_setuptxqueue(ah, qtype, &qi);
1638         if (axq_qnum == -1) {
1639                 /*
1640                  * NB: don't print a message, this happens
1641                  * normally on parts with too few tx queues
1642                  */
1643                 return NULL;
1644         }
1645         if (!ATH_TXQ_SETUP(sc, axq_qnum)) {
1646                 struct ath_txq *txq = &sc->tx.txq[axq_qnum];
1647
1648                 txq->axq_qnum = axq_qnum;
1649                 txq->mac80211_qnum = -1;
1650                 txq->axq_link = NULL;
1651                 __skb_queue_head_init(&txq->complete_q);
1652                 INIT_LIST_HEAD(&txq->axq_q);
1653                 INIT_LIST_HEAD(&txq->axq_acq);
1654                 spin_lock_init(&txq->axq_lock);
1655                 txq->axq_depth = 0;
1656                 txq->axq_ampdu_depth = 0;
1657                 txq->axq_tx_inprogress = false;
1658                 sc->tx.txqsetup |= 1<<axq_qnum;
1659
1660                 txq->txq_headidx = txq->txq_tailidx = 0;
1661                 for (i = 0; i < ATH_TXFIFO_DEPTH; i++)
1662                         INIT_LIST_HEAD(&txq->txq_fifo[i]);
1663         }
1664         return &sc->tx.txq[axq_qnum];
1665 }
1666
1667 int ath_txq_update(struct ath_softc *sc, int qnum,
1668                    struct ath9k_tx_queue_info *qinfo)
1669 {
1670         struct ath_hw *ah = sc->sc_ah;
1671         int error = 0;
1672         struct ath9k_tx_queue_info qi;
1673
1674         BUG_ON(sc->tx.txq[qnum].axq_qnum != qnum);
1675
1676         ath9k_hw_get_txq_props(ah, qnum, &qi);
1677         qi.tqi_aifs = qinfo->tqi_aifs;
1678         qi.tqi_cwmin = qinfo->tqi_cwmin;
1679         qi.tqi_cwmax = qinfo->tqi_cwmax;
1680         qi.tqi_burstTime = qinfo->tqi_burstTime;
1681         qi.tqi_readyTime = qinfo->tqi_readyTime;
1682
1683         if (!ath9k_hw_set_txq_props(ah, qnum, &qi)) {
1684                 ath_err(ath9k_hw_common(sc->sc_ah),
1685                         "Unable to update hardware queue %u!\n", qnum);
1686                 error = -EIO;
1687         } else {
1688                 ath9k_hw_resettxqueue(ah, qnum);
1689         }
1690
1691         return error;
1692 }
1693
1694 int ath_cabq_update(struct ath_softc *sc)
1695 {
1696         struct ath9k_tx_queue_info qi;
1697         struct ath_beacon_config *cur_conf = &sc->cur_beacon_conf;
1698         int qnum = sc->beacon.cabq->axq_qnum;
1699
1700         ath9k_hw_get_txq_props(sc->sc_ah, qnum, &qi);
1701
1702         qi.tqi_readyTime = (cur_conf->beacon_interval *
1703                             ATH_CABQ_READY_TIME) / 100;
1704         ath_txq_update(sc, qnum, &qi);
1705
1706         return 0;
1707 }
1708
1709 static void ath_drain_txq_list(struct ath_softc *sc, struct ath_txq *txq,
1710                                struct list_head *list)
1711 {
1712         struct ath_buf *bf, *lastbf;
1713         struct list_head bf_head;
1714         struct ath_tx_status ts;
1715
1716         memset(&ts, 0, sizeof(ts));
1717         ts.ts_status = ATH9K_TX_FLUSH;
1718         INIT_LIST_HEAD(&bf_head);
1719
1720         while (!list_empty(list)) {
1721                 bf = list_first_entry(list, struct ath_buf, list);
1722
1723                 if (bf->bf_state.stale) {
1724                         list_del(&bf->list);
1725
1726                         ath_tx_return_buffer(sc, bf);
1727                         continue;
1728                 }
1729
1730                 lastbf = bf->bf_lastbf;
1731                 list_cut_position(&bf_head, list, &lastbf->list);
1732                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
1733         }
1734 }
1735
1736 /*
1737  * Drain a given TX queue (could be Beacon or Data)
1738  *
1739  * This assumes output has been stopped and
1740  * we do not need to block ath_tx_tasklet.
1741  */
1742 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq)
1743 {
1744         ath_txq_lock(sc, txq);
1745
1746         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1747                 int idx = txq->txq_tailidx;
1748
1749                 while (!list_empty(&txq->txq_fifo[idx])) {
1750                         ath_drain_txq_list(sc, txq, &txq->txq_fifo[idx]);
1751
1752                         INCR(idx, ATH_TXFIFO_DEPTH);
1753                 }
1754                 txq->txq_tailidx = idx;
1755         }
1756
1757         txq->axq_link = NULL;
1758         txq->axq_tx_inprogress = false;
1759         ath_drain_txq_list(sc, txq, &txq->axq_q);
1760
1761         ath_txq_unlock_complete(sc, txq);
1762 }
1763
1764 bool ath_drain_all_txq(struct ath_softc *sc)
1765 {
1766         struct ath_hw *ah = sc->sc_ah;
1767         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1768         struct ath_txq *txq;
1769         int i;
1770         u32 npend = 0;
1771
1772         if (test_bit(SC_OP_INVALID, &sc->sc_flags))
1773                 return true;
1774
1775         ath9k_hw_abort_tx_dma(ah);
1776
1777         /* Check if any queue remains active */
1778         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1779                 if (!ATH_TXQ_SETUP(sc, i))
1780                         continue;
1781
1782                 if (!sc->tx.txq[i].axq_depth)
1783                         continue;
1784
1785                 if (ath9k_hw_numtxpending(ah, sc->tx.txq[i].axq_qnum))
1786                         npend |= BIT(i);
1787         }
1788
1789         if (npend)
1790                 ath_err(common, "Failed to stop TX DMA, queues=0x%03x!\n", npend);
1791
1792         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1793                 if (!ATH_TXQ_SETUP(sc, i))
1794                         continue;
1795
1796                 /*
1797                  * The caller will resume queues with ieee80211_wake_queues.
1798                  * Mark the queue as not stopped to prevent ath_tx_complete
1799                  * from waking the queue too early.
1800                  */
1801                 txq = &sc->tx.txq[i];
1802                 txq->stopped = false;
1803                 ath_draintxq(sc, txq);
1804         }
1805
1806         return !npend;
1807 }
1808
1809 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
1810 {
1811         ath9k_hw_releasetxqueue(sc->sc_ah, txq->axq_qnum);
1812         sc->tx.txqsetup &= ~(1<<txq->axq_qnum);
1813 }
1814
1815 /* For each axq_acq entry, for each tid, try to schedule packets
1816  * for transmit until ampdu_depth has reached min Q depth.
1817  */
1818 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq)
1819 {
1820         struct ath_atx_ac *ac, *last_ac;
1821         struct ath_atx_tid *tid, *last_tid;
1822         bool sent = false;
1823
1824         if (test_bit(SC_OP_HW_RESET, &sc->sc_flags) ||
1825             list_empty(&txq->axq_acq))
1826                 return;
1827
1828         rcu_read_lock();
1829
1830         last_ac = list_entry(txq->axq_acq.prev, struct ath_atx_ac, list);
1831         while (!list_empty(&txq->axq_acq)) {
1832                 bool stop = false;
1833
1834                 ac = list_first_entry(&txq->axq_acq, struct ath_atx_ac, list);
1835                 last_tid = list_entry(ac->tid_q.prev, struct ath_atx_tid, list);
1836                 list_del(&ac->list);
1837                 ac->sched = false;
1838
1839                 while (!list_empty(&ac->tid_q)) {
1840
1841                         tid = list_first_entry(&ac->tid_q, struct ath_atx_tid,
1842                                                list);
1843                         list_del(&tid->list);
1844                         tid->sched = false;
1845
1846                         if (tid->paused)
1847                                 continue;
1848
1849                         if (ath_tx_sched_aggr(sc, txq, tid, &stop))
1850                                 sent = true;
1851
1852                         /*
1853                          * add tid to round-robin queue if more frames
1854                          * are pending for the tid
1855                          */
1856                         if (ath_tid_has_buffered(tid))
1857                                 ath_tx_queue_tid(txq, tid);
1858
1859                         if (stop || tid == last_tid)
1860                                 break;
1861                 }
1862
1863                 if (!list_empty(&ac->tid_q) && !ac->sched) {
1864                         ac->sched = true;
1865                         list_add_tail(&ac->list, &txq->axq_acq);
1866                 }
1867
1868                 if (stop)
1869                         break;
1870
1871                 if (ac == last_ac) {
1872                         if (!sent)
1873                                 break;
1874
1875                         sent = false;
1876                         last_ac = list_entry(txq->axq_acq.prev,
1877                                              struct ath_atx_ac, list);
1878                 }
1879         }
1880
1881         rcu_read_unlock();
1882 }
1883
1884 /***********/
1885 /* TX, DMA */
1886 /***********/
1887
1888 /*
1889  * Insert a chain of ath_buf (descriptors) on a txq and
1890  * assume the descriptors are already chained together by caller.
1891  */
1892 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
1893                              struct list_head *head, bool internal)
1894 {
1895         struct ath_hw *ah = sc->sc_ah;
1896         struct ath_common *common = ath9k_hw_common(ah);
1897         struct ath_buf *bf, *bf_last;
1898         bool puttxbuf = false;
1899         bool edma;
1900
1901         /*
1902          * Insert the frame on the outbound list and
1903          * pass it on to the hardware.
1904          */
1905
1906         if (list_empty(head))
1907                 return;
1908
1909         edma = !!(ah->caps.hw_caps & ATH9K_HW_CAP_EDMA);
1910         bf = list_first_entry(head, struct ath_buf, list);
1911         bf_last = list_entry(head->prev, struct ath_buf, list);
1912
1913         ath_dbg(common, QUEUE, "qnum: %d, txq depth: %d\n",
1914                 txq->axq_qnum, txq->axq_depth);
1915
1916         if (edma && list_empty(&txq->txq_fifo[txq->txq_headidx])) {
1917                 list_splice_tail_init(head, &txq->txq_fifo[txq->txq_headidx]);
1918                 INCR(txq->txq_headidx, ATH_TXFIFO_DEPTH);
1919                 puttxbuf = true;
1920         } else {
1921                 list_splice_tail_init(head, &txq->axq_q);
1922
1923                 if (txq->axq_link) {
1924                         ath9k_hw_set_desc_link(ah, txq->axq_link, bf->bf_daddr);
1925                         ath_dbg(common, XMIT, "link[%u] (%p)=%llx (%p)\n",
1926                                 txq->axq_qnum, txq->axq_link,
1927                                 ito64(bf->bf_daddr), bf->bf_desc);
1928                 } else if (!edma)
1929                         puttxbuf = true;
1930
1931                 txq->axq_link = bf_last->bf_desc;
1932         }
1933
1934         if (puttxbuf) {
1935                 TX_STAT_INC(txq->axq_qnum, puttxbuf);
1936                 ath9k_hw_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
1937                 ath_dbg(common, XMIT, "TXDP[%u] = %llx (%p)\n",
1938                         txq->axq_qnum, ito64(bf->bf_daddr), bf->bf_desc);
1939         }
1940
1941         if (!edma || sc->tx99_state) {
1942                 TX_STAT_INC(txq->axq_qnum, txstart);
1943                 ath9k_hw_txstart(ah, txq->axq_qnum);
1944         }
1945
1946         if (!internal) {
1947                 while (bf) {
1948                         txq->axq_depth++;
1949                         if (bf_is_ampdu_not_probing(bf))
1950                                 txq->axq_ampdu_depth++;
1951
1952                         bf_last = bf->bf_lastbf;
1953                         bf = bf_last->bf_next;
1954                         bf_last->bf_next = NULL;
1955                 }
1956         }
1957 }
1958
1959 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
1960                                struct ath_atx_tid *tid, struct sk_buff *skb)
1961 {
1962         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1963         struct ath_frame_info *fi = get_frame_info(skb);
1964         struct list_head bf_head;
1965         struct ath_buf *bf = fi->bf;
1966
1967         INIT_LIST_HEAD(&bf_head);
1968         list_add_tail(&bf->list, &bf_head);
1969         bf->bf_state.bf_type = 0;
1970         if (tid && (tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
1971                 bf->bf_state.bf_type = BUF_AMPDU;
1972                 ath_tx_addto_baw(sc, tid, bf);
1973         }
1974
1975         bf->bf_next = NULL;
1976         bf->bf_lastbf = bf;
1977         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
1978         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
1979         TX_STAT_INC(txq->axq_qnum, queued);
1980 }
1981
1982 static void setup_frame_info(struct ieee80211_hw *hw,
1983                              struct ieee80211_sta *sta,
1984                              struct sk_buff *skb,
1985                              int framelen)
1986 {
1987         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1988         struct ieee80211_key_conf *hw_key = tx_info->control.hw_key;
1989         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1990         const struct ieee80211_rate *rate;
1991         struct ath_frame_info *fi = get_frame_info(skb);
1992         struct ath_node *an = NULL;
1993         enum ath9k_key_type keytype;
1994         bool short_preamble = false;
1995
1996         /*
1997          * We check if Short Preamble is needed for the CTS rate by
1998          * checking the BSS's global flag.
1999          * But for the rate series, IEEE80211_TX_RC_USE_SHORT_PREAMBLE is used.
2000          */
2001         if (tx_info->control.vif &&
2002             tx_info->control.vif->bss_conf.use_short_preamble)
2003                 short_preamble = true;
2004
2005         rate = ieee80211_get_rts_cts_rate(hw, tx_info);
2006         keytype = ath9k_cmn_get_hw_crypto_keytype(skb);
2007
2008         if (sta)
2009                 an = (struct ath_node *) sta->drv_priv;
2010
2011         memset(fi, 0, sizeof(*fi));
2012         if (hw_key)
2013                 fi->keyix = hw_key->hw_key_idx;
2014         else if (an && ieee80211_is_data(hdr->frame_control) && an->ps_key > 0)
2015                 fi->keyix = an->ps_key;
2016         else
2017                 fi->keyix = ATH9K_TXKEYIX_INVALID;
2018         fi->keytype = keytype;
2019         fi->framelen = framelen;
2020
2021         if (!rate)
2022                 return;
2023         fi->rtscts_rate = rate->hw_value;
2024         if (short_preamble)
2025                 fi->rtscts_rate |= rate->hw_value_short;
2026 }
2027
2028 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate)
2029 {
2030         struct ath_hw *ah = sc->sc_ah;
2031         struct ath9k_channel *curchan = ah->curchan;
2032
2033         if ((ah->caps.hw_caps & ATH9K_HW_CAP_APM) && IS_CHAN_5GHZ(curchan) &&
2034             (chainmask == 0x7) && (rate < 0x90))
2035                 return 0x3;
2036         else if (AR_SREV_9462(ah) && ath9k_hw_btcoex_is_enabled(ah) &&
2037                  IS_CCK_RATE(rate))
2038                 return 0x2;
2039         else
2040                 return chainmask;
2041 }
2042
2043 /*
2044  * Assign a descriptor (and sequence number if necessary,
2045  * and map buffer for DMA. Frees skb on error
2046  */
2047 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
2048                                            struct ath_txq *txq,
2049                                            struct ath_atx_tid *tid,
2050                                            struct sk_buff *skb)
2051 {
2052         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2053         struct ath_frame_info *fi = get_frame_info(skb);
2054         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2055         struct ath_buf *bf;
2056         int fragno;
2057         u16 seqno;
2058
2059         bf = ath_tx_get_buffer(sc);
2060         if (!bf) {
2061                 ath_dbg(common, XMIT, "TX buffers are full\n");
2062                 return NULL;
2063         }
2064
2065         ATH_TXBUF_RESET(bf);
2066
2067         if (tid) {
2068                 fragno = le16_to_cpu(hdr->seq_ctrl) & IEEE80211_SCTL_FRAG;
2069                 seqno = tid->seq_next;
2070                 hdr->seq_ctrl = cpu_to_le16(tid->seq_next << IEEE80211_SEQ_SEQ_SHIFT);
2071
2072                 if (fragno)
2073                         hdr->seq_ctrl |= cpu_to_le16(fragno);
2074
2075                 if (!ieee80211_has_morefrags(hdr->frame_control))
2076                         INCR(tid->seq_next, IEEE80211_SEQ_MAX);
2077
2078                 bf->bf_state.seqno = seqno;
2079         }
2080
2081         bf->bf_mpdu = skb;
2082
2083         bf->bf_buf_addr = dma_map_single(sc->dev, skb->data,
2084                                          skb->len, DMA_TO_DEVICE);
2085         if (unlikely(dma_mapping_error(sc->dev, bf->bf_buf_addr))) {
2086                 bf->bf_mpdu = NULL;
2087                 bf->bf_buf_addr = 0;
2088                 ath_err(ath9k_hw_common(sc->sc_ah),
2089                         "dma_mapping_error() on TX\n");
2090                 ath_tx_return_buffer(sc, bf);
2091                 return NULL;
2092         }
2093
2094         fi->bf = bf;
2095
2096         return bf;
2097 }
2098
2099 static int ath_tx_prepare(struct ieee80211_hw *hw, struct sk_buff *skb,
2100                           struct ath_tx_control *txctl)
2101 {
2102         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2103         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2104         struct ieee80211_sta *sta = txctl->sta;
2105         struct ieee80211_vif *vif = info->control.vif;
2106         struct ath_vif *avp;
2107         struct ath_softc *sc = hw->priv;
2108         int frmlen = skb->len + FCS_LEN;
2109         int padpos, padsize;
2110
2111         /* NOTE:  sta can be NULL according to net/mac80211.h */
2112         if (sta)
2113                 txctl->an = (struct ath_node *)sta->drv_priv;
2114         else if (vif && ieee80211_is_data(hdr->frame_control)) {
2115                 avp = (void *)vif->drv_priv;
2116                 txctl->an = &avp->mcast_node;
2117         }
2118
2119         if (info->control.hw_key)
2120                 frmlen += info->control.hw_key->icv_len;
2121
2122         /*
2123          * As a temporary workaround, assign seq# here; this will likely need
2124          * to be cleaned up to work better with Beacon transmission and virtual
2125          * BSSes.
2126          */
2127         if (info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
2128                 if (info->flags & IEEE80211_TX_CTL_FIRST_FRAGMENT)
2129                         sc->tx.seq_no += 0x10;
2130                 hdr->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
2131                 hdr->seq_ctrl |= cpu_to_le16(sc->tx.seq_no);
2132         }
2133
2134         if ((vif && vif->type != NL80211_IFTYPE_AP &&
2135                     vif->type != NL80211_IFTYPE_AP_VLAN) ||
2136             !ieee80211_is_data(hdr->frame_control))
2137                 info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
2138
2139         /* Add the padding after the header if this is not already done */
2140         padpos = ieee80211_hdrlen(hdr->frame_control);
2141         padsize = padpos & 3;
2142         if (padsize && skb->len > padpos) {
2143                 if (skb_headroom(skb) < padsize)
2144                         return -ENOMEM;
2145
2146                 skb_push(skb, padsize);
2147                 memmove(skb->data, skb->data + padsize, padpos);
2148         }
2149
2150         setup_frame_info(hw, sta, skb, frmlen);
2151         return 0;
2152 }
2153
2154
2155 /* Upon failure caller should free skb */
2156 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
2157                  struct ath_tx_control *txctl)
2158 {
2159         struct ieee80211_hdr *hdr;
2160         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2161         struct ieee80211_sta *sta = txctl->sta;
2162         struct ieee80211_vif *vif = info->control.vif;
2163         struct ath_softc *sc = hw->priv;
2164         struct ath_txq *txq = txctl->txq;
2165         struct ath_atx_tid *tid = NULL;
2166         struct ath_buf *bf;
2167         int q;
2168         int ret;
2169
2170         ret = ath_tx_prepare(hw, skb, txctl);
2171         if (ret)
2172             return ret;
2173
2174         hdr = (struct ieee80211_hdr *) skb->data;
2175         /*
2176          * At this point, the vif, hw_key and sta pointers in the tx control
2177          * info are no longer valid (overwritten by the ath_frame_info data.
2178          */
2179
2180         q = skb_get_queue_mapping(skb);
2181
2182         ath_txq_lock(sc, txq);
2183         if (txq == sc->tx.txq_map[q] &&
2184             ++txq->pending_frames > sc->tx.txq_max_pending[q] &&
2185             !txq->stopped) {
2186                 ieee80211_stop_queue(sc->hw, q);
2187                 txq->stopped = true;
2188         }
2189
2190         if (info->flags & IEEE80211_TX_CTL_PS_RESPONSE) {
2191                 ath_txq_unlock(sc, txq);
2192                 txq = sc->tx.uapsdq;
2193                 ath_txq_lock(sc, txq);
2194         } else if (txctl->an &&
2195                    ieee80211_is_data_present(hdr->frame_control)) {
2196                 tid = ath_get_skb_tid(sc, txctl->an, skb);
2197
2198                 WARN_ON(tid->ac->txq != txctl->txq);
2199
2200                 if (info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT)
2201                         tid->ac->clear_ps_filter = true;
2202
2203                 /*
2204                  * Add this frame to software queue for scheduling later
2205                  * for aggregation.
2206                  */
2207                 TX_STAT_INC(txq->axq_qnum, a_queued_sw);
2208                 __skb_queue_tail(&tid->buf_q, skb);
2209                 if (!txctl->an->sleeping)
2210                         ath_tx_queue_tid(txq, tid);
2211
2212                 ath_txq_schedule(sc, txq);
2213                 goto out;
2214         }
2215
2216         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
2217         if (!bf) {
2218                 ath_txq_skb_done(sc, txq, skb);
2219                 if (txctl->paprd)
2220                         dev_kfree_skb_any(skb);
2221                 else
2222                         ieee80211_free_txskb(sc->hw, skb);
2223                 goto out;
2224         }
2225
2226         bf->bf_state.bfs_paprd = txctl->paprd;
2227
2228         if (txctl->paprd)
2229                 bf->bf_state.bfs_paprd_timestamp = jiffies;
2230
2231         ath_set_rates(vif, sta, bf);
2232         ath_tx_send_normal(sc, txq, tid, skb);
2233
2234 out:
2235         ath_txq_unlock(sc, txq);
2236
2237         return 0;
2238 }
2239
2240 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
2241                  struct sk_buff *skb)
2242 {
2243         struct ath_softc *sc = hw->priv;
2244         struct ath_tx_control txctl = {
2245                 .txq = sc->beacon.cabq
2246         };
2247         struct ath_tx_info info = {};
2248         struct ieee80211_hdr *hdr;
2249         struct ath_buf *bf_tail = NULL;
2250         struct ath_buf *bf;
2251         LIST_HEAD(bf_q);
2252         int duration = 0;
2253         int max_duration;
2254
2255         max_duration =
2256                 sc->cur_beacon_conf.beacon_interval * 1000 *
2257                 sc->cur_beacon_conf.dtim_period / ATH_BCBUF;
2258
2259         do {
2260                 struct ath_frame_info *fi = get_frame_info(skb);
2261
2262                 if (ath_tx_prepare(hw, skb, &txctl))
2263                         break;
2264
2265                 bf = ath_tx_setup_buffer(sc, txctl.txq, NULL, skb);
2266                 if (!bf)
2267                         break;
2268
2269                 bf->bf_lastbf = bf;
2270                 ath_set_rates(vif, NULL, bf);
2271                 ath_buf_set_rate(sc, bf, &info, fi->framelen, false);
2272                 duration += info.rates[0].PktDuration;
2273                 if (bf_tail)
2274                         bf_tail->bf_next = bf;
2275
2276                 list_add_tail(&bf->list, &bf_q);
2277                 bf_tail = bf;
2278                 skb = NULL;
2279
2280                 if (duration > max_duration)
2281                         break;
2282
2283                 skb = ieee80211_get_buffered_bc(hw, vif);
2284         } while(skb);
2285
2286         if (skb)
2287                 ieee80211_free_txskb(hw, skb);
2288
2289         if (list_empty(&bf_q))
2290                 return;
2291
2292         bf = list_first_entry(&bf_q, struct ath_buf, list);
2293         hdr = (struct ieee80211_hdr *) bf->bf_mpdu->data;
2294
2295         if (hdr->frame_control & IEEE80211_FCTL_MOREDATA) {
2296                 hdr->frame_control &= ~IEEE80211_FCTL_MOREDATA;
2297                 dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
2298                         sizeof(*hdr), DMA_TO_DEVICE);
2299         }
2300
2301         ath_txq_lock(sc, txctl.txq);
2302         ath_tx_fill_desc(sc, bf, txctl.txq, 0);
2303         ath_tx_txqaddbuf(sc, txctl.txq, &bf_q, false);
2304         TX_STAT_INC(txctl.txq->axq_qnum, queued);
2305         ath_txq_unlock(sc, txctl.txq);
2306 }
2307
2308 /*****************/
2309 /* TX Completion */
2310 /*****************/
2311
2312 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
2313                             int tx_flags, struct ath_txq *txq)
2314 {
2315         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2316         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2317         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
2318         int padpos, padsize;
2319         unsigned long flags;
2320
2321         ath_dbg(common, XMIT, "TX complete: skb: %p\n", skb);
2322
2323         if (sc->sc_ah->caldata)
2324                 set_bit(PAPRD_PACKET_SENT, &sc->sc_ah->caldata->cal_flags);
2325
2326         if (!(tx_flags & ATH_TX_ERROR))
2327                 /* Frame was ACKed */
2328                 tx_info->flags |= IEEE80211_TX_STAT_ACK;
2329
2330         padpos = ieee80211_hdrlen(hdr->frame_control);
2331         padsize = padpos & 3;
2332         if (padsize && skb->len>padpos+padsize) {
2333                 /*
2334                  * Remove MAC header padding before giving the frame back to
2335                  * mac80211.
2336                  */
2337                 memmove(skb->data + padsize, skb->data, padpos);
2338                 skb_pull(skb, padsize);
2339         }
2340
2341         spin_lock_irqsave(&sc->sc_pm_lock, flags);
2342         if ((sc->ps_flags & PS_WAIT_FOR_TX_ACK) && !txq->axq_depth) {
2343                 sc->ps_flags &= ~PS_WAIT_FOR_TX_ACK;
2344                 ath_dbg(common, PS,
2345                         "Going back to sleep after having received TX status (0x%lx)\n",
2346                         sc->ps_flags & (PS_WAIT_FOR_BEACON |
2347                                         PS_WAIT_FOR_CAB |
2348                                         PS_WAIT_FOR_PSPOLL_DATA |
2349                                         PS_WAIT_FOR_TX_ACK));
2350         }
2351         spin_unlock_irqrestore(&sc->sc_pm_lock, flags);
2352
2353         __skb_queue_tail(&txq->complete_q, skb);
2354         ath_txq_skb_done(sc, txq, skb);
2355 }
2356
2357 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
2358                                 struct ath_txq *txq, struct list_head *bf_q,
2359                                 struct ath_tx_status *ts, int txok)
2360 {
2361         struct sk_buff *skb = bf->bf_mpdu;
2362         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2363         unsigned long flags;
2364         int tx_flags = 0;
2365
2366         if (!txok)
2367                 tx_flags |= ATH_TX_ERROR;
2368
2369         if (ts->ts_status & ATH9K_TXERR_FILT)
2370                 tx_info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2371
2372         dma_unmap_single(sc->dev, bf->bf_buf_addr, skb->len, DMA_TO_DEVICE);
2373         bf->bf_buf_addr = 0;
2374         if (sc->tx99_state)
2375                 goto skip_tx_complete;
2376
2377         if (bf->bf_state.bfs_paprd) {
2378                 if (time_after(jiffies,
2379                                 bf->bf_state.bfs_paprd_timestamp +
2380                                 msecs_to_jiffies(ATH_PAPRD_TIMEOUT)))
2381                         dev_kfree_skb_any(skb);
2382                 else
2383                         complete(&sc->paprd_complete);
2384         } else {
2385                 ath_debug_stat_tx(sc, bf, ts, txq, tx_flags);
2386                 ath_tx_complete(sc, skb, tx_flags, txq);
2387         }
2388 skip_tx_complete:
2389         /* At this point, skb (bf->bf_mpdu) is consumed...make sure we don't
2390          * accidentally reference it later.
2391          */
2392         bf->bf_mpdu = NULL;
2393
2394         /*
2395          * Return the list of ath_buf of this mpdu to free queue
2396          */
2397         spin_lock_irqsave(&sc->tx.txbuflock, flags);
2398         list_splice_tail_init(bf_q, &sc->tx.txbuf);
2399         spin_unlock_irqrestore(&sc->tx.txbuflock, flags);
2400 }
2401
2402 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
2403                              struct ath_tx_status *ts, int nframes, int nbad,
2404                              int txok)
2405 {
2406         struct sk_buff *skb = bf->bf_mpdu;
2407         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2408         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2409         struct ieee80211_hw *hw = sc->hw;
2410         struct ath_hw *ah = sc->sc_ah;
2411         u8 i, tx_rateindex;
2412
2413         if (txok)
2414                 tx_info->status.ack_signal = ts->ts_rssi;
2415
2416         tx_rateindex = ts->ts_rateindex;
2417         WARN_ON(tx_rateindex >= hw->max_rates);
2418
2419         if (tx_info->flags & IEEE80211_TX_CTL_AMPDU) {
2420                 tx_info->flags |= IEEE80211_TX_STAT_AMPDU;
2421
2422                 BUG_ON(nbad > nframes);
2423         }
2424         tx_info->status.ampdu_len = nframes;
2425         tx_info->status.ampdu_ack_len = nframes - nbad;
2426
2427         if ((ts->ts_status & ATH9K_TXERR_FILT) == 0 &&
2428             (tx_info->flags & IEEE80211_TX_CTL_NO_ACK) == 0) {
2429                 /*
2430                  * If an underrun error is seen assume it as an excessive
2431                  * retry only if max frame trigger level has been reached
2432                  * (2 KB for single stream, and 4 KB for dual stream).
2433                  * Adjust the long retry as if the frame was tried
2434                  * hw->max_rate_tries times to affect how rate control updates
2435                  * PER for the failed rate.
2436                  * In case of congestion on the bus penalizing this type of
2437                  * underruns should help hardware actually transmit new frames
2438                  * successfully by eventually preferring slower rates.
2439                  * This itself should also alleviate congestion on the bus.
2440                  */
2441                 if (unlikely(ts->ts_flags & (ATH9K_TX_DATA_UNDERRUN |
2442                                              ATH9K_TX_DELIM_UNDERRUN)) &&
2443                     ieee80211_is_data(hdr->frame_control) &&
2444                     ah->tx_trig_level >= sc->sc_ah->config.max_txtrig_level)
2445                         tx_info->status.rates[tx_rateindex].count =
2446                                 hw->max_rate_tries;
2447         }
2448
2449         for (i = tx_rateindex + 1; i < hw->max_rates; i++) {
2450                 tx_info->status.rates[i].count = 0;
2451                 tx_info->status.rates[i].idx = -1;
2452         }
2453
2454         tx_info->status.rates[tx_rateindex].count = ts->ts_longretry + 1;
2455 }
2456
2457 static void ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
2458 {
2459         struct ath_hw *ah = sc->sc_ah;
2460         struct ath_common *common = ath9k_hw_common(ah);
2461         struct ath_buf *bf, *lastbf, *bf_held = NULL;
2462         struct list_head bf_head;
2463         struct ath_desc *ds;
2464         struct ath_tx_status ts;
2465         int status;
2466
2467         ath_dbg(common, QUEUE, "tx queue %d (%x), link %p\n",
2468                 txq->axq_qnum, ath9k_hw_gettxbuf(sc->sc_ah, txq->axq_qnum),
2469                 txq->axq_link);
2470
2471         ath_txq_lock(sc, txq);
2472         for (;;) {
2473                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2474                         break;
2475
2476                 if (list_empty(&txq->axq_q)) {
2477                         txq->axq_link = NULL;
2478                         ath_txq_schedule(sc, txq);
2479                         break;
2480                 }
2481                 bf = list_first_entry(&txq->axq_q, struct ath_buf, list);
2482
2483                 /*
2484                  * There is a race condition that a BH gets scheduled
2485                  * after sw writes TxE and before hw re-load the last
2486                  * descriptor to get the newly chained one.
2487                  * Software must keep the last DONE descriptor as a
2488                  * holding descriptor - software does so by marking
2489                  * it with the STALE flag.
2490                  */
2491                 bf_held = NULL;
2492                 if (bf->bf_state.stale) {
2493                         bf_held = bf;
2494                         if (list_is_last(&bf_held->list, &txq->axq_q))
2495                                 break;
2496
2497                         bf = list_entry(bf_held->list.next, struct ath_buf,
2498                                         list);
2499                 }
2500
2501                 lastbf = bf->bf_lastbf;
2502                 ds = lastbf->bf_desc;
2503
2504                 memset(&ts, 0, sizeof(ts));
2505                 status = ath9k_hw_txprocdesc(ah, ds, &ts);
2506                 if (status == -EINPROGRESS)
2507                         break;
2508
2509                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2510
2511                 /*
2512                  * Remove ath_buf's of the same transmit unit from txq,
2513                  * however leave the last descriptor back as the holding
2514                  * descriptor for hw.
2515                  */
2516                 lastbf->bf_state.stale = true;
2517                 INIT_LIST_HEAD(&bf_head);
2518                 if (!list_is_singular(&lastbf->list))
2519                         list_cut_position(&bf_head,
2520                                 &txq->axq_q, lastbf->list.prev);
2521
2522                 if (bf_held) {
2523                         list_del(&bf_held->list);
2524                         ath_tx_return_buffer(sc, bf_held);
2525                 }
2526
2527                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2528         }
2529         ath_txq_unlock_complete(sc, txq);
2530 }
2531
2532 void ath_tx_tasklet(struct ath_softc *sc)
2533 {
2534         struct ath_hw *ah = sc->sc_ah;
2535         u32 qcumask = ((1 << ATH9K_NUM_TX_QUEUES) - 1) & ah->intr_txqs;
2536         int i;
2537
2538         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
2539                 if (ATH_TXQ_SETUP(sc, i) && (qcumask & (1 << i)))
2540                         ath_tx_processq(sc, &sc->tx.txq[i]);
2541         }
2542 }
2543
2544 void ath_tx_edma_tasklet(struct ath_softc *sc)
2545 {
2546         struct ath_tx_status ts;
2547         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2548         struct ath_hw *ah = sc->sc_ah;
2549         struct ath_txq *txq;
2550         struct ath_buf *bf, *lastbf;
2551         struct list_head bf_head;
2552         struct list_head *fifo_list;
2553         int status;
2554
2555         for (;;) {
2556                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2557                         break;
2558
2559                 status = ath9k_hw_txprocdesc(ah, NULL, (void *)&ts);
2560                 if (status == -EINPROGRESS)
2561                         break;
2562                 if (status == -EIO) {
2563                         ath_dbg(common, XMIT, "Error processing tx status\n");
2564                         break;
2565                 }
2566
2567                 /* Process beacon completions separately */
2568                 if (ts.qid == sc->beacon.beaconq) {
2569                         sc->beacon.tx_processed = true;
2570                         sc->beacon.tx_last = !(ts.ts_status & ATH9K_TXERR_MASK);
2571
2572                         ath9k_csa_is_finished(sc);
2573                         continue;
2574                 }
2575
2576                 txq = &sc->tx.txq[ts.qid];
2577
2578                 ath_txq_lock(sc, txq);
2579
2580                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2581
2582                 fifo_list = &txq->txq_fifo[txq->txq_tailidx];
2583                 if (list_empty(fifo_list)) {
2584                         ath_txq_unlock(sc, txq);
2585                         return;
2586                 }
2587
2588                 bf = list_first_entry(fifo_list, struct ath_buf, list);
2589                 if (bf->bf_state.stale) {
2590                         list_del(&bf->list);
2591                         ath_tx_return_buffer(sc, bf);
2592                         bf = list_first_entry(fifo_list, struct ath_buf, list);
2593                 }
2594
2595                 lastbf = bf->bf_lastbf;
2596
2597                 INIT_LIST_HEAD(&bf_head);
2598                 if (list_is_last(&lastbf->list, fifo_list)) {
2599                         list_splice_tail_init(fifo_list, &bf_head);
2600                         INCR(txq->txq_tailidx, ATH_TXFIFO_DEPTH);
2601
2602                         if (!list_empty(&txq->axq_q)) {
2603                                 struct list_head bf_q;
2604
2605                                 INIT_LIST_HEAD(&bf_q);
2606                                 txq->axq_link = NULL;
2607                                 list_splice_tail_init(&txq->axq_q, &bf_q);
2608                                 ath_tx_txqaddbuf(sc, txq, &bf_q, true);
2609                         }
2610                 } else {
2611                         lastbf->bf_state.stale = true;
2612                         if (bf != lastbf)
2613                                 list_cut_position(&bf_head, fifo_list,
2614                                                   lastbf->list.prev);
2615                 }
2616
2617                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2618                 ath_txq_unlock_complete(sc, txq);
2619         }
2620 }
2621
2622 /*****************/
2623 /* Init, Cleanup */
2624 /*****************/
2625
2626 static int ath_txstatus_setup(struct ath_softc *sc, int size)
2627 {
2628         struct ath_descdma *dd = &sc->txsdma;
2629         u8 txs_len = sc->sc_ah->caps.txs_len;
2630
2631         dd->dd_desc_len = size * txs_len;
2632         dd->dd_desc = dmam_alloc_coherent(sc->dev, dd->dd_desc_len,
2633                                           &dd->dd_desc_paddr, GFP_KERNEL);
2634         if (!dd->dd_desc)
2635                 return -ENOMEM;
2636
2637         return 0;
2638 }
2639
2640 static int ath_tx_edma_init(struct ath_softc *sc)
2641 {
2642         int err;
2643
2644         err = ath_txstatus_setup(sc, ATH_TXSTATUS_RING_SIZE);
2645         if (!err)
2646                 ath9k_hw_setup_statusring(sc->sc_ah, sc->txsdma.dd_desc,
2647                                           sc->txsdma.dd_desc_paddr,
2648                                           ATH_TXSTATUS_RING_SIZE);
2649
2650         return err;
2651 }
2652
2653 int ath_tx_init(struct ath_softc *sc, int nbufs)
2654 {
2655         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2656         int error = 0;
2657
2658         spin_lock_init(&sc->tx.txbuflock);
2659
2660         error = ath_descdma_setup(sc, &sc->tx.txdma, &sc->tx.txbuf,
2661                                   "tx", nbufs, 1, 1);
2662         if (error != 0) {
2663                 ath_err(common,
2664                         "Failed to allocate tx descriptors: %d\n", error);
2665                 return error;
2666         }
2667
2668         error = ath_descdma_setup(sc, &sc->beacon.bdma, &sc->beacon.bbuf,
2669                                   "beacon", ATH_BCBUF, 1, 1);
2670         if (error != 0) {
2671                 ath_err(common,
2672                         "Failed to allocate beacon descriptors: %d\n", error);
2673                 return error;
2674         }
2675
2676         INIT_DELAYED_WORK(&sc->tx_complete_work, ath_tx_complete_poll_work);
2677
2678         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA)
2679                 error = ath_tx_edma_init(sc);
2680
2681         return error;
2682 }
2683
2684 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an)
2685 {
2686         struct ath_atx_tid *tid;
2687         struct ath_atx_ac *ac;
2688         int tidno, acno;
2689
2690         for (tidno = 0, tid = &an->tid[tidno];
2691              tidno < IEEE80211_NUM_TIDS;
2692              tidno++, tid++) {
2693                 tid->an        = an;
2694                 tid->tidno     = tidno;
2695                 tid->seq_start = tid->seq_next = 0;
2696                 tid->baw_size  = WME_MAX_BA;
2697                 tid->baw_head  = tid->baw_tail = 0;
2698                 tid->sched     = false;
2699                 tid->paused    = false;
2700                 tid->active        = false;
2701                 __skb_queue_head_init(&tid->buf_q);
2702                 __skb_queue_head_init(&tid->retry_q);
2703                 acno = TID_TO_WME_AC(tidno);
2704                 tid->ac = &an->ac[acno];
2705         }
2706
2707         for (acno = 0, ac = &an->ac[acno];
2708              acno < IEEE80211_NUM_ACS; acno++, ac++) {
2709                 ac->sched    = false;
2710                 ac->clear_ps_filter = true;
2711                 ac->txq = sc->tx.txq_map[acno];
2712                 INIT_LIST_HEAD(&ac->tid_q);
2713         }
2714 }
2715
2716 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an)
2717 {
2718         struct ath_atx_ac *ac;
2719         struct ath_atx_tid *tid;
2720         struct ath_txq *txq;
2721         int tidno;
2722
2723         for (tidno = 0, tid = &an->tid[tidno];
2724              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
2725
2726                 ac = tid->ac;
2727                 txq = ac->txq;
2728
2729                 ath_txq_lock(sc, txq);
2730
2731                 if (tid->sched) {
2732                         list_del(&tid->list);
2733                         tid->sched = false;
2734                 }
2735
2736                 if (ac->sched) {
2737                         list_del(&ac->list);
2738                         tid->ac->sched = false;
2739                 }
2740
2741                 ath_tid_drain(sc, txq, tid);
2742                 tid->active = false;
2743
2744                 ath_txq_unlock(sc, txq);
2745         }
2746 }
2747
2748 #ifdef CONFIG_ATH9K_TX99
2749
2750 int ath9k_tx99_send(struct ath_softc *sc, struct sk_buff *skb,
2751                     struct ath_tx_control *txctl)
2752 {
2753         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2754         struct ath_frame_info *fi = get_frame_info(skb);
2755         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2756         struct ath_buf *bf;
2757         int padpos, padsize;
2758
2759         padpos = ieee80211_hdrlen(hdr->frame_control);
2760         padsize = padpos & 3;
2761
2762         if (padsize && skb->len > padpos) {
2763                 if (skb_headroom(skb) < padsize) {
2764                         ath_dbg(common, XMIT,
2765                                 "tx99 padding failed\n");
2766                 return -EINVAL;
2767                 }
2768
2769                 skb_push(skb, padsize);
2770                 memmove(skb->data, skb->data + padsize, padpos);
2771         }
2772
2773         fi->keyix = ATH9K_TXKEYIX_INVALID;
2774         fi->framelen = skb->len + FCS_LEN;
2775         fi->keytype = ATH9K_KEY_TYPE_CLEAR;
2776
2777         bf = ath_tx_setup_buffer(sc, txctl->txq, NULL, skb);
2778         if (!bf) {
2779                 ath_dbg(common, XMIT, "tx99 buffer setup failed\n");
2780                 return -EINVAL;
2781         }
2782
2783         ath_set_rates(sc->tx99_vif, NULL, bf);
2784
2785         ath9k_hw_set_desc_link(sc->sc_ah, bf->bf_desc, bf->bf_daddr);
2786         ath9k_hw_tx99_start(sc->sc_ah, txctl->txq->axq_qnum);
2787
2788         ath_tx_send_normal(sc, txctl->txq, NULL, skb);
2789
2790         return 0;
2791 }
2792
2793 #endif /* CONFIG_ATH9K_TX99 */