Merge branch 'acpi-ec'
[linux-drm-fsl-dcu.git] / drivers / net / ethernet / amd / nmclan_cs.c
1 /* ----------------------------------------------------------------------------
2 Linux PCMCIA ethernet adapter driver for the New Media Ethernet LAN.
3   nmclan_cs.c,v 0.16 1995/07/01 06:42:17 rpao Exp rpao
4
5   The Ethernet LAN uses the Advanced Micro Devices (AMD) Am79C940 Media
6   Access Controller for Ethernet (MACE).  It is essentially the Am2150
7   PCMCIA Ethernet card contained in the Am2150 Demo Kit.
8
9 Written by Roger C. Pao <rpao@paonet.org>
10   Copyright 1995 Roger C. Pao
11   Linux 2.5 cleanups Copyright Red Hat 2003
12
13   This software may be used and distributed according to the terms of
14   the GNU General Public License.
15
16 Ported to Linux 1.3.* network driver environment by
17   Matti Aarnio <mea@utu.fi>
18
19 References
20
21   Am2150 Technical Reference Manual, Revision 1.0, August 17, 1993
22   Am79C940 (MACE) Data Sheet, 1994
23   Am79C90 (C-LANCE) Data Sheet, 1994
24   Linux PCMCIA Programmer's Guide v1.17
25   /usr/src/linux/net/inet/dev.c, Linux kernel 1.2.8
26
27   Eric Mears, New Media Corporation
28   Tom Pollard, New Media Corporation
29   Dean Siasoyco, New Media Corporation
30   Ken Lesniak, Silicon Graphics, Inc. <lesniak@boston.sgi.com>
31   Donald Becker <becker@scyld.com>
32   David Hinds <dahinds@users.sourceforge.net>
33
34   The Linux client driver is based on the 3c589_cs.c client driver by
35   David Hinds.
36
37   The Linux network driver outline is based on the 3c589_cs.c driver,
38   the 8390.c driver, and the example skeleton.c kernel code, which are
39   by Donald Becker.
40
41   The Am2150 network driver hardware interface code is based on the
42   OS/9000 driver for the New Media Ethernet LAN by Eric Mears.
43
44   Special thanks for testing and help in debugging this driver goes
45   to Ken Lesniak.
46
47 -------------------------------------------------------------------------------
48 Driver Notes and Issues
49 -------------------------------------------------------------------------------
50
51 1. Developed on a Dell 320SLi
52    PCMCIA Card Services 2.6.2
53    Linux dell 1.2.10 #1 Thu Jun 29 20:23:41 PDT 1995 i386
54
55 2. rc.pcmcia may require loading pcmcia_core with io_speed=300:
56    'insmod pcmcia_core.o io_speed=300'.
57    This will avoid problems with fast systems which causes rx_framecnt
58    to return random values.
59
60 3. If hot extraction does not work for you, use 'ifconfig eth0 down'
61    before extraction.
62
63 4. There is a bad slow-down problem in this driver.
64
65 5. Future: Multicast processing.  In the meantime, do _not_ compile your
66    kernel with multicast ip enabled.
67
68 -------------------------------------------------------------------------------
69 History
70 -------------------------------------------------------------------------------
71 Log: nmclan_cs.c,v
72  * 2.5.75-ac1 2003/07/11 Alan Cox <alan@lxorguk.ukuu.org.uk>
73  * Fixed hang on card eject as we probe it
74  * Cleaned up to use new style locking.
75  *
76  * Revision 0.16  1995/07/01  06:42:17  rpao
77  * Bug fix: nmclan_reset() called CardServices incorrectly.
78  *
79  * Revision 0.15  1995/05/24  08:09:47  rpao
80  * Re-implement MULTI_TX dev->tbusy handling.
81  *
82  * Revision 0.14  1995/05/23  03:19:30  rpao
83  * Added, in nmclan_config(), "tuple.Attributes = 0;".
84  * Modified MACE ID check to ignore chip revision level.
85  * Avoid tx_free_frames race condition between _start_xmit and _interrupt.
86  *
87  * Revision 0.13  1995/05/18  05:56:34  rpao
88  * Statistics changes.
89  * Bug fix: nmclan_reset did not enable TX and RX: call restore_multicast_list.
90  * Bug fix: mace_interrupt checks ~MACE_IMR_DEFAULT.  Fixes driver lockup.
91  *
92  * Revision 0.12  1995/05/14  00:12:23  rpao
93  * Statistics overhaul.
94  *
95
96 95/05/13 rpao   V0.10a
97                 Bug fix: MACE statistics counters used wrong I/O ports.
98                 Bug fix: mace_interrupt() needed to allow statistics to be
99                 processed without RX or TX interrupts pending.
100 95/05/11 rpao   V0.10
101                 Multiple transmit request processing.
102                 Modified statistics to use MACE counters where possible.
103 95/05/10 rpao   V0.09 Bug fix: Must use IO_DATA_PATH_WIDTH_AUTO.
104                 *Released
105 95/05/10 rpao   V0.08
106                 Bug fix: Make all non-exported functions private by using
107                 static keyword.
108                 Bug fix: Test IntrCnt _before_ reading MACE_IR.
109 95/05/10 rpao   V0.07 Statistics.
110 95/05/09 rpao   V0.06 Fix rx_framecnt problem by addition of PCIC wait states.
111
112 ---------------------------------------------------------------------------- */
113
114 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
115
116 #define DRV_NAME        "nmclan_cs"
117 #define DRV_VERSION     "0.16"
118
119
120 /* ----------------------------------------------------------------------------
121 Conditional Compilation Options
122 ---------------------------------------------------------------------------- */
123
124 #define MULTI_TX                        0
125 #define RESET_ON_TIMEOUT                1
126 #define TX_INTERRUPTABLE                1
127 #define RESET_XILINX                    0
128
129 /* ----------------------------------------------------------------------------
130 Include Files
131 ---------------------------------------------------------------------------- */
132
133 #include <linux/module.h>
134 #include <linux/kernel.h>
135 #include <linux/ptrace.h>
136 #include <linux/slab.h>
137 #include <linux/string.h>
138 #include <linux/timer.h>
139 #include <linux/interrupt.h>
140 #include <linux/in.h>
141 #include <linux/delay.h>
142 #include <linux/ethtool.h>
143 #include <linux/netdevice.h>
144 #include <linux/etherdevice.h>
145 #include <linux/skbuff.h>
146 #include <linux/if_arp.h>
147 #include <linux/ioport.h>
148 #include <linux/bitops.h>
149
150 #include <pcmcia/cisreg.h>
151 #include <pcmcia/cistpl.h>
152 #include <pcmcia/ds.h>
153
154 #include <asm/uaccess.h>
155 #include <asm/io.h>
156
157 /* ----------------------------------------------------------------------------
158 Defines
159 ---------------------------------------------------------------------------- */
160
161 #define MACE_LADRF_LEN                  8
162                                         /* 8 bytes in Logical Address Filter */
163
164 /* Loop Control Defines */
165 #define MACE_MAX_IR_ITERATIONS          10
166 #define MACE_MAX_RX_ITERATIONS          12
167         /*
168         TBD: Dean brought this up, and I assumed the hardware would
169         handle it:
170
171         If MACE_MAX_RX_ITERATIONS is > 1, rx_framecnt may still be
172         non-zero when the isr exits.  We may not get another interrupt
173         to process the remaining packets for some time.
174         */
175
176 /*
177 The Am2150 has a Xilinx XC3042 field programmable gate array (FPGA)
178 which manages the interface between the MACE and the PCMCIA bus.  It
179 also includes buffer management for the 32K x 8 SRAM to control up to
180 four transmit and 12 receive frames at a time.
181 */
182 #define AM2150_MAX_TX_FRAMES            4
183 #define AM2150_MAX_RX_FRAMES            12
184
185 /* Am2150 Ethernet Card I/O Mapping */
186 #define AM2150_RCV                      0x00
187 #define AM2150_XMT                      0x04
188 #define AM2150_XMT_SKIP                 0x09
189 #define AM2150_RCV_NEXT                 0x0A
190 #define AM2150_RCV_FRAME_COUNT          0x0B
191 #define AM2150_MACE_BANK                0x0C
192 #define AM2150_MACE_BASE                0x10
193
194 /* MACE Registers */
195 #define MACE_RCVFIFO                    0
196 #define MACE_XMTFIFO                    1
197 #define MACE_XMTFC                      2
198 #define MACE_XMTFS                      3
199 #define MACE_XMTRC                      4
200 #define MACE_RCVFC                      5
201 #define MACE_RCVFS                      6
202 #define MACE_FIFOFC                     7
203 #define MACE_IR                         8
204 #define MACE_IMR                        9
205 #define MACE_PR                         10
206 #define MACE_BIUCC                      11
207 #define MACE_FIFOCC                     12
208 #define MACE_MACCC                      13
209 #define MACE_PLSCC                      14
210 #define MACE_PHYCC                      15
211 #define MACE_CHIPIDL                    16
212 #define MACE_CHIPIDH                    17
213 #define MACE_IAC                        18
214 /* Reserved */
215 #define MACE_LADRF                      20
216 #define MACE_PADR                       21
217 /* Reserved */
218 /* Reserved */
219 #define MACE_MPC                        24
220 /* Reserved */
221 #define MACE_RNTPC                      26
222 #define MACE_RCVCC                      27
223 /* Reserved */
224 #define MACE_UTR                        29
225 #define MACE_RTR1                       30
226 #define MACE_RTR2                       31
227
228 /* MACE Bit Masks */
229 #define MACE_XMTRC_EXDEF                0x80
230 #define MACE_XMTRC_XMTRC                0x0F
231
232 #define MACE_XMTFS_XMTSV                0x80
233 #define MACE_XMTFS_UFLO                 0x40
234 #define MACE_XMTFS_LCOL                 0x20
235 #define MACE_XMTFS_MORE                 0x10
236 #define MACE_XMTFS_ONE                  0x08
237 #define MACE_XMTFS_DEFER                0x04
238 #define MACE_XMTFS_LCAR                 0x02
239 #define MACE_XMTFS_RTRY                 0x01
240
241 #define MACE_RCVFS_RCVSTS               0xF000
242 #define MACE_RCVFS_OFLO                 0x8000
243 #define MACE_RCVFS_CLSN                 0x4000
244 #define MACE_RCVFS_FRAM                 0x2000
245 #define MACE_RCVFS_FCS                  0x1000
246
247 #define MACE_FIFOFC_RCVFC               0xF0
248 #define MACE_FIFOFC_XMTFC               0x0F
249
250 #define MACE_IR_JAB                     0x80
251 #define MACE_IR_BABL                    0x40
252 #define MACE_IR_CERR                    0x20
253 #define MACE_IR_RCVCCO                  0x10
254 #define MACE_IR_RNTPCO                  0x08
255 #define MACE_IR_MPCO                    0x04
256 #define MACE_IR_RCVINT                  0x02
257 #define MACE_IR_XMTINT                  0x01
258
259 #define MACE_MACCC_PROM                 0x80
260 #define MACE_MACCC_DXMT2PD              0x40
261 #define MACE_MACCC_EMBA                 0x20
262 #define MACE_MACCC_RESERVED             0x10
263 #define MACE_MACCC_DRCVPA               0x08
264 #define MACE_MACCC_DRCVBC               0x04
265 #define MACE_MACCC_ENXMT                0x02
266 #define MACE_MACCC_ENRCV                0x01
267
268 #define MACE_PHYCC_LNKFL                0x80
269 #define MACE_PHYCC_DLNKTST              0x40
270 #define MACE_PHYCC_REVPOL               0x20
271 #define MACE_PHYCC_DAPC                 0x10
272 #define MACE_PHYCC_LRT                  0x08
273 #define MACE_PHYCC_ASEL                 0x04
274 #define MACE_PHYCC_RWAKE                0x02
275 #define MACE_PHYCC_AWAKE                0x01
276
277 #define MACE_IAC_ADDRCHG                0x80
278 #define MACE_IAC_PHYADDR                0x04
279 #define MACE_IAC_LOGADDR                0x02
280
281 #define MACE_UTR_RTRE                   0x80
282 #define MACE_UTR_RTRD                   0x40
283 #define MACE_UTR_RPA                    0x20
284 #define MACE_UTR_FCOLL                  0x10
285 #define MACE_UTR_RCVFCSE                0x08
286 #define MACE_UTR_LOOP_INCL_MENDEC       0x06
287 #define MACE_UTR_LOOP_NO_MENDEC         0x04
288 #define MACE_UTR_LOOP_EXTERNAL          0x02
289 #define MACE_UTR_LOOP_NONE              0x00
290 #define MACE_UTR_RESERVED               0x01
291
292 /* Switch MACE register bank (only 0 and 1 are valid) */
293 #define MACEBANK(win_num) outb((win_num), ioaddr + AM2150_MACE_BANK)
294
295 #define MACE_IMR_DEFAULT \
296   (0xFF - \
297     ( \
298       MACE_IR_CERR | \
299       MACE_IR_RCVCCO | \
300       MACE_IR_RNTPCO | \
301       MACE_IR_MPCO | \
302       MACE_IR_RCVINT | \
303       MACE_IR_XMTINT \
304     ) \
305   )
306 #undef MACE_IMR_DEFAULT
307 #define MACE_IMR_DEFAULT 0x00 /* New statistics handling: grab everything */
308
309 #define TX_TIMEOUT              ((400*HZ)/1000)
310
311 /* ----------------------------------------------------------------------------
312 Type Definitions
313 ---------------------------------------------------------------------------- */
314
315 typedef struct _mace_statistics {
316     /* MACE_XMTFS */
317     int xmtsv;
318     int uflo;
319     int lcol;
320     int more;
321     int one;
322     int defer;
323     int lcar;
324     int rtry;
325
326     /* MACE_XMTRC */
327     int exdef;
328     int xmtrc;
329
330     /* RFS1--Receive Status (RCVSTS) */
331     int oflo;
332     int clsn;
333     int fram;
334     int fcs;
335
336     /* RFS2--Runt Packet Count (RNTPC) */
337     int rfs_rntpc;
338
339     /* RFS3--Receive Collision Count (RCVCC) */
340     int rfs_rcvcc;
341
342     /* MACE_IR */
343     int jab;
344     int babl;
345     int cerr;
346     int rcvcco;
347     int rntpco;
348     int mpco;
349
350     /* MACE_MPC */
351     int mpc;
352
353     /* MACE_RNTPC */
354     int rntpc;
355
356     /* MACE_RCVCC */
357     int rcvcc;
358 } mace_statistics;
359
360 typedef struct _mace_private {
361         struct pcmcia_device    *p_dev;
362     struct net_device_stats linux_stats; /* Linux statistics counters */
363     mace_statistics mace_stats; /* MACE chip statistics counters */
364
365     /* restore_multicast_list() state variables */
366     int multicast_ladrf[MACE_LADRF_LEN]; /* Logical address filter */
367     int multicast_num_addrs;
368
369     char tx_free_frames; /* Number of free transmit frame buffers */
370     char tx_irq_disabled; /* MACE TX interrupt disabled */
371     
372     spinlock_t bank_lock; /* Must be held if you step off bank 0 */
373 } mace_private;
374
375 /* ----------------------------------------------------------------------------
376 Private Global Variables
377 ---------------------------------------------------------------------------- */
378
379 static const char *if_names[]={
380     "Auto", "10baseT", "BNC",
381 };
382
383 /* ----------------------------------------------------------------------------
384 Parameters
385         These are the parameters that can be set during loading with
386         'insmod'.
387 ---------------------------------------------------------------------------- */
388
389 MODULE_DESCRIPTION("New Media PCMCIA ethernet driver");
390 MODULE_LICENSE("GPL");
391
392 #define INT_MODULE_PARM(n, v) static int n = v; module_param(n, int, 0)
393
394 /* 0=auto, 1=10baseT, 2 = 10base2, default=auto */
395 INT_MODULE_PARM(if_port, 0);
396
397
398 /* ----------------------------------------------------------------------------
399 Function Prototypes
400 ---------------------------------------------------------------------------- */
401
402 static int nmclan_config(struct pcmcia_device *link);
403 static void nmclan_release(struct pcmcia_device *link);
404
405 static void nmclan_reset(struct net_device *dev);
406 static int mace_config(struct net_device *dev, struct ifmap *map);
407 static int mace_open(struct net_device *dev);
408 static int mace_close(struct net_device *dev);
409 static netdev_tx_t mace_start_xmit(struct sk_buff *skb,
410                                          struct net_device *dev);
411 static void mace_tx_timeout(struct net_device *dev);
412 static irqreturn_t mace_interrupt(int irq, void *dev_id);
413 static struct net_device_stats *mace_get_stats(struct net_device *dev);
414 static int mace_rx(struct net_device *dev, unsigned char RxCnt);
415 static void restore_multicast_list(struct net_device *dev);
416 static void set_multicast_list(struct net_device *dev);
417 static const struct ethtool_ops netdev_ethtool_ops;
418
419
420 static void nmclan_detach(struct pcmcia_device *p_dev);
421
422 static const struct net_device_ops mace_netdev_ops = {
423         .ndo_open               = mace_open,
424         .ndo_stop               = mace_close,
425         .ndo_start_xmit         = mace_start_xmit,
426         .ndo_tx_timeout         = mace_tx_timeout,
427         .ndo_set_config         = mace_config,
428         .ndo_get_stats          = mace_get_stats,
429         .ndo_set_rx_mode        = set_multicast_list,
430         .ndo_change_mtu         = eth_change_mtu,
431         .ndo_set_mac_address    = eth_mac_addr,
432         .ndo_validate_addr      = eth_validate_addr,
433 };
434
435 static int nmclan_probe(struct pcmcia_device *link)
436 {
437     mace_private *lp;
438     struct net_device *dev;
439
440     dev_dbg(&link->dev, "nmclan_attach()\n");
441
442     /* Create new ethernet device */
443     dev = alloc_etherdev(sizeof(mace_private));
444     if (!dev)
445             return -ENOMEM;
446     lp = netdev_priv(dev);
447     lp->p_dev = link;
448     link->priv = dev;
449     
450     spin_lock_init(&lp->bank_lock);
451     link->resource[0]->end = 32;
452     link->resource[0]->flags |= IO_DATA_PATH_WIDTH_AUTO;
453     link->config_flags |= CONF_ENABLE_IRQ;
454     link->config_index = 1;
455     link->config_regs = PRESENT_OPTION;
456
457     lp->tx_free_frames=AM2150_MAX_TX_FRAMES;
458
459     dev->netdev_ops = &mace_netdev_ops;
460     dev->ethtool_ops = &netdev_ethtool_ops;
461     dev->watchdog_timeo = TX_TIMEOUT;
462
463     return nmclan_config(link);
464 } /* nmclan_attach */
465
466 static void nmclan_detach(struct pcmcia_device *link)
467 {
468     struct net_device *dev = link->priv;
469
470     dev_dbg(&link->dev, "nmclan_detach\n");
471
472     unregister_netdev(dev);
473
474     nmclan_release(link);
475
476     free_netdev(dev);
477 } /* nmclan_detach */
478
479 /* ----------------------------------------------------------------------------
480 mace_read
481         Reads a MACE register.  This is bank independent; however, the
482         caller must ensure that this call is not interruptable.  We are
483         assuming that during normal operation, the MACE is always in
484         bank 0.
485 ---------------------------------------------------------------------------- */
486 static int mace_read(mace_private *lp, unsigned int ioaddr, int reg)
487 {
488   int data = 0xFF;
489   unsigned long flags;
490
491   switch (reg >> 4) {
492     case 0: /* register 0-15 */
493       data = inb(ioaddr + AM2150_MACE_BASE + reg);
494       break;
495     case 1: /* register 16-31 */
496       spin_lock_irqsave(&lp->bank_lock, flags);
497       MACEBANK(1);
498       data = inb(ioaddr + AM2150_MACE_BASE + (reg & 0x0F));
499       MACEBANK(0);
500       spin_unlock_irqrestore(&lp->bank_lock, flags);
501       break;
502   }
503   return data & 0xFF;
504 } /* mace_read */
505
506 /* ----------------------------------------------------------------------------
507 mace_write
508         Writes to a MACE register.  This is bank independent; however,
509         the caller must ensure that this call is not interruptable.  We
510         are assuming that during normal operation, the MACE is always in
511         bank 0.
512 ---------------------------------------------------------------------------- */
513 static void mace_write(mace_private *lp, unsigned int ioaddr, int reg,
514                        int data)
515 {
516   unsigned long flags;
517
518   switch (reg >> 4) {
519     case 0: /* register 0-15 */
520       outb(data & 0xFF, ioaddr + AM2150_MACE_BASE + reg);
521       break;
522     case 1: /* register 16-31 */
523       spin_lock_irqsave(&lp->bank_lock, flags);
524       MACEBANK(1);
525       outb(data & 0xFF, ioaddr + AM2150_MACE_BASE + (reg & 0x0F));
526       MACEBANK(0);
527       spin_unlock_irqrestore(&lp->bank_lock, flags);
528       break;
529   }
530 } /* mace_write */
531
532 /* ----------------------------------------------------------------------------
533 mace_init
534         Resets the MACE chip.
535 ---------------------------------------------------------------------------- */
536 static int mace_init(mace_private *lp, unsigned int ioaddr, char *enet_addr)
537 {
538   int i;
539   int ct = 0;
540
541   /* MACE Software reset */
542   mace_write(lp, ioaddr, MACE_BIUCC, 1);
543   while (mace_read(lp, ioaddr, MACE_BIUCC) & 0x01) {
544     /* Wait for reset bit to be cleared automatically after <= 200ns */;
545     if(++ct > 500)
546     {
547         pr_err("reset failed, card removed?\n");
548         return -1;
549     }
550     udelay(1);
551   }
552   mace_write(lp, ioaddr, MACE_BIUCC, 0);
553
554   /* The Am2150 requires that the MACE FIFOs operate in burst mode. */
555   mace_write(lp, ioaddr, MACE_FIFOCC, 0x0F);
556
557   mace_write(lp,ioaddr, MACE_RCVFC, 0); /* Disable Auto Strip Receive */
558   mace_write(lp, ioaddr, MACE_IMR, 0xFF); /* Disable all interrupts until _open */
559
560   /*
561    * Bit 2-1 PORTSEL[1-0] Port Select.
562    * 00 AUI/10Base-2
563    * 01 10Base-T
564    * 10 DAI Port (reserved in Am2150)
565    * 11 GPSI
566    * For this card, only the first two are valid.
567    * So, PLSCC should be set to
568    * 0x00 for 10Base-2
569    * 0x02 for 10Base-T
570    * Or just set ASEL in PHYCC below!
571    */
572   switch (if_port) {
573     case 1:
574       mace_write(lp, ioaddr, MACE_PLSCC, 0x02);
575       break;
576     case 2:
577       mace_write(lp, ioaddr, MACE_PLSCC, 0x00);
578       break;
579     default:
580       mace_write(lp, ioaddr, MACE_PHYCC, /* ASEL */ 4);
581       /* ASEL Auto Select.  When set, the PORTSEL[1-0] bits are overridden,
582          and the MACE device will automatically select the operating media
583          interface port. */
584       break;
585   }
586
587   mace_write(lp, ioaddr, MACE_IAC, MACE_IAC_ADDRCHG | MACE_IAC_PHYADDR);
588   /* Poll ADDRCHG bit */
589   ct = 0;
590   while (mace_read(lp, ioaddr, MACE_IAC) & MACE_IAC_ADDRCHG)
591   {
592         if(++ ct > 500)
593         {
594                 pr_err("ADDRCHG timeout, card removed?\n");
595                 return -1;
596         }
597   }
598   /* Set PADR register */
599   for (i = 0; i < ETH_ALEN; i++)
600     mace_write(lp, ioaddr, MACE_PADR, enet_addr[i]);
601
602   /* MAC Configuration Control Register should be written last */
603   /* Let set_multicast_list set this. */
604   /* mace_write(lp, ioaddr, MACE_MACCC, MACE_MACCC_ENXMT | MACE_MACCC_ENRCV); */
605   mace_write(lp, ioaddr, MACE_MACCC, 0x00);
606   return 0;
607 } /* mace_init */
608
609 static int nmclan_config(struct pcmcia_device *link)
610 {
611   struct net_device *dev = link->priv;
612   mace_private *lp = netdev_priv(dev);
613   u8 *buf;
614   size_t len;
615   int i, ret;
616   unsigned int ioaddr;
617
618   dev_dbg(&link->dev, "nmclan_config\n");
619
620   link->io_lines = 5;
621   ret = pcmcia_request_io(link);
622   if (ret)
623           goto failed;
624   ret = pcmcia_request_irq(link, mace_interrupt);
625   if (ret)
626           goto failed;
627   ret = pcmcia_enable_device(link);
628   if (ret)
629           goto failed;
630
631   dev->irq = link->irq;
632   dev->base_addr = link->resource[0]->start;
633
634   ioaddr = dev->base_addr;
635
636   /* Read the ethernet address from the CIS. */
637   len = pcmcia_get_tuple(link, 0x80, &buf);
638   if (!buf || len < ETH_ALEN) {
639           kfree(buf);
640           goto failed;
641   }
642   memcpy(dev->dev_addr, buf, ETH_ALEN);
643   kfree(buf);
644
645   /* Verify configuration by reading the MACE ID. */
646   {
647     char sig[2];
648
649     sig[0] = mace_read(lp, ioaddr, MACE_CHIPIDL);
650     sig[1] = mace_read(lp, ioaddr, MACE_CHIPIDH);
651     if ((sig[0] == 0x40) && ((sig[1] & 0x0F) == 0x09)) {
652       dev_dbg(&link->dev, "nmclan_cs configured: mace id=%x %x\n",
653             sig[0], sig[1]);
654     } else {
655       pr_notice("mace id not found: %x %x should be 0x40 0x?9\n",
656                 sig[0], sig[1]);
657       return -ENODEV;
658     }
659   }
660
661   if(mace_init(lp, ioaddr, dev->dev_addr) == -1)
662         goto failed;
663
664   /* The if_port symbol can be set when the module is loaded */
665   if (if_port <= 2)
666     dev->if_port = if_port;
667   else
668     pr_notice("invalid if_port requested\n");
669
670   SET_NETDEV_DEV(dev, &link->dev);
671
672   i = register_netdev(dev);
673   if (i != 0) {
674     pr_notice("register_netdev() failed\n");
675     goto failed;
676   }
677
678   netdev_info(dev, "nmclan: port %#3lx, irq %d, %s port, hw_addr %pM\n",
679               dev->base_addr, dev->irq, if_names[dev->if_port], dev->dev_addr);
680   return 0;
681
682 failed:
683         nmclan_release(link);
684         return -ENODEV;
685 } /* nmclan_config */
686
687 static void nmclan_release(struct pcmcia_device *link)
688 {
689         dev_dbg(&link->dev, "nmclan_release\n");
690         pcmcia_disable_device(link);
691 }
692
693 static int nmclan_suspend(struct pcmcia_device *link)
694 {
695         struct net_device *dev = link->priv;
696
697         if (link->open)
698                 netif_device_detach(dev);
699
700         return 0;
701 }
702
703 static int nmclan_resume(struct pcmcia_device *link)
704 {
705         struct net_device *dev = link->priv;
706
707         if (link->open) {
708                 nmclan_reset(dev);
709                 netif_device_attach(dev);
710         }
711
712         return 0;
713 }
714
715
716 /* ----------------------------------------------------------------------------
717 nmclan_reset
718         Reset and restore all of the Xilinx and MACE registers.
719 ---------------------------------------------------------------------------- */
720 static void nmclan_reset(struct net_device *dev)
721 {
722   mace_private *lp = netdev_priv(dev);
723
724 #if RESET_XILINX
725   struct pcmcia_device *link = &lp->link;
726   u8 OrigCorValue;
727
728   /* Save original COR value */
729   pcmcia_read_config_byte(link, CISREG_COR, &OrigCorValue);
730
731   /* Reset Xilinx */
732   dev_dbg(&link->dev, "nmclan_reset: OrigCorValue=0x%x, resetting...\n",
733         OrigCorValue);
734   pcmcia_write_config_byte(link, CISREG_COR, COR_SOFT_RESET);
735   /* Need to wait for 20 ms for PCMCIA to finish reset. */
736
737   /* Restore original COR configuration index */
738   pcmcia_write_config_byte(link, CISREG_COR,
739                           (COR_LEVEL_REQ | (OrigCorValue & COR_CONFIG_MASK)));
740   /* Xilinx is now completely reset along with the MACE chip. */
741   lp->tx_free_frames=AM2150_MAX_TX_FRAMES;
742
743 #endif /* #if RESET_XILINX */
744
745   /* Xilinx is now completely reset along with the MACE chip. */
746   lp->tx_free_frames=AM2150_MAX_TX_FRAMES;
747
748   /* Reinitialize the MACE chip for operation. */
749   mace_init(lp, dev->base_addr, dev->dev_addr);
750   mace_write(lp, dev->base_addr, MACE_IMR, MACE_IMR_DEFAULT);
751
752   /* Restore the multicast list and enable TX and RX. */
753   restore_multicast_list(dev);
754 } /* nmclan_reset */
755
756 /* ----------------------------------------------------------------------------
757 mace_config
758         [Someone tell me what this is supposed to do?  Is if_port a defined
759         standard?  If so, there should be defines to indicate 1=10Base-T,
760         2=10Base-2, etc. including limited automatic detection.]
761 ---------------------------------------------------------------------------- */
762 static int mace_config(struct net_device *dev, struct ifmap *map)
763 {
764   if ((map->port != (u_char)(-1)) && (map->port != dev->if_port)) {
765     if (map->port <= 2) {
766       dev->if_port = map->port;
767       netdev_info(dev, "switched to %s port\n", if_names[dev->if_port]);
768     } else
769       return -EINVAL;
770   }
771   return 0;
772 } /* mace_config */
773
774 /* ----------------------------------------------------------------------------
775 mace_open
776         Open device driver.
777 ---------------------------------------------------------------------------- */
778 static int mace_open(struct net_device *dev)
779 {
780   unsigned int ioaddr = dev->base_addr;
781   mace_private *lp = netdev_priv(dev);
782   struct pcmcia_device *link = lp->p_dev;
783
784   if (!pcmcia_dev_present(link))
785     return -ENODEV;
786
787   link->open++;
788
789   MACEBANK(0);
790
791   netif_start_queue(dev);
792   nmclan_reset(dev);
793
794   return 0; /* Always succeed */
795 } /* mace_open */
796
797 /* ----------------------------------------------------------------------------
798 mace_close
799         Closes device driver.
800 ---------------------------------------------------------------------------- */
801 static int mace_close(struct net_device *dev)
802 {
803   unsigned int ioaddr = dev->base_addr;
804   mace_private *lp = netdev_priv(dev);
805   struct pcmcia_device *link = lp->p_dev;
806
807   dev_dbg(&link->dev, "%s: shutting down ethercard.\n", dev->name);
808
809   /* Mask off all interrupts from the MACE chip. */
810   outb(0xFF, ioaddr + AM2150_MACE_BASE + MACE_IMR);
811
812   link->open--;
813   netif_stop_queue(dev);
814
815   return 0;
816 } /* mace_close */
817
818 static void netdev_get_drvinfo(struct net_device *dev,
819                                struct ethtool_drvinfo *info)
820 {
821         strlcpy(info->driver, DRV_NAME, sizeof(info->driver));
822         strlcpy(info->version, DRV_VERSION, sizeof(info->version));
823         snprintf(info->bus_info, sizeof(info->bus_info),
824                 "PCMCIA 0x%lx", dev->base_addr);
825 }
826
827 static const struct ethtool_ops netdev_ethtool_ops = {
828         .get_drvinfo            = netdev_get_drvinfo,
829 };
830
831 /* ----------------------------------------------------------------------------
832 mace_start_xmit
833         This routine begins the packet transmit function.  When completed,
834         it will generate a transmit interrupt.
835
836         According to /usr/src/linux/net/inet/dev.c, if _start_xmit
837         returns 0, the "packet is now solely the responsibility of the
838         driver."  If _start_xmit returns non-zero, the "transmission
839         failed, put skb back into a list."
840 ---------------------------------------------------------------------------- */
841
842 static void mace_tx_timeout(struct net_device *dev)
843 {
844   mace_private *lp = netdev_priv(dev);
845   struct pcmcia_device *link = lp->p_dev;
846
847   netdev_notice(dev, "transmit timed out -- ");
848 #if RESET_ON_TIMEOUT
849   pr_cont("resetting card\n");
850   pcmcia_reset_card(link->socket);
851 #else /* #if RESET_ON_TIMEOUT */
852   pr_cont("NOT resetting card\n");
853 #endif /* #if RESET_ON_TIMEOUT */
854   dev->trans_start = jiffies; /* prevent tx timeout */
855   netif_wake_queue(dev);
856 }
857
858 static netdev_tx_t mace_start_xmit(struct sk_buff *skb,
859                                          struct net_device *dev)
860 {
861   mace_private *lp = netdev_priv(dev);
862   unsigned int ioaddr = dev->base_addr;
863
864   netif_stop_queue(dev);
865
866   pr_debug("%s: mace_start_xmit(length = %ld) called.\n",
867         dev->name, (long)skb->len);
868
869 #if (!TX_INTERRUPTABLE)
870   /* Disable MACE TX interrupts. */
871   outb(MACE_IMR_DEFAULT | MACE_IR_XMTINT,
872     ioaddr + AM2150_MACE_BASE + MACE_IMR);
873   lp->tx_irq_disabled=1;
874 #endif /* #if (!TX_INTERRUPTABLE) */
875
876   {
877     /* This block must not be interrupted by another transmit request!
878        mace_tx_timeout will take care of timer-based retransmissions from
879        the upper layers.  The interrupt handler is guaranteed never to
880        service a transmit interrupt while we are in here.
881     */
882
883     lp->linux_stats.tx_bytes += skb->len;
884     lp->tx_free_frames--;
885
886     /* WARNING: Write the _exact_ number of bytes written in the header! */
887     /* Put out the word header [must be an outw()] . . . */
888     outw(skb->len, ioaddr + AM2150_XMT);
889     /* . . . and the packet [may be any combination of outw() and outb()] */
890     outsw(ioaddr + AM2150_XMT, skb->data, skb->len >> 1);
891     if (skb->len & 1) {
892       /* Odd byte transfer */
893       outb(skb->data[skb->len-1], ioaddr + AM2150_XMT);
894     }
895
896 #if MULTI_TX
897     if (lp->tx_free_frames > 0)
898       netif_start_queue(dev);
899 #endif /* #if MULTI_TX */
900   }
901
902 #if (!TX_INTERRUPTABLE)
903   /* Re-enable MACE TX interrupts. */
904   lp->tx_irq_disabled=0;
905   outb(MACE_IMR_DEFAULT, ioaddr + AM2150_MACE_BASE + MACE_IMR);
906 #endif /* #if (!TX_INTERRUPTABLE) */
907
908   dev_kfree_skb(skb);
909
910   return NETDEV_TX_OK;
911 } /* mace_start_xmit */
912
913 /* ----------------------------------------------------------------------------
914 mace_interrupt
915         The interrupt handler.
916 ---------------------------------------------------------------------------- */
917 static irqreturn_t mace_interrupt(int irq, void *dev_id)
918 {
919   struct net_device *dev = (struct net_device *) dev_id;
920   mace_private *lp = netdev_priv(dev);
921   unsigned int ioaddr;
922   int status;
923   int IntrCnt = MACE_MAX_IR_ITERATIONS;
924
925   if (dev == NULL) {
926     pr_debug("mace_interrupt(): irq 0x%X for unknown device.\n",
927           irq);
928     return IRQ_NONE;
929   }
930
931   ioaddr = dev->base_addr;
932
933   if (lp->tx_irq_disabled) {
934     const char *msg;
935     if (lp->tx_irq_disabled)
936       msg = "Interrupt with tx_irq_disabled";
937     else
938       msg = "Re-entering the interrupt handler";
939     netdev_notice(dev, "%s [isr=%02X, imr=%02X]\n",
940                   msg,
941                   inb(ioaddr + AM2150_MACE_BASE + MACE_IR),
942                   inb(ioaddr + AM2150_MACE_BASE + MACE_IMR));
943     /* WARNING: MACE_IR has been read! */
944     return IRQ_NONE;
945   }
946
947   if (!netif_device_present(dev)) {
948     netdev_dbg(dev, "interrupt from dead card\n");
949     return IRQ_NONE;
950   }
951
952   do {
953     /* WARNING: MACE_IR is a READ/CLEAR port! */
954     status = inb(ioaddr + AM2150_MACE_BASE + MACE_IR);
955     if (!(status & ~MACE_IMR_DEFAULT) && IntrCnt == MACE_MAX_IR_ITERATIONS)
956       return IRQ_NONE;
957
958     pr_debug("mace_interrupt: irq 0x%X status 0x%X.\n", irq, status);
959
960     if (status & MACE_IR_RCVINT) {
961       mace_rx(dev, MACE_MAX_RX_ITERATIONS);
962     }
963
964     if (status & MACE_IR_XMTINT) {
965       unsigned char fifofc;
966       unsigned char xmtrc;
967       unsigned char xmtfs;
968
969       fifofc = inb(ioaddr + AM2150_MACE_BASE + MACE_FIFOFC);
970       if ((fifofc & MACE_FIFOFC_XMTFC)==0) {
971         lp->linux_stats.tx_errors++;
972         outb(0xFF, ioaddr + AM2150_XMT_SKIP);
973       }
974
975       /* Transmit Retry Count (XMTRC, reg 4) */
976       xmtrc = inb(ioaddr + AM2150_MACE_BASE + MACE_XMTRC);
977       if (xmtrc & MACE_XMTRC_EXDEF) lp->mace_stats.exdef++;
978       lp->mace_stats.xmtrc += (xmtrc & MACE_XMTRC_XMTRC);
979
980       if (
981         (xmtfs = inb(ioaddr + AM2150_MACE_BASE + MACE_XMTFS)) &
982         MACE_XMTFS_XMTSV /* Transmit Status Valid */
983       ) {
984         lp->mace_stats.xmtsv++;
985
986         if (xmtfs & ~MACE_XMTFS_XMTSV) {
987           if (xmtfs & MACE_XMTFS_UFLO) {
988             /* Underflow.  Indicates that the Transmit FIFO emptied before
989                the end of frame was reached. */
990             lp->mace_stats.uflo++;
991           }
992           if (xmtfs & MACE_XMTFS_LCOL) {
993             /* Late Collision */
994             lp->mace_stats.lcol++;
995           }
996           if (xmtfs & MACE_XMTFS_MORE) {
997             /* MORE than one retry was needed */
998             lp->mace_stats.more++;
999           }
1000           if (xmtfs & MACE_XMTFS_ONE) {
1001             /* Exactly ONE retry occurred */
1002             lp->mace_stats.one++;
1003           }
1004           if (xmtfs & MACE_XMTFS_DEFER) {
1005             /* Transmission was defered */
1006             lp->mace_stats.defer++;
1007           }
1008           if (xmtfs & MACE_XMTFS_LCAR) {
1009             /* Loss of carrier */
1010             lp->mace_stats.lcar++;
1011           }
1012           if (xmtfs & MACE_XMTFS_RTRY) {
1013             /* Retry error: transmit aborted after 16 attempts */
1014             lp->mace_stats.rtry++;
1015           }
1016         } /* if (xmtfs & ~MACE_XMTFS_XMTSV) */
1017
1018       } /* if (xmtfs & MACE_XMTFS_XMTSV) */
1019
1020       lp->linux_stats.tx_packets++;
1021       lp->tx_free_frames++;
1022       netif_wake_queue(dev);
1023     } /* if (status & MACE_IR_XMTINT) */
1024
1025     if (status & ~MACE_IMR_DEFAULT & ~MACE_IR_RCVINT & ~MACE_IR_XMTINT) {
1026       if (status & MACE_IR_JAB) {
1027         /* Jabber Error.  Excessive transmit duration (20-150ms). */
1028         lp->mace_stats.jab++;
1029       }
1030       if (status & MACE_IR_BABL) {
1031         /* Babble Error.  >1518 bytes transmitted. */
1032         lp->mace_stats.babl++;
1033       }
1034       if (status & MACE_IR_CERR) {
1035         /* Collision Error.  CERR indicates the absence of the
1036            Signal Quality Error Test message after a packet
1037            transmission. */
1038         lp->mace_stats.cerr++;
1039       }
1040       if (status & MACE_IR_RCVCCO) {
1041         /* Receive Collision Count Overflow; */
1042         lp->mace_stats.rcvcco++;
1043       }
1044       if (status & MACE_IR_RNTPCO) {
1045         /* Runt Packet Count Overflow */
1046         lp->mace_stats.rntpco++;
1047       }
1048       if (status & MACE_IR_MPCO) {
1049         /* Missed Packet Count Overflow */
1050         lp->mace_stats.mpco++;
1051       }
1052     } /* if (status & ~MACE_IMR_DEFAULT & ~MACE_IR_RCVINT & ~MACE_IR_XMTINT) */
1053
1054   } while ((status & ~MACE_IMR_DEFAULT) && (--IntrCnt));
1055
1056   return IRQ_HANDLED;
1057 } /* mace_interrupt */
1058
1059 /* ----------------------------------------------------------------------------
1060 mace_rx
1061         Receives packets.
1062 ---------------------------------------------------------------------------- */
1063 static int mace_rx(struct net_device *dev, unsigned char RxCnt)
1064 {
1065   mace_private *lp = netdev_priv(dev);
1066   unsigned int ioaddr = dev->base_addr;
1067   unsigned char rx_framecnt;
1068   unsigned short rx_status;
1069
1070   while (
1071     ((rx_framecnt = inb(ioaddr + AM2150_RCV_FRAME_COUNT)) > 0) &&
1072     (rx_framecnt <= 12) && /* rx_framecnt==0xFF if card is extracted. */
1073     (RxCnt--)
1074   ) {
1075     rx_status = inw(ioaddr + AM2150_RCV);
1076
1077     pr_debug("%s: in mace_rx(), framecnt 0x%X, rx_status"
1078           " 0x%X.\n", dev->name, rx_framecnt, rx_status);
1079
1080     if (rx_status & MACE_RCVFS_RCVSTS) { /* Error, update stats. */
1081       lp->linux_stats.rx_errors++;
1082       if (rx_status & MACE_RCVFS_OFLO) {
1083         lp->mace_stats.oflo++;
1084       }
1085       if (rx_status & MACE_RCVFS_CLSN) {
1086         lp->mace_stats.clsn++;
1087       }
1088       if (rx_status & MACE_RCVFS_FRAM) {
1089         lp->mace_stats.fram++;
1090       }
1091       if (rx_status & MACE_RCVFS_FCS) {
1092         lp->mace_stats.fcs++;
1093       }
1094     } else {
1095       short pkt_len = (rx_status & ~MACE_RCVFS_RCVSTS) - 4;
1096         /* Auto Strip is off, always subtract 4 */
1097       struct sk_buff *skb;
1098
1099       lp->mace_stats.rfs_rntpc += inb(ioaddr + AM2150_RCV);
1100         /* runt packet count */
1101       lp->mace_stats.rfs_rcvcc += inb(ioaddr + AM2150_RCV);
1102         /* rcv collision count */
1103
1104       pr_debug("    receiving packet size 0x%X rx_status"
1105             " 0x%X.\n", pkt_len, rx_status);
1106
1107       skb = netdev_alloc_skb(dev, pkt_len + 2);
1108
1109       if (skb != NULL) {
1110         skb_reserve(skb, 2);
1111         insw(ioaddr + AM2150_RCV, skb_put(skb, pkt_len), pkt_len>>1);
1112         if (pkt_len & 1)
1113             *(skb_tail_pointer(skb) - 1) = inb(ioaddr + AM2150_RCV);
1114         skb->protocol = eth_type_trans(skb, dev);
1115         
1116         netif_rx(skb); /* Send the packet to the upper (protocol) layers. */
1117
1118         lp->linux_stats.rx_packets++;
1119         lp->linux_stats.rx_bytes += pkt_len;
1120         outb(0xFF, ioaddr + AM2150_RCV_NEXT); /* skip to next frame */
1121         continue;
1122       } else {
1123         pr_debug("%s: couldn't allocate a sk_buff of size"
1124               " %d.\n", dev->name, pkt_len);
1125         lp->linux_stats.rx_dropped++;
1126       }
1127     }
1128     outb(0xFF, ioaddr + AM2150_RCV_NEXT); /* skip to next frame */
1129   } /* while */
1130
1131   return 0;
1132 } /* mace_rx */
1133
1134 /* ----------------------------------------------------------------------------
1135 pr_linux_stats
1136 ---------------------------------------------------------------------------- */
1137 static void pr_linux_stats(struct net_device_stats *pstats)
1138 {
1139   pr_debug("pr_linux_stats\n");
1140   pr_debug(" rx_packets=%-7ld        tx_packets=%ld\n",
1141         (long)pstats->rx_packets, (long)pstats->tx_packets);
1142   pr_debug(" rx_errors=%-7ld         tx_errors=%ld\n",
1143         (long)pstats->rx_errors, (long)pstats->tx_errors);
1144   pr_debug(" rx_dropped=%-7ld        tx_dropped=%ld\n",
1145         (long)pstats->rx_dropped, (long)pstats->tx_dropped);
1146   pr_debug(" multicast=%-7ld         collisions=%ld\n",
1147         (long)pstats->multicast, (long)pstats->collisions);
1148
1149   pr_debug(" rx_length_errors=%-7ld  rx_over_errors=%ld\n",
1150         (long)pstats->rx_length_errors, (long)pstats->rx_over_errors);
1151   pr_debug(" rx_crc_errors=%-7ld     rx_frame_errors=%ld\n",
1152         (long)pstats->rx_crc_errors, (long)pstats->rx_frame_errors);
1153   pr_debug(" rx_fifo_errors=%-7ld    rx_missed_errors=%ld\n",
1154         (long)pstats->rx_fifo_errors, (long)pstats->rx_missed_errors);
1155
1156   pr_debug(" tx_aborted_errors=%-7ld tx_carrier_errors=%ld\n",
1157         (long)pstats->tx_aborted_errors, (long)pstats->tx_carrier_errors);
1158   pr_debug(" tx_fifo_errors=%-7ld    tx_heartbeat_errors=%ld\n",
1159         (long)pstats->tx_fifo_errors, (long)pstats->tx_heartbeat_errors);
1160   pr_debug(" tx_window_errors=%ld\n",
1161         (long)pstats->tx_window_errors);
1162 } /* pr_linux_stats */
1163
1164 /* ----------------------------------------------------------------------------
1165 pr_mace_stats
1166 ---------------------------------------------------------------------------- */
1167 static void pr_mace_stats(mace_statistics *pstats)
1168 {
1169   pr_debug("pr_mace_stats\n");
1170
1171   pr_debug(" xmtsv=%-7d             uflo=%d\n",
1172         pstats->xmtsv, pstats->uflo);
1173   pr_debug(" lcol=%-7d              more=%d\n",
1174         pstats->lcol, pstats->more);
1175   pr_debug(" one=%-7d               defer=%d\n",
1176         pstats->one, pstats->defer);
1177   pr_debug(" lcar=%-7d              rtry=%d\n",
1178         pstats->lcar, pstats->rtry);
1179
1180   /* MACE_XMTRC */
1181   pr_debug(" exdef=%-7d             xmtrc=%d\n",
1182         pstats->exdef, pstats->xmtrc);
1183
1184   /* RFS1--Receive Status (RCVSTS) */
1185   pr_debug(" oflo=%-7d              clsn=%d\n",
1186         pstats->oflo, pstats->clsn);
1187   pr_debug(" fram=%-7d              fcs=%d\n",
1188         pstats->fram, pstats->fcs);
1189
1190   /* RFS2--Runt Packet Count (RNTPC) */
1191   /* RFS3--Receive Collision Count (RCVCC) */
1192   pr_debug(" rfs_rntpc=%-7d         rfs_rcvcc=%d\n",
1193         pstats->rfs_rntpc, pstats->rfs_rcvcc);
1194
1195   /* MACE_IR */
1196   pr_debug(" jab=%-7d               babl=%d\n",
1197         pstats->jab, pstats->babl);
1198   pr_debug(" cerr=%-7d              rcvcco=%d\n",
1199         pstats->cerr, pstats->rcvcco);
1200   pr_debug(" rntpco=%-7d            mpco=%d\n",
1201         pstats->rntpco, pstats->mpco);
1202
1203   /* MACE_MPC */
1204   pr_debug(" mpc=%d\n", pstats->mpc);
1205
1206   /* MACE_RNTPC */
1207   pr_debug(" rntpc=%d\n", pstats->rntpc);
1208
1209   /* MACE_RCVCC */
1210   pr_debug(" rcvcc=%d\n", pstats->rcvcc);
1211
1212 } /* pr_mace_stats */
1213
1214 /* ----------------------------------------------------------------------------
1215 update_stats
1216         Update statistics.  We change to register window 1, so this
1217         should be run single-threaded if the device is active. This is
1218         expected to be a rare operation, and it's simpler for the rest
1219         of the driver to assume that window 0 is always valid rather
1220         than use a special window-state variable.
1221
1222         oflo & uflo should _never_ occur since it would mean the Xilinx
1223         was not able to transfer data between the MACE FIFO and the
1224         card's SRAM fast enough.  If this happens, something is
1225         seriously wrong with the hardware.
1226 ---------------------------------------------------------------------------- */
1227 static void update_stats(unsigned int ioaddr, struct net_device *dev)
1228 {
1229   mace_private *lp = netdev_priv(dev);
1230
1231   lp->mace_stats.rcvcc += mace_read(lp, ioaddr, MACE_RCVCC);
1232   lp->mace_stats.rntpc += mace_read(lp, ioaddr, MACE_RNTPC);
1233   lp->mace_stats.mpc += mace_read(lp, ioaddr, MACE_MPC);
1234   /* At this point, mace_stats is fully updated for this call.
1235      We may now update the linux_stats. */
1236
1237   /* The MACE has no equivalent for linux_stats field which are commented
1238      out. */
1239
1240   /* lp->linux_stats.multicast; */
1241   lp->linux_stats.collisions = 
1242     lp->mace_stats.rcvcco * 256 + lp->mace_stats.rcvcc;
1243     /* Collision: The MACE may retry sending a packet 15 times
1244        before giving up.  The retry count is in XMTRC.
1245        Does each retry constitute a collision?
1246        If so, why doesn't the RCVCC record these collisions? */
1247
1248   /* detailed rx_errors: */
1249   lp->linux_stats.rx_length_errors = 
1250     lp->mace_stats.rntpco * 256 + lp->mace_stats.rntpc;
1251   /* lp->linux_stats.rx_over_errors */
1252   lp->linux_stats.rx_crc_errors = lp->mace_stats.fcs;
1253   lp->linux_stats.rx_frame_errors = lp->mace_stats.fram;
1254   lp->linux_stats.rx_fifo_errors = lp->mace_stats.oflo;
1255   lp->linux_stats.rx_missed_errors = 
1256     lp->mace_stats.mpco * 256 + lp->mace_stats.mpc;
1257
1258   /* detailed tx_errors */
1259   lp->linux_stats.tx_aborted_errors = lp->mace_stats.rtry;
1260   lp->linux_stats.tx_carrier_errors = lp->mace_stats.lcar;
1261     /* LCAR usually results from bad cabling. */
1262   lp->linux_stats.tx_fifo_errors = lp->mace_stats.uflo;
1263   lp->linux_stats.tx_heartbeat_errors = lp->mace_stats.cerr;
1264   /* lp->linux_stats.tx_window_errors; */
1265 } /* update_stats */
1266
1267 /* ----------------------------------------------------------------------------
1268 mace_get_stats
1269         Gathers ethernet statistics from the MACE chip.
1270 ---------------------------------------------------------------------------- */
1271 static struct net_device_stats *mace_get_stats(struct net_device *dev)
1272 {
1273   mace_private *lp = netdev_priv(dev);
1274
1275   update_stats(dev->base_addr, dev);
1276
1277   pr_debug("%s: updating the statistics.\n", dev->name);
1278   pr_linux_stats(&lp->linux_stats);
1279   pr_mace_stats(&lp->mace_stats);
1280
1281   return &lp->linux_stats;
1282 } /* net_device_stats */
1283
1284 /* ----------------------------------------------------------------------------
1285 updateCRC
1286         Modified from Am79C90 data sheet.
1287 ---------------------------------------------------------------------------- */
1288
1289 #ifdef BROKEN_MULTICAST
1290
1291 static void updateCRC(int *CRC, int bit)
1292 {
1293   static const int poly[]={
1294     1,1,1,0, 1,1,0,1,
1295     1,0,1,1, 1,0,0,0,
1296     1,0,0,0, 0,0,1,1,
1297     0,0,1,0, 0,0,0,0
1298   }; /* CRC polynomial.  poly[n] = coefficient of the x**n term of the
1299         CRC generator polynomial. */
1300
1301   int j;
1302
1303   /* shift CRC and control bit (CRC[32]) */
1304   for (j = 32; j > 0; j--)
1305     CRC[j] = CRC[j-1];
1306   CRC[0] = 0;
1307
1308   /* If bit XOR(control bit) = 1, set CRC = CRC XOR polynomial. */
1309   if (bit ^ CRC[32])
1310     for (j = 0; j < 32; j++)
1311       CRC[j] ^= poly[j];
1312 } /* updateCRC */
1313
1314 /* ----------------------------------------------------------------------------
1315 BuildLAF
1316         Build logical address filter.
1317         Modified from Am79C90 data sheet.
1318
1319 Input
1320         ladrf: logical address filter (contents initialized to 0)
1321         adr: ethernet address
1322 ---------------------------------------------------------------------------- */
1323 static void BuildLAF(int *ladrf, int *adr)
1324 {
1325   int CRC[33]={1}; /* CRC register, 1 word/bit + extra control bit */
1326
1327   int i, byte; /* temporary array indices */
1328   int hashcode; /* the output object */
1329
1330   CRC[32]=0;
1331
1332   for (byte = 0; byte < 6; byte++)
1333     for (i = 0; i < 8; i++)
1334       updateCRC(CRC, (adr[byte] >> i) & 1);
1335
1336   hashcode = 0;
1337   for (i = 0; i < 6; i++)
1338     hashcode = (hashcode << 1) + CRC[i];
1339
1340   byte = hashcode >> 3;
1341   ladrf[byte] |= (1 << (hashcode & 7));
1342
1343 #ifdef PCMCIA_DEBUG
1344   if (0)
1345     printk(KERN_DEBUG "    adr =%pM\n", adr);
1346   printk(KERN_DEBUG "    hashcode = %d(decimal), ladrf[0:63] =", hashcode);
1347   for (i = 0; i < 8; i++)
1348     pr_cont(" %02X", ladrf[i]);
1349   pr_cont("\n");
1350 #endif
1351 } /* BuildLAF */
1352
1353 /* ----------------------------------------------------------------------------
1354 restore_multicast_list
1355         Restores the multicast filter for MACE chip to the last
1356         set_multicast_list() call.
1357
1358 Input
1359         multicast_num_addrs
1360         multicast_ladrf[]
1361 ---------------------------------------------------------------------------- */
1362 static void restore_multicast_list(struct net_device *dev)
1363 {
1364   mace_private *lp = netdev_priv(dev);
1365   int num_addrs = lp->multicast_num_addrs;
1366   int *ladrf = lp->multicast_ladrf;
1367   unsigned int ioaddr = dev->base_addr;
1368   int i;
1369
1370   pr_debug("%s: restoring Rx mode to %d addresses.\n",
1371         dev->name, num_addrs);
1372
1373   if (num_addrs > 0) {
1374
1375     pr_debug("Attempt to restore multicast list detected.\n");
1376
1377     mace_write(lp, ioaddr, MACE_IAC, MACE_IAC_ADDRCHG | MACE_IAC_LOGADDR);
1378     /* Poll ADDRCHG bit */
1379     while (mace_read(lp, ioaddr, MACE_IAC) & MACE_IAC_ADDRCHG)
1380       ;
1381     /* Set LADRF register */
1382     for (i = 0; i < MACE_LADRF_LEN; i++)
1383       mace_write(lp, ioaddr, MACE_LADRF, ladrf[i]);
1384
1385     mace_write(lp, ioaddr, MACE_UTR, MACE_UTR_RCVFCSE | MACE_UTR_LOOP_EXTERNAL);
1386     mace_write(lp, ioaddr, MACE_MACCC, MACE_MACCC_ENXMT | MACE_MACCC_ENRCV);
1387
1388   } else if (num_addrs < 0) {
1389
1390     /* Promiscuous mode: receive all packets */
1391     mace_write(lp, ioaddr, MACE_UTR, MACE_UTR_LOOP_EXTERNAL);
1392     mace_write(lp, ioaddr, MACE_MACCC,
1393       MACE_MACCC_PROM | MACE_MACCC_ENXMT | MACE_MACCC_ENRCV
1394     );
1395
1396   } else {
1397
1398     /* Normal mode */
1399     mace_write(lp, ioaddr, MACE_UTR, MACE_UTR_LOOP_EXTERNAL);
1400     mace_write(lp, ioaddr, MACE_MACCC, MACE_MACCC_ENXMT | MACE_MACCC_ENRCV);
1401
1402   }
1403 } /* restore_multicast_list */
1404
1405 /* ----------------------------------------------------------------------------
1406 set_multicast_list
1407         Set or clear the multicast filter for this adaptor.
1408
1409 Input
1410         num_addrs == -1 Promiscuous mode, receive all packets
1411         num_addrs == 0  Normal mode, clear multicast list
1412         num_addrs > 0   Multicast mode, receive normal and MC packets, and do
1413                         best-effort filtering.
1414 Output
1415         multicast_num_addrs
1416         multicast_ladrf[]
1417 ---------------------------------------------------------------------------- */
1418
1419 static void set_multicast_list(struct net_device *dev)
1420 {
1421   mace_private *lp = netdev_priv(dev);
1422   int adr[ETH_ALEN] = {0}; /* Ethernet address */
1423   struct netdev_hw_addr *ha;
1424
1425 #ifdef PCMCIA_DEBUG
1426   {
1427     static int old;
1428     if (netdev_mc_count(dev) != old) {
1429       old = netdev_mc_count(dev);
1430       pr_debug("%s: setting Rx mode to %d addresses.\n",
1431             dev->name, old);
1432     }
1433   }
1434 #endif
1435
1436   /* Set multicast_num_addrs. */
1437   lp->multicast_num_addrs = netdev_mc_count(dev);
1438
1439   /* Set multicast_ladrf. */
1440   if (num_addrs > 0) {
1441     /* Calculate multicast logical address filter */
1442     memset(lp->multicast_ladrf, 0, MACE_LADRF_LEN);
1443     netdev_for_each_mc_addr(ha, dev) {
1444       memcpy(adr, ha->addr, ETH_ALEN);
1445       BuildLAF(lp->multicast_ladrf, adr);
1446     }
1447   }
1448
1449   restore_multicast_list(dev);
1450
1451 } /* set_multicast_list */
1452
1453 #endif /* BROKEN_MULTICAST */
1454
1455 static void restore_multicast_list(struct net_device *dev)
1456 {
1457   unsigned int ioaddr = dev->base_addr;
1458   mace_private *lp = netdev_priv(dev);
1459
1460   pr_debug("%s: restoring Rx mode to %d addresses.\n", dev->name,
1461         lp->multicast_num_addrs);
1462
1463   if (dev->flags & IFF_PROMISC) {
1464     /* Promiscuous mode: receive all packets */
1465     mace_write(lp,ioaddr, MACE_UTR, MACE_UTR_LOOP_EXTERNAL);
1466     mace_write(lp, ioaddr, MACE_MACCC,
1467       MACE_MACCC_PROM | MACE_MACCC_ENXMT | MACE_MACCC_ENRCV
1468     );
1469   } else {
1470     /* Normal mode */
1471     mace_write(lp, ioaddr, MACE_UTR, MACE_UTR_LOOP_EXTERNAL);
1472     mace_write(lp, ioaddr, MACE_MACCC, MACE_MACCC_ENXMT | MACE_MACCC_ENRCV);
1473   }
1474 } /* restore_multicast_list */
1475
1476 static void set_multicast_list(struct net_device *dev)
1477 {
1478   mace_private *lp = netdev_priv(dev);
1479
1480 #ifdef PCMCIA_DEBUG
1481   {
1482     static int old;
1483     if (netdev_mc_count(dev) != old) {
1484       old = netdev_mc_count(dev);
1485       pr_debug("%s: setting Rx mode to %d addresses.\n",
1486             dev->name, old);
1487     }
1488   }
1489 #endif
1490
1491   lp->multicast_num_addrs = netdev_mc_count(dev);
1492   restore_multicast_list(dev);
1493
1494 } /* set_multicast_list */
1495
1496 static const struct pcmcia_device_id nmclan_ids[] = {
1497         PCMCIA_DEVICE_PROD_ID12("New Media Corporation", "Ethernet", 0x085a850b, 0x00b2e941),
1498         PCMCIA_DEVICE_PROD_ID12("Portable Add-ons", "Ethernet+", 0xebf1d60, 0xad673aaf),
1499         PCMCIA_DEVICE_NULL,
1500 };
1501 MODULE_DEVICE_TABLE(pcmcia, nmclan_ids);
1502
1503 static struct pcmcia_driver nmclan_cs_driver = {
1504         .owner          = THIS_MODULE,
1505         .name           = "nmclan_cs",
1506         .probe          = nmclan_probe,
1507         .remove         = nmclan_detach,
1508         .id_table       = nmclan_ids,
1509         .suspend        = nmclan_suspend,
1510         .resume         = nmclan_resume,
1511 };
1512 module_pcmcia_driver(nmclan_cs_driver);