Merge branch 'clockevents/fixes' of git://git.linaro.org/people/daniel.lezcano/linux...
[linux-drm-fsl-dcu.git] / drivers / cpufreq / exynos4210-cpufreq.c
1 /*
2  * Copyright (c) 2010-2011 Samsung Electronics Co., Ltd.
3  *              http://www.samsung.com
4  *
5  * EXYNOS4210 - CPU frequency scaling support
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10 */
11
12 #include <linux/module.h>
13 #include <linux/kernel.h>
14 #include <linux/err.h>
15 #include <linux/clk.h>
16 #include <linux/io.h>
17 #include <linux/slab.h>
18 #include <linux/cpufreq.h>
19
20 #include <mach/regs-clock.h>
21
22 #include "exynos-cpufreq.h"
23
24 static struct clk *cpu_clk;
25 static struct clk *moutcore;
26 static struct clk *mout_mpll;
27 static struct clk *mout_apll;
28
29 static unsigned int exynos4210_volt_table[] = {
30         1250000, 1150000, 1050000, 975000, 950000,
31 };
32
33 static struct cpufreq_frequency_table exynos4210_freq_table[] = {
34         {L0, 1200 * 1000},
35         {L1, 1000 * 1000},
36         {L2,  800 * 1000},
37         {L3,  500 * 1000},
38         {L4,  200 * 1000},
39         {0, CPUFREQ_TABLE_END},
40 };
41
42 static struct apll_freq apll_freq_4210[] = {
43         /*
44          * values:
45          * freq
46          * clock divider for CORE, COREM0, COREM1, PERIPH, ATB, PCLK_DBG, APLL, RESERVED
47          * clock divider for COPY, HPM, RESERVED
48          * PLL M, P, S
49          */
50         APLL_FREQ(1200, 0, 3, 7, 3, 4, 1, 7, 0, 5, 0, 0, 150, 3, 1),
51         APLL_FREQ(1000, 0, 3, 7, 3, 4, 1, 7, 0, 4, 0, 0, 250, 6, 1),
52         APLL_FREQ(800,  0, 3, 7, 3, 3, 1, 7, 0, 3, 0, 0, 200, 6, 1),
53         APLL_FREQ(500,  0, 3, 7, 3, 3, 1, 7, 0, 3, 0, 0, 250, 6, 2),
54         APLL_FREQ(200,  0, 1, 3, 1, 3, 1, 0, 0, 3, 0, 0, 200, 6, 3),
55 };
56
57 static void exynos4210_set_clkdiv(unsigned int div_index)
58 {
59         unsigned int tmp;
60
61         /* Change Divider - CPU0 */
62
63         tmp = apll_freq_4210[div_index].clk_div_cpu0;
64
65         __raw_writel(tmp, EXYNOS4_CLKDIV_CPU);
66
67         do {
68                 tmp = __raw_readl(EXYNOS4_CLKDIV_STATCPU);
69         } while (tmp & 0x1111111);
70
71         /* Change Divider - CPU1 */
72
73         tmp = apll_freq_4210[div_index].clk_div_cpu1;
74
75         __raw_writel(tmp, EXYNOS4_CLKDIV_CPU1);
76
77         do {
78                 tmp = __raw_readl(EXYNOS4_CLKDIV_STATCPU1);
79         } while (tmp & 0x11);
80 }
81
82 static void exynos4210_set_apll(unsigned int index)
83 {
84         unsigned int tmp, freq = apll_freq_4210[index].freq;
85
86         /* MUX_CORE_SEL = MPLL, ARMCLK uses MPLL for lock time */
87         clk_set_parent(moutcore, mout_mpll);
88
89         do {
90                 tmp = (__raw_readl(EXYNOS4_CLKMUX_STATCPU)
91                         >> EXYNOS4_CLKSRC_CPU_MUXCORE_SHIFT);
92                 tmp &= 0x7;
93         } while (tmp != 0x2);
94
95         clk_set_rate(mout_apll, freq * 1000);
96
97         /* MUX_CORE_SEL = APLL */
98         clk_set_parent(moutcore, mout_apll);
99
100         do {
101                 tmp = __raw_readl(EXYNOS4_CLKMUX_STATCPU);
102                 tmp &= EXYNOS4_CLKMUX_STATCPU_MUXCORE_MASK;
103         } while (tmp != (0x1 << EXYNOS4_CLKSRC_CPU_MUXCORE_SHIFT));
104 }
105
106 static void exynos4210_set_frequency(unsigned int old_index,
107                                      unsigned int new_index)
108 {
109         if (old_index > new_index) {
110                 exynos4210_set_clkdiv(new_index);
111                 exynos4210_set_apll(new_index);
112         } else if (old_index < new_index) {
113                 exynos4210_set_apll(new_index);
114                 exynos4210_set_clkdiv(new_index);
115         }
116 }
117
118 int exynos4210_cpufreq_init(struct exynos_dvfs_info *info)
119 {
120         unsigned long rate;
121
122         cpu_clk = clk_get(NULL, "armclk");
123         if (IS_ERR(cpu_clk))
124                 return PTR_ERR(cpu_clk);
125
126         moutcore = clk_get(NULL, "moutcore");
127         if (IS_ERR(moutcore))
128                 goto err_moutcore;
129
130         mout_mpll = clk_get(NULL, "mout_mpll");
131         if (IS_ERR(mout_mpll))
132                 goto err_mout_mpll;
133
134         rate = clk_get_rate(mout_mpll) / 1000;
135
136         mout_apll = clk_get(NULL, "mout_apll");
137         if (IS_ERR(mout_apll))
138                 goto err_mout_apll;
139
140         info->mpll_freq_khz = rate;
141         /* 800Mhz */
142         info->pll_safe_idx = L2;
143         info->cpu_clk = cpu_clk;
144         info->volt_table = exynos4210_volt_table;
145         info->freq_table = exynos4210_freq_table;
146         info->set_freq = exynos4210_set_frequency;
147
148         return 0;
149
150 err_mout_apll:
151         clk_put(mout_mpll);
152 err_mout_mpll:
153         clk_put(moutcore);
154 err_moutcore:
155         clk_put(cpu_clk);
156
157         pr_debug("%s: failed initialization\n", __func__);
158         return -EINVAL;
159 }