cd7d6064bcbef3e8ce3c81b521cb242f2a37fadf
[linux-drm-fsl-dcu.git] / arch / mips / include / asm / pgtable-32.h
1 /*
2  * This file is subject to the terms and conditions of the GNU General Public
3  * License.  See the file "COPYING" in the main directory of this archive
4  * for more details.
5  *
6  * Copyright (C) 1994, 95, 96, 97, 98, 99, 2000, 2003 Ralf Baechle
7  * Copyright (C) 1999, 2000, 2001 Silicon Graphics, Inc.
8  */
9 #ifndef _ASM_PGTABLE_32_H
10 #define _ASM_PGTABLE_32_H
11
12 #include <asm/addrspace.h>
13 #include <asm/page.h>
14
15 #include <linux/linkage.h>
16 #include <asm/cachectl.h>
17 #include <asm/fixmap.h>
18
19 #include <asm-generic/pgtable-nopmd.h>
20
21 extern int temp_tlb_entry __cpuinitdata;
22
23 /*
24  * - add_temporary_entry() add a temporary TLB entry. We use TLB entries
25  *      starting at the top and working down. This is for populating the
26  *      TLB before trap_init() puts the TLB miss handler in place. It
27  *      should be used only for entries matching the actual page tables,
28  *      to prevent inconsistencies.
29  */
30 extern int add_temporary_entry(unsigned long entrylo0, unsigned long entrylo1,
31                                unsigned long entryhi, unsigned long pagemask);
32
33 /*
34  * Basically we have the same two-level (which is the logical three level
35  * Linux page table layout folded) page tables as the i386.  Some day
36  * when we have proper page coloring support we can have a 1% quicker
37  * tlb refill handling mechanism, but for now it is a bit slower but
38  * works even with the cache aliasing problem the R4k and above have.
39  */
40
41 /* PGDIR_SHIFT determines what a third-level page table entry can map */
42 #define PGDIR_SHIFT     (2 * PAGE_SHIFT + PTE_ORDER - PTE_T_LOG2)
43 #define PGDIR_SIZE      (1UL << PGDIR_SHIFT)
44 #define PGDIR_MASK      (~(PGDIR_SIZE-1))
45
46 /*
47  * Entries per page directory level: we use two-level, so
48  * we don't really have any PUD/PMD directory physically.
49  */
50 #define __PGD_ORDER     (32 - 3 * PAGE_SHIFT + PGD_T_LOG2 + PTE_T_LOG2)
51 #define PGD_ORDER       (__PGD_ORDER >= 0 ? __PGD_ORDER : 0)
52 #define PUD_ORDER       aieeee_attempt_to_allocate_pud
53 #define PMD_ORDER       1
54 #define PTE_ORDER       0
55
56 #define PTRS_PER_PGD    (USER_PTRS_PER_PGD * 2)
57 #define PTRS_PER_PTE    ((PAGE_SIZE << PTE_ORDER) / sizeof(pte_t))
58
59 #define USER_PTRS_PER_PGD       (0x80000000UL/PGDIR_SIZE)
60 #define FIRST_USER_ADDRESS      0
61
62 #define VMALLOC_START     MAP_BASE
63
64 #define PKMAP_BASE              (0xfe000000UL)
65
66 #ifdef CONFIG_HIGHMEM
67 # define VMALLOC_END    (PKMAP_BASE-2*PAGE_SIZE)
68 #else
69 # define VMALLOC_END    (FIXADDR_START-2*PAGE_SIZE)
70 #endif
71
72 #ifdef CONFIG_64BIT_PHYS_ADDR
73 #define pte_ERROR(e) \
74         printk("%s:%d: bad pte %016Lx.\n", __FILE__, __LINE__, pte_val(e))
75 #else
76 #define pte_ERROR(e) \
77         printk("%s:%d: bad pte %08lx.\n", __FILE__, __LINE__, pte_val(e))
78 #endif
79 #define pgd_ERROR(e) \
80         printk("%s:%d: bad pgd %08lx.\n", __FILE__, __LINE__, pgd_val(e))
81
82 extern void load_pgd(unsigned long pg_dir);
83
84 extern pte_t invalid_pte_table[PAGE_SIZE/sizeof(pte_t)];
85
86 /*
87  * Empty pgd/pmd entries point to the invalid_pte_table.
88  */
89 static inline int pmd_none(pmd_t pmd)
90 {
91         return pmd_val(pmd) == (unsigned long) invalid_pte_table;
92 }
93
94 #define pmd_bad(pmd)            (pmd_val(pmd) & ~PAGE_MASK)
95
96 static inline int pmd_present(pmd_t pmd)
97 {
98         return pmd_val(pmd) != (unsigned long) invalid_pte_table;
99 }
100
101 static inline void pmd_clear(pmd_t *pmdp)
102 {
103         pmd_val(*pmdp) = ((unsigned long) invalid_pte_table);
104 }
105
106 #if defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32)
107 #define pte_page(x)             pfn_to_page(pte_pfn(x))
108 #define pte_pfn(x)              ((unsigned long)((x).pte_high >> 6))
109 static inline pte_t
110 pfn_pte(unsigned long pfn, pgprot_t prot)
111 {
112         pte_t pte;
113         pte.pte_high = (pfn << 6) | (pgprot_val(prot) & 0x3f);
114         pte.pte_low = pgprot_val(prot);
115         return pte;
116 }
117
118 #else
119
120 #define pte_page(x)             pfn_to_page(pte_pfn(x))
121
122 #ifdef CONFIG_CPU_VR41XX
123 #define pte_pfn(x)              ((unsigned long)((x).pte >> (PAGE_SHIFT + 2)))
124 #define pfn_pte(pfn, prot)      __pte(((pfn) << (PAGE_SHIFT + 2)) | pgprot_val(prot))
125 #else
126 #define pte_pfn(x)              ((unsigned long)((x).pte >> _PFN_SHIFT))
127 #define pfn_pte(pfn, prot)      __pte(((unsigned long long)(pfn) << _PFN_SHIFT) | pgprot_val(prot))
128 #endif
129 #endif /* defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32) */
130
131 #define __pgd_offset(address)   pgd_index(address)
132 #define __pud_offset(address)   (((address) >> PUD_SHIFT) & (PTRS_PER_PUD-1))
133 #define __pmd_offset(address)   (((address) >> PMD_SHIFT) & (PTRS_PER_PMD-1))
134
135 /* to find an entry in a kernel page-table-directory */
136 #define pgd_offset_k(address) pgd_offset(&init_mm, address)
137
138 #define pgd_index(address)      (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD-1))
139
140 /* to find an entry in a page-table-directory */
141 #define pgd_offset(mm, addr)    ((mm)->pgd + pgd_index(addr))
142
143 /* Find an entry in the third-level page table.. */
144 #define __pte_offset(address)                                           \
145         (((address) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
146 #define pte_offset(dir, address)                                        \
147         ((pte_t *) pmd_page_vaddr(*(dir)) + __pte_offset(address))
148 #define pte_offset_kernel(dir, address)                                 \
149         ((pte_t *) pmd_page_vaddr(*(dir)) + __pte_offset(address))
150
151 #define pte_offset_map(dir, address)                                    \
152         ((pte_t *)page_address(pmd_page(*(dir))) + __pte_offset(address))
153 #define pte_unmap(pte) ((void)(pte))
154
155 #if defined(CONFIG_CPU_R3000) || defined(CONFIG_CPU_TX39XX)
156
157 /* Swap entries must have VALID bit cleared. */
158 #define __swp_type(x)           (((x).val >> 10) & 0x1f)
159 #define __swp_offset(x)         ((x).val >> 15)
160 #define __swp_entry(type,offset)        \
161         ((swp_entry_t) { ((type) << 10) | ((offset) << 15) })
162
163 /*
164  * Bits 0, 4, 8, and 9 are taken, split up 28 bits of offset into this range:
165  */
166 #define PTE_FILE_MAX_BITS       28
167
168 #define pte_to_pgoff(_pte)      ((((_pte).pte >> 1 ) & 0x07) | \
169                                  (((_pte).pte >> 2 ) & 0x38) | \
170                                  (((_pte).pte >> 10) <<  6 ))
171
172 #define pgoff_to_pte(off)       ((pte_t) { (((off) & 0x07) << 1 ) | \
173                                            (((off) & 0x38) << 2 ) | \
174                                            (((off) >>  6 ) << 10) | \
175                                            _PAGE_FILE })
176
177 #else
178
179 /* Swap entries must have VALID and GLOBAL bits cleared. */
180 #if defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32)
181 #define __swp_type(x)           (((x).val >> 2) & 0x1f)
182 #define __swp_offset(x)          ((x).val >> 7)
183 #define __swp_entry(type,offset)        \
184                 ((swp_entry_t)  { ((type) << 2) | ((offset) << 7) })
185 #else
186 #define __swp_type(x)           (((x).val >> 8) & 0x1f)
187 #define __swp_offset(x)          ((x).val >> 13)
188 #define __swp_entry(type,offset)        \
189                 ((swp_entry_t)  { ((type) << 8) | ((offset) << 13) })
190 #endif /* defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32) */
191
192 #if defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32)
193 /*
194  * Bits 0 and 1 of pte_high are taken, use the rest for the page offset...
195  */
196 #define PTE_FILE_MAX_BITS       30
197
198 #define pte_to_pgoff(_pte)      ((_pte).pte_high >> 2)
199 #define pgoff_to_pte(off)       ((pte_t) { _PAGE_FILE, (off) << 2 })
200
201 #else
202 /*
203  * Bits 0, 4, 6, and 7 are taken, split up 28 bits of offset into this range:
204  */
205 #define PTE_FILE_MAX_BITS       28
206
207 #define pte_to_pgoff(_pte)      ((((_pte).pte >> 1) & 0x7) | \
208                                  (((_pte).pte >> 2) & 0x8) | \
209                                  (((_pte).pte >> 8) <<  4))
210
211 #define pgoff_to_pte(off)       ((pte_t) { (((off) & 0x7) << 1) | \
212                                            (((off) & 0x8) << 2) | \
213                                            (((off) >>  4) << 8) | \
214                                            _PAGE_FILE })
215 #endif
216
217 #endif
218
219 #if defined(CONFIG_64BIT_PHYS_ADDR) && defined(CONFIG_CPU_MIPS32)
220 #define __pte_to_swp_entry(pte) ((swp_entry_t) { (pte).pte_high })
221 #define __swp_entry_to_pte(x)   ((pte_t) { 0, (x).val })
222 #else
223 #define __pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) })
224 #define __swp_entry_to_pte(x)   ((pte_t) { (x).val })
225 #endif
226
227 #endif /* _ASM_PGTABLE_32_H */