Merge ../linus
[linux-drm-fsl-dcu.git] / arch / ia64 / kernel / setup.c
1 /*
2  * Architecture-specific setup.
3  *
4  * Copyright (C) 1998-2001, 2003-2004 Hewlett-Packard Co
5  *      David Mosberger-Tang <davidm@hpl.hp.com>
6  *      Stephane Eranian <eranian@hpl.hp.com>
7  * Copyright (C) 2000, 2004 Intel Corp
8  *      Rohit Seth <rohit.seth@intel.com>
9  *      Suresh Siddha <suresh.b.siddha@intel.com>
10  *      Gordon Jin <gordon.jin@intel.com>
11  * Copyright (C) 1999 VA Linux Systems
12  * Copyright (C) 1999 Walt Drummond <drummond@valinux.com>
13  *
14  * 12/26/04 S.Siddha, G.Jin, R.Seth
15  *                      Add multi-threading and multi-core detection
16  * 11/12/01 D.Mosberger Convert get_cpuinfo() to seq_file based show_cpuinfo().
17  * 04/04/00 D.Mosberger renamed cpu_initialized to cpu_online_map
18  * 03/31/00 R.Seth      cpu_initialized and current->processor fixes
19  * 02/04/00 D.Mosberger some more get_cpuinfo fixes...
20  * 02/01/00 R.Seth      fixed get_cpuinfo for SMP
21  * 01/07/99 S.Eranian   added the support for command line argument
22  * 06/24/99 W.Drummond  added boot_cpu_data.
23  * 05/28/05 Z. Menyhart Dynamic stride size for "flush_icache_range()"
24  */
25 #include <linux/module.h>
26 #include <linux/init.h>
27
28 #include <linux/acpi.h>
29 #include <linux/bootmem.h>
30 #include <linux/console.h>
31 #include <linux/delay.h>
32 #include <linux/kernel.h>
33 #include <linux/reboot.h>
34 #include <linux/sched.h>
35 #include <linux/seq_file.h>
36 #include <linux/string.h>
37 #include <linux/threads.h>
38 #include <linux/screen_info.h>
39 #include <linux/dmi.h>
40 #include <linux/serial.h>
41 #include <linux/serial_core.h>
42 #include <linux/efi.h>
43 #include <linux/initrd.h>
44 #include <linux/pm.h>
45 #include <linux/cpufreq.h>
46 #include <linux/kexec.h>
47 #include <linux/crash_dump.h>
48
49 #include <asm/ia32.h>
50 #include <asm/machvec.h>
51 #include <asm/mca.h>
52 #include <asm/meminit.h>
53 #include <asm/page.h>
54 #include <asm/patch.h>
55 #include <asm/pgtable.h>
56 #include <asm/processor.h>
57 #include <asm/sal.h>
58 #include <asm/sections.h>
59 #include <asm/setup.h>
60 #include <asm/smp.h>
61 #include <asm/system.h>
62 #include <asm/unistd.h>
63 #include <asm/system.h>
64
65 #if defined(CONFIG_SMP) && (IA64_CPU_SIZE > PAGE_SIZE)
66 # error "struct cpuinfo_ia64 too big!"
67 #endif
68
69 #ifdef CONFIG_SMP
70 unsigned long __per_cpu_offset[NR_CPUS];
71 EXPORT_SYMBOL(__per_cpu_offset);
72 #endif
73
74 extern void ia64_setup_printk_clock(void);
75
76 DEFINE_PER_CPU(struct cpuinfo_ia64, cpu_info);
77 DEFINE_PER_CPU(unsigned long, local_per_cpu_offset);
78 DEFINE_PER_CPU(unsigned long, ia64_phys_stacked_size_p8);
79 unsigned long ia64_cycles_per_usec;
80 struct ia64_boot_param *ia64_boot_param;
81 struct screen_info screen_info;
82 unsigned long vga_console_iobase;
83 unsigned long vga_console_membase;
84
85 static struct resource data_resource = {
86         .name   = "Kernel data",
87         .flags  = IORESOURCE_BUSY | IORESOURCE_MEM
88 };
89
90 static struct resource code_resource = {
91         .name   = "Kernel code",
92         .flags  = IORESOURCE_BUSY | IORESOURCE_MEM
93 };
94 extern void efi_initialize_iomem_resources(struct resource *,
95                 struct resource *);
96 extern char _text[], _end[], _etext[];
97
98 unsigned long ia64_max_cacheline_size;
99
100 int dma_get_cache_alignment(void)
101 {
102         return ia64_max_cacheline_size;
103 }
104 EXPORT_SYMBOL(dma_get_cache_alignment);
105
106 unsigned long ia64_iobase;      /* virtual address for I/O accesses */
107 EXPORT_SYMBOL(ia64_iobase);
108 struct io_space io_space[MAX_IO_SPACES];
109 EXPORT_SYMBOL(io_space);
110 unsigned int num_io_spaces;
111
112 /*
113  * "flush_icache_range()" needs to know what processor dependent stride size to use
114  * when it makes i-cache(s) coherent with d-caches.
115  */
116 #define I_CACHE_STRIDE_SHIFT    5       /* Safest way to go: 32 bytes by 32 bytes */
117 unsigned long ia64_i_cache_stride_shift = ~0;
118
119 /*
120  * The merge_mask variable needs to be set to (max(iommu_page_size(iommu)) - 1).  This
121  * mask specifies a mask of address bits that must be 0 in order for two buffers to be
122  * mergeable by the I/O MMU (i.e., the end address of the first buffer and the start
123  * address of the second buffer must be aligned to (merge_mask+1) in order to be
124  * mergeable).  By default, we assume there is no I/O MMU which can merge physically
125  * discontiguous buffers, so we set the merge_mask to ~0UL, which corresponds to a iommu
126  * page-size of 2^64.
127  */
128 unsigned long ia64_max_iommu_merge_mask = ~0UL;
129 EXPORT_SYMBOL(ia64_max_iommu_merge_mask);
130
131 /*
132  * We use a special marker for the end of memory and it uses the extra (+1) slot
133  */
134 struct rsvd_region rsvd_region[IA64_MAX_RSVD_REGIONS + 1] __initdata;
135 int num_rsvd_regions __initdata;
136
137
138 /*
139  * Filter incoming memory segments based on the primitive map created from the boot
140  * parameters. Segments contained in the map are removed from the memory ranges. A
141  * caller-specified function is called with the memory ranges that remain after filtering.
142  * This routine does not assume the incoming segments are sorted.
143  */
144 int __init
145 filter_rsvd_memory (unsigned long start, unsigned long end, void *arg)
146 {
147         unsigned long range_start, range_end, prev_start;
148         void (*func)(unsigned long, unsigned long, int);
149         int i;
150
151 #if IGNORE_PFN0
152         if (start == PAGE_OFFSET) {
153                 printk(KERN_WARNING "warning: skipping physical page 0\n");
154                 start += PAGE_SIZE;
155                 if (start >= end) return 0;
156         }
157 #endif
158         /*
159          * lowest possible address(walker uses virtual)
160          */
161         prev_start = PAGE_OFFSET;
162         func = arg;
163
164         for (i = 0; i < num_rsvd_regions; ++i) {
165                 range_start = max(start, prev_start);
166                 range_end   = min(end, rsvd_region[i].start);
167
168                 if (range_start < range_end)
169                         call_pernode_memory(__pa(range_start), range_end - range_start, func);
170
171                 /* nothing more available in this segment */
172                 if (range_end == end) return 0;
173
174                 prev_start = rsvd_region[i].end;
175         }
176         /* end of memory marker allows full processing inside loop body */
177         return 0;
178 }
179
180 static void __init
181 sort_regions (struct rsvd_region *rsvd_region, int max)
182 {
183         int j;
184
185         /* simple bubble sorting */
186         while (max--) {
187                 for (j = 0; j < max; ++j) {
188                         if (rsvd_region[j].start > rsvd_region[j+1].start) {
189                                 struct rsvd_region tmp;
190                                 tmp = rsvd_region[j];
191                                 rsvd_region[j] = rsvd_region[j + 1];
192                                 rsvd_region[j + 1] = tmp;
193                         }
194                 }
195         }
196 }
197
198 /*
199  * Request address space for all standard resources
200  */
201 static int __init register_memory(void)
202 {
203         code_resource.start = ia64_tpa(_text);
204         code_resource.end   = ia64_tpa(_etext) - 1;
205         data_resource.start = ia64_tpa(_etext);
206         data_resource.end   = ia64_tpa(_end) - 1;
207         efi_initialize_iomem_resources(&code_resource, &data_resource);
208
209         return 0;
210 }
211
212 __initcall(register_memory);
213
214 /**
215  * reserve_memory - setup reserved memory areas
216  *
217  * Setup the reserved memory areas set aside for the boot parameters,
218  * initrd, etc.  There are currently %IA64_MAX_RSVD_REGIONS defined,
219  * see include/asm-ia64/meminit.h if you need to define more.
220  */
221 void __init
222 reserve_memory (void)
223 {
224         int n = 0;
225
226         /*
227          * none of the entries in this table overlap
228          */
229         rsvd_region[n].start = (unsigned long) ia64_boot_param;
230         rsvd_region[n].end   = rsvd_region[n].start + sizeof(*ia64_boot_param);
231         n++;
232
233         rsvd_region[n].start = (unsigned long) __va(ia64_boot_param->efi_memmap);
234         rsvd_region[n].end   = rsvd_region[n].start + ia64_boot_param->efi_memmap_size;
235         n++;
236
237         rsvd_region[n].start = (unsigned long) __va(ia64_boot_param->command_line);
238         rsvd_region[n].end   = (rsvd_region[n].start
239                                 + strlen(__va(ia64_boot_param->command_line)) + 1);
240         n++;
241
242         rsvd_region[n].start = (unsigned long) ia64_imva((void *)KERNEL_START);
243         rsvd_region[n].end   = (unsigned long) ia64_imva(_end);
244         n++;
245
246 #ifdef CONFIG_BLK_DEV_INITRD
247         if (ia64_boot_param->initrd_start) {
248                 rsvd_region[n].start = (unsigned long)__va(ia64_boot_param->initrd_start);
249                 rsvd_region[n].end   = rsvd_region[n].start + ia64_boot_param->initrd_size;
250                 n++;
251         }
252 #endif
253
254         efi_memmap_init(&rsvd_region[n].start, &rsvd_region[n].end);
255         n++;
256
257 #ifdef CONFIG_KEXEC
258         /* crashkernel=size@offset specifies the size to reserve for a crash
259          * kernel.(offset is ingored for keep compatibility with other archs)
260          * By reserving this memory we guarantee that linux never set's it
261          * up as a DMA target.Useful for holding code to do something
262          * appropriate after a kernel panic.
263          */
264         {
265                 char *from = strstr(saved_command_line, "crashkernel=");
266                 unsigned long base, size;
267                 if (from) {
268                         size = memparse(from + 12, &from);
269                         if (size) {
270                                 sort_regions(rsvd_region, n);
271                                 base = kdump_find_rsvd_region(size,
272                                 rsvd_region, n);
273                                 if (base != ~0UL) {
274                                         rsvd_region[n].start =
275                                                 (unsigned long)__va(base);
276                                         rsvd_region[n].end =
277                                                 (unsigned long)__va(base + size);
278                                         n++;
279                                         crashk_res.start = base;
280                                         crashk_res.end = base + size - 1;
281                                 }
282                         }
283                 }
284                 efi_memmap_res.start = ia64_boot_param->efi_memmap;
285                 efi_memmap_res.end = efi_memmap_res.start +
286                         ia64_boot_param->efi_memmap_size;
287                 boot_param_res.start = __pa(ia64_boot_param);
288                 boot_param_res.end = boot_param_res.start +
289                         sizeof(*ia64_boot_param);
290         }
291 #endif
292         /* end of memory marker */
293         rsvd_region[n].start = ~0UL;
294         rsvd_region[n].end   = ~0UL;
295         n++;
296
297         num_rsvd_regions = n;
298         BUG_ON(IA64_MAX_RSVD_REGIONS + 1 < n);
299
300         sort_regions(rsvd_region, num_rsvd_regions);
301 }
302
303
304 /**
305  * find_initrd - get initrd parameters from the boot parameter structure
306  *
307  * Grab the initrd start and end from the boot parameter struct given us by
308  * the boot loader.
309  */
310 void __init
311 find_initrd (void)
312 {
313 #ifdef CONFIG_BLK_DEV_INITRD
314         if (ia64_boot_param->initrd_start) {
315                 initrd_start = (unsigned long)__va(ia64_boot_param->initrd_start);
316                 initrd_end   = initrd_start+ia64_boot_param->initrd_size;
317
318                 printk(KERN_INFO "Initial ramdisk at: 0x%lx (%lu bytes)\n",
319                        initrd_start, ia64_boot_param->initrd_size);
320         }
321 #endif
322 }
323
324 static void __init
325 io_port_init (void)
326 {
327         unsigned long phys_iobase;
328
329         /*
330          * Set `iobase' based on the EFI memory map or, failing that, the
331          * value firmware left in ar.k0.
332          *
333          * Note that in ia32 mode, IN/OUT instructions use ar.k0 to compute
334          * the port's virtual address, so ia32_load_state() loads it with a
335          * user virtual address.  But in ia64 mode, glibc uses the
336          * *physical* address in ar.k0 to mmap the appropriate area from
337          * /dev/mem, and the inX()/outX() interfaces use MMIO.  In both
338          * cases, user-mode can only use the legacy 0-64K I/O port space.
339          *
340          * ar.k0 is not involved in kernel I/O port accesses, which can use
341          * any of the I/O port spaces and are done via MMIO using the
342          * virtual mmio_base from the appropriate io_space[].
343          */
344         phys_iobase = efi_get_iobase();
345         if (!phys_iobase) {
346                 phys_iobase = ia64_get_kr(IA64_KR_IO_BASE);
347                 printk(KERN_INFO "No I/O port range found in EFI memory map, "
348                         "falling back to AR.KR0 (0x%lx)\n", phys_iobase);
349         }
350         ia64_iobase = (unsigned long) ioremap(phys_iobase, 0);
351         ia64_set_kr(IA64_KR_IO_BASE, __pa(ia64_iobase));
352
353         /* setup legacy IO port space */
354         io_space[0].mmio_base = ia64_iobase;
355         io_space[0].sparse = 1;
356         num_io_spaces = 1;
357 }
358
359 /**
360  * early_console_setup - setup debugging console
361  *
362  * Consoles started here require little enough setup that we can start using
363  * them very early in the boot process, either right after the machine
364  * vector initialization, or even before if the drivers can detect their hw.
365  *
366  * Returns non-zero if a console couldn't be setup.
367  */
368 static inline int __init
369 early_console_setup (char *cmdline)
370 {
371         int earlycons = 0;
372
373 #ifdef CONFIG_SERIAL_SGI_L1_CONSOLE
374         {
375                 extern int sn_serial_console_early_setup(void);
376                 if (!sn_serial_console_early_setup())
377                         earlycons++;
378         }
379 #endif
380 #ifdef CONFIG_EFI_PCDP
381         if (!efi_setup_pcdp_console(cmdline))
382                 earlycons++;
383 #endif
384 #ifdef CONFIG_SERIAL_8250_CONSOLE
385         if (!early_serial_console_init(cmdline))
386                 earlycons++;
387 #endif
388
389         return (earlycons) ? 0 : -1;
390 }
391
392 static inline void
393 mark_bsp_online (void)
394 {
395 #ifdef CONFIG_SMP
396         /* If we register an early console, allow CPU 0 to printk */
397         cpu_set(smp_processor_id(), cpu_online_map);
398 #endif
399 }
400
401 #ifdef CONFIG_SMP
402 static void __init
403 check_for_logical_procs (void)
404 {
405         pal_logical_to_physical_t info;
406         s64 status;
407
408         status = ia64_pal_logical_to_phys(0, &info);
409         if (status == -1) {
410                 printk(KERN_INFO "No logical to physical processor mapping "
411                        "available\n");
412                 return;
413         }
414         if (status) {
415                 printk(KERN_ERR "ia64_pal_logical_to_phys failed with %ld\n",
416                        status);
417                 return;
418         }
419         /*
420          * Total number of siblings that BSP has.  Though not all of them 
421          * may have booted successfully. The correct number of siblings 
422          * booted is in info.overview_num_log.
423          */
424         smp_num_siblings = info.overview_tpc;
425         smp_num_cpucores = info.overview_cpp;
426 }
427 #endif
428
429 static __initdata int nomca;
430 static __init int setup_nomca(char *s)
431 {
432         nomca = 1;
433         return 0;
434 }
435 early_param("nomca", setup_nomca);
436
437 void __init
438 setup_arch (char **cmdline_p)
439 {
440         unw_init();
441
442         ia64_patch_vtop((u64) __start___vtop_patchlist, (u64) __end___vtop_patchlist);
443
444         *cmdline_p = __va(ia64_boot_param->command_line);
445         strlcpy(saved_command_line, *cmdline_p, COMMAND_LINE_SIZE);
446
447         efi_init();
448         io_port_init();
449
450         parse_early_param();
451
452 #ifdef CONFIG_IA64_GENERIC
453         machvec_init(NULL);
454 #endif
455
456         if (early_console_setup(*cmdline_p) == 0)
457                 mark_bsp_online();
458
459 #ifdef CONFIG_ACPI
460         /* Initialize the ACPI boot-time table parser */
461         acpi_table_init();
462 # ifdef CONFIG_ACPI_NUMA
463         acpi_numa_init();
464 # endif
465 #else
466 # ifdef CONFIG_SMP
467         smp_build_cpu_map();    /* happens, e.g., with the Ski simulator */
468 # endif
469 #endif /* CONFIG_APCI_BOOT */
470
471         find_memory();
472
473         /* process SAL system table: */
474         ia64_sal_init(__va(efi.sal_systab));
475
476         ia64_setup_printk_clock();
477
478 #ifdef CONFIG_SMP
479         cpu_physical_id(0) = hard_smp_processor_id();
480
481         cpu_set(0, cpu_sibling_map[0]);
482         cpu_set(0, cpu_core_map[0]);
483
484         check_for_logical_procs();
485         if (smp_num_cpucores > 1)
486                 printk(KERN_INFO
487                        "cpu package is Multi-Core capable: number of cores=%d\n",
488                        smp_num_cpucores);
489         if (smp_num_siblings > 1)
490                 printk(KERN_INFO
491                        "cpu package is Multi-Threading capable: number of siblings=%d\n",
492                        smp_num_siblings);
493 #endif
494
495         cpu_init();     /* initialize the bootstrap CPU */
496         mmu_context_init();     /* initialize context_id bitmap */
497
498         check_sal_cache_flush();
499
500 #ifdef CONFIG_ACPI
501         acpi_boot_init();
502 #endif
503
504 #ifdef CONFIG_VT
505         if (!conswitchp) {
506 # if defined(CONFIG_DUMMY_CONSOLE)
507                 conswitchp = &dummy_con;
508 # endif
509 # if defined(CONFIG_VGA_CONSOLE)
510                 /*
511                  * Non-legacy systems may route legacy VGA MMIO range to system
512                  * memory.  vga_con probes the MMIO hole, so memory looks like
513                  * a VGA device to it.  The EFI memory map can tell us if it's
514                  * memory so we can avoid this problem.
515                  */
516                 if (efi_mem_type(0xA0000) != EFI_CONVENTIONAL_MEMORY)
517                         conswitchp = &vga_con;
518 # endif
519         }
520 #endif
521
522         /* enable IA-64 Machine Check Abort Handling unless disabled */
523         if (!nomca)
524                 ia64_mca_init();
525
526         platform_setup(cmdline_p);
527         paging_init();
528 }
529
530 /*
531  * Display cpu info for all cpu's.
532  */
533 static int
534 show_cpuinfo (struct seq_file *m, void *v)
535 {
536 #ifdef CONFIG_SMP
537 #       define lpj      c->loops_per_jiffy
538 #       define cpunum   c->cpu
539 #else
540 #       define lpj      loops_per_jiffy
541 #       define cpunum   0
542 #endif
543         static struct {
544                 unsigned long mask;
545                 const char *feature_name;
546         } feature_bits[] = {
547                 { 1UL << 0, "branchlong" },
548                 { 1UL << 1, "spontaneous deferral"},
549                 { 1UL << 2, "16-byte atomic ops" }
550         };
551         char features[128], *cp, sep;
552         struct cpuinfo_ia64 *c = v;
553         unsigned long mask;
554         unsigned long proc_freq;
555         int i;
556
557         mask = c->features;
558
559         /* build the feature string: */
560         memcpy(features, " standard", 10);
561         cp = features;
562         sep = 0;
563         for (i = 0; i < (int) ARRAY_SIZE(feature_bits); ++i) {
564                 if (mask & feature_bits[i].mask) {
565                         if (sep)
566                                 *cp++ = sep;
567                         sep = ',';
568                         *cp++ = ' ';
569                         strcpy(cp, feature_bits[i].feature_name);
570                         cp += strlen(feature_bits[i].feature_name);
571                         mask &= ~feature_bits[i].mask;
572                 }
573         }
574         if (mask) {
575                 /* print unknown features as a hex value: */
576                 if (sep)
577                         *cp++ = sep;
578                 sprintf(cp, " 0x%lx", mask);
579         }
580
581         proc_freq = cpufreq_quick_get(cpunum);
582         if (!proc_freq)
583                 proc_freq = c->proc_freq / 1000;
584
585         seq_printf(m,
586                    "processor  : %d\n"
587                    "vendor     : %s\n"
588                    "arch       : IA-64\n"
589                    "family     : %u\n"
590                    "model      : %u\n"
591                    "model name : %s\n"
592                    "revision   : %u\n"
593                    "archrev    : %u\n"
594                    "features   :%s\n"   /* don't change this---it _is_ right! */
595                    "cpu number : %lu\n"
596                    "cpu regs   : %u\n"
597                    "cpu MHz    : %lu.%06lu\n"
598                    "itc MHz    : %lu.%06lu\n"
599                    "BogoMIPS   : %lu.%02lu\n",
600                    cpunum, c->vendor, c->family, c->model,
601                    c->model_name, c->revision, c->archrev,
602                    features, c->ppn, c->number,
603                    proc_freq / 1000, proc_freq % 1000,
604                    c->itc_freq / 1000000, c->itc_freq % 1000000,
605                    lpj*HZ/500000, (lpj*HZ/5000) % 100);
606 #ifdef CONFIG_SMP
607         seq_printf(m, "siblings   : %u\n", cpus_weight(cpu_core_map[cpunum]));
608         if (c->threads_per_core > 1 || c->cores_per_socket > 1)
609                 seq_printf(m,
610                            "physical id: %u\n"
611                            "core id    : %u\n"
612                            "thread id  : %u\n",
613                            c->socket_id, c->core_id, c->thread_id);
614 #endif
615         seq_printf(m,"\n");
616
617         return 0;
618 }
619
620 static void *
621 c_start (struct seq_file *m, loff_t *pos)
622 {
623 #ifdef CONFIG_SMP
624         while (*pos < NR_CPUS && !cpu_isset(*pos, cpu_online_map))
625                 ++*pos;
626 #endif
627         return *pos < NR_CPUS ? cpu_data(*pos) : NULL;
628 }
629
630 static void *
631 c_next (struct seq_file *m, void *v, loff_t *pos)
632 {
633         ++*pos;
634         return c_start(m, pos);
635 }
636
637 static void
638 c_stop (struct seq_file *m, void *v)
639 {
640 }
641
642 struct seq_operations cpuinfo_op = {
643         .start =        c_start,
644         .next =         c_next,
645         .stop =         c_stop,
646         .show =         show_cpuinfo
647 };
648
649 static char brandname[128];
650
651 static char * __cpuinit
652 get_model_name(__u8 family, __u8 model)
653 {
654         char brand[128];
655
656         if (ia64_pal_get_brand_info(brand)) {
657                 if (family == 0x7)
658                         memcpy(brand, "Merced", 7);
659                 else if (family == 0x1f) switch (model) {
660                         case 0: memcpy(brand, "McKinley", 9); break;
661                         case 1: memcpy(brand, "Madison", 8); break;
662                         case 2: memcpy(brand, "Madison up to 9M cache", 23); break;
663                 } else
664                         memcpy(brand, "Unknown", 8);
665         }
666         if (brandname[0] == '\0')
667                 return strcpy(brandname, brand);
668         else if (strcmp(brandname, brand) == 0)
669                 return brandname;
670         else
671                 return kstrdup(brand, GFP_KERNEL);
672 }
673
674 static void __cpuinit
675 identify_cpu (struct cpuinfo_ia64 *c)
676 {
677         union {
678                 unsigned long bits[5];
679                 struct {
680                         /* id 0 & 1: */
681                         char vendor[16];
682
683                         /* id 2 */
684                         u64 ppn;                /* processor serial number */
685
686                         /* id 3: */
687                         unsigned number         :  8;
688                         unsigned revision       :  8;
689                         unsigned model          :  8;
690                         unsigned family         :  8;
691                         unsigned archrev        :  8;
692                         unsigned reserved       : 24;
693
694                         /* id 4: */
695                         u64 features;
696                 } field;
697         } cpuid;
698         pal_vm_info_1_u_t vm1;
699         pal_vm_info_2_u_t vm2;
700         pal_status_t status;
701         unsigned long impl_va_msb = 50, phys_addr_size = 44;    /* Itanium defaults */
702         int i;
703         for (i = 0; i < 5; ++i)
704                 cpuid.bits[i] = ia64_get_cpuid(i);
705
706         memcpy(c->vendor, cpuid.field.vendor, 16);
707 #ifdef CONFIG_SMP
708         c->cpu = smp_processor_id();
709
710         /* below default values will be overwritten  by identify_siblings() 
711          * for Multi-Threading/Multi-Core capable cpu's
712          */
713         c->threads_per_core = c->cores_per_socket = c->num_log = 1;
714         c->socket_id = -1;
715
716         identify_siblings(c);
717 #endif
718         c->ppn = cpuid.field.ppn;
719         c->number = cpuid.field.number;
720         c->revision = cpuid.field.revision;
721         c->model = cpuid.field.model;
722         c->family = cpuid.field.family;
723         c->archrev = cpuid.field.archrev;
724         c->features = cpuid.field.features;
725         c->model_name = get_model_name(c->family, c->model);
726
727         status = ia64_pal_vm_summary(&vm1, &vm2);
728         if (status == PAL_STATUS_SUCCESS) {
729                 impl_va_msb = vm2.pal_vm_info_2_s.impl_va_msb;
730                 phys_addr_size = vm1.pal_vm_info_1_s.phys_add_size;
731         }
732         c->unimpl_va_mask = ~((7L<<61) | ((1L << (impl_va_msb + 1)) - 1));
733         c->unimpl_pa_mask = ~((1L<<63) | ((1L << phys_addr_size) - 1));
734 }
735
736 void
737 setup_per_cpu_areas (void)
738 {
739         /* start_kernel() requires this... */
740 #ifdef CONFIG_ACPI_HOTPLUG_CPU
741         prefill_possible_map();
742 #endif
743 }
744
745 /*
746  * Calculate the max. cache line size.
747  *
748  * In addition, the minimum of the i-cache stride sizes is calculated for
749  * "flush_icache_range()".
750  */
751 static void __cpuinit
752 get_max_cacheline_size (void)
753 {
754         unsigned long line_size, max = 1;
755         unsigned int cache_size = 0;
756         u64 l, levels, unique_caches;
757         pal_cache_config_info_t cci;
758         s64 status;
759
760         status = ia64_pal_cache_summary(&levels, &unique_caches);
761         if (status != 0) {
762                 printk(KERN_ERR "%s: ia64_pal_cache_summary() failed (status=%ld)\n",
763                        __FUNCTION__, status);
764                 max = SMP_CACHE_BYTES;
765                 /* Safest setup for "flush_icache_range()" */
766                 ia64_i_cache_stride_shift = I_CACHE_STRIDE_SHIFT;
767                 goto out;
768         }
769
770         for (l = 0; l < levels; ++l) {
771                 status = ia64_pal_cache_config_info(l, /* cache_type (data_or_unified)= */ 2,
772                                                     &cci);
773                 if (status != 0) {
774                         printk(KERN_ERR
775                                "%s: ia64_pal_cache_config_info(l=%lu, 2) failed (status=%ld)\n",
776                                __FUNCTION__, l, status);
777                         max = SMP_CACHE_BYTES;
778                         /* The safest setup for "flush_icache_range()" */
779                         cci.pcci_stride = I_CACHE_STRIDE_SHIFT;
780                         cci.pcci_unified = 1;
781                 }
782                 line_size = 1 << cci.pcci_line_size;
783                 if (line_size > max)
784                         max = line_size;
785                 if (cache_size < cci.pcci_cache_size)
786                         cache_size = cci.pcci_cache_size;
787                 if (!cci.pcci_unified) {
788                         status = ia64_pal_cache_config_info(l,
789                                                     /* cache_type (instruction)= */ 1,
790                                                     &cci);
791                         if (status != 0) {
792                                 printk(KERN_ERR
793                                 "%s: ia64_pal_cache_config_info(l=%lu, 1) failed (status=%ld)\n",
794                                         __FUNCTION__, l, status);
795                                 /* The safest setup for "flush_icache_range()" */
796                                 cci.pcci_stride = I_CACHE_STRIDE_SHIFT;
797                         }
798                 }
799                 if (cci.pcci_stride < ia64_i_cache_stride_shift)
800                         ia64_i_cache_stride_shift = cci.pcci_stride;
801         }
802   out:
803 #ifdef CONFIG_SMP
804         max_cache_size = max(max_cache_size, cache_size);
805 #endif
806         if (max > ia64_max_cacheline_size)
807                 ia64_max_cacheline_size = max;
808 }
809
810 /*
811  * cpu_init() initializes state that is per-CPU.  This function acts
812  * as a 'CPU state barrier', nothing should get across.
813  */
814 void __cpuinit
815 cpu_init (void)
816 {
817         extern void __cpuinit ia64_mmu_init (void *);
818         unsigned long num_phys_stacked;
819         pal_vm_info_2_u_t vmi;
820         unsigned int max_ctx;
821         struct cpuinfo_ia64 *cpu_info;
822         void *cpu_data;
823
824         cpu_data = per_cpu_init();
825
826         /*
827          * We set ar.k3 so that assembly code in MCA handler can compute
828          * physical addresses of per cpu variables with a simple:
829          *   phys = ar.k3 + &per_cpu_var
830          */
831         ia64_set_kr(IA64_KR_PER_CPU_DATA,
832                     ia64_tpa(cpu_data) - (long) __per_cpu_start);
833
834         get_max_cacheline_size();
835
836         /*
837          * We can't pass "local_cpu_data" to identify_cpu() because we haven't called
838          * ia64_mmu_init() yet.  And we can't call ia64_mmu_init() first because it
839          * depends on the data returned by identify_cpu().  We break the dependency by
840          * accessing cpu_data() through the canonical per-CPU address.
841          */
842         cpu_info = cpu_data + ((char *) &__ia64_per_cpu_var(cpu_info) - __per_cpu_start);
843         identify_cpu(cpu_info);
844
845 #ifdef CONFIG_MCKINLEY
846         {
847 #               define FEATURE_SET 16
848                 struct ia64_pal_retval iprv;
849
850                 if (cpu_info->family == 0x1f) {
851                         PAL_CALL_PHYS(iprv, PAL_PROC_GET_FEATURES, 0, FEATURE_SET, 0);
852                         if ((iprv.status == 0) && (iprv.v0 & 0x80) && (iprv.v2 & 0x80))
853                                 PAL_CALL_PHYS(iprv, PAL_PROC_SET_FEATURES,
854                                               (iprv.v1 | 0x80), FEATURE_SET, 0);
855                 }
856         }
857 #endif
858
859         /* Clear the stack memory reserved for pt_regs: */
860         memset(task_pt_regs(current), 0, sizeof(struct pt_regs));
861
862         ia64_set_kr(IA64_KR_FPU_OWNER, 0);
863
864         /*
865          * Initialize the page-table base register to a global
866          * directory with all zeroes.  This ensure that we can handle
867          * TLB-misses to user address-space even before we created the
868          * first user address-space.  This may happen, e.g., due to
869          * aggressive use of lfetch.fault.
870          */
871         ia64_set_kr(IA64_KR_PT_BASE, __pa(ia64_imva(empty_zero_page)));
872
873         /*
874          * Initialize default control register to defer speculative faults except
875          * for those arising from TLB misses, which are not deferred.  The
876          * kernel MUST NOT depend on a particular setting of these bits (in other words,
877          * the kernel must have recovery code for all speculative accesses).  Turn on
878          * dcr.lc as per recommendation by the architecture team.  Most IA-32 apps
879          * shouldn't be affected by this (moral: keep your ia32 locks aligned and you'll
880          * be fine).
881          */
882         ia64_setreg(_IA64_REG_CR_DCR,  (  IA64_DCR_DP | IA64_DCR_DK | IA64_DCR_DX | IA64_DCR_DR
883                                         | IA64_DCR_DA | IA64_DCR_DD | IA64_DCR_LC));
884         atomic_inc(&init_mm.mm_count);
885         current->active_mm = &init_mm;
886         if (current->mm)
887                 BUG();
888
889         ia64_mmu_init(ia64_imva(cpu_data));
890         ia64_mca_cpu_init(ia64_imva(cpu_data));
891
892 #ifdef CONFIG_IA32_SUPPORT
893         ia32_cpu_init();
894 #endif
895
896         /* Clear ITC to eliminiate sched_clock() overflows in human time.  */
897         ia64_set_itc(0);
898
899         /* disable all local interrupt sources: */
900         ia64_set_itv(1 << 16);
901         ia64_set_lrr0(1 << 16);
902         ia64_set_lrr1(1 << 16);
903         ia64_setreg(_IA64_REG_CR_PMV, 1 << 16);
904         ia64_setreg(_IA64_REG_CR_CMCV, 1 << 16);
905
906         /* clear TPR & XTP to enable all interrupt classes: */
907         ia64_setreg(_IA64_REG_CR_TPR, 0);
908 #ifdef CONFIG_SMP
909         normal_xtp();
910 #endif
911
912         /* set ia64_ctx.max_rid to the maximum RID that is supported by all CPUs: */
913         if (ia64_pal_vm_summary(NULL, &vmi) == 0)
914                 max_ctx = (1U << (vmi.pal_vm_info_2_s.rid_size - 3)) - 1;
915         else {
916                 printk(KERN_WARNING "cpu_init: PAL VM summary failed, assuming 18 RID bits\n");
917                 max_ctx = (1U << 15) - 1;       /* use architected minimum */
918         }
919         while (max_ctx < ia64_ctx.max_ctx) {
920                 unsigned int old = ia64_ctx.max_ctx;
921                 if (cmpxchg(&ia64_ctx.max_ctx, old, max_ctx) == old)
922                         break;
923         }
924
925         if (ia64_pal_rse_info(&num_phys_stacked, NULL) != 0) {
926                 printk(KERN_WARNING "cpu_init: PAL RSE info failed; assuming 96 physical "
927                        "stacked regs\n");
928                 num_phys_stacked = 96;
929         }
930         /* size of physical stacked register partition plus 8 bytes: */
931         __get_cpu_var(ia64_phys_stacked_size_p8) = num_phys_stacked*8 + 8;
932         platform_cpu_init();
933         pm_idle = default_idle;
934 }
935
936 /*
937  * On SMP systems, when the scheduler does migration-cost autodetection,
938  * it needs a way to flush as much of the CPU's caches as possible.
939  */
940 void sched_cacheflush(void)
941 {
942         ia64_sal_cache_flush(3);
943 }
944
945 void __init
946 check_bugs (void)
947 {
948         ia64_patch_mckinley_e9((unsigned long) __start___mckinley_e9_bundles,
949                                (unsigned long) __end___mckinley_e9_bundles);
950 }
951
952 static int __init run_dmi_scan(void)
953 {
954         dmi_scan_machine();
955         return 0;
956 }
957 core_initcall(run_dmi_scan);