Merge tag 'ntb-3.13' of git://github.com/jonmason/ntb
[linux-drm-fsl-dcu.git] / arch / arm / mach-shmobile / smp-sh73a0.c
1 /*
2  * SMP support for R-Mobile / SH-Mobile - sh73a0 portion
3  *
4  * Copyright (C) 2010  Magnus Damm
5  * Copyright (C) 2010  Takashi Yoshii
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; version 2 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  */
20 #include <linux/kernel.h>
21 #include <linux/init.h>
22 #include <linux/smp.h>
23 #include <linux/io.h>
24 #include <linux/delay.h>
25 #include <mach/common.h>
26 #include <mach/sh73a0.h>
27 #include <asm/smp_plat.h>
28 #include <asm/smp_twd.h>
29
30 #define WUPCR           IOMEM(0xe6151010)
31 #define SRESCR          IOMEM(0xe6151018)
32 #define PSTR            IOMEM(0xe6151040)
33 #define SBAR            IOMEM(0xe6180020)
34 #define APARMBAREA      IOMEM(0xe6f10020)
35
36 #define SH73A0_SCU_BASE 0xf0000000
37
38 #ifdef CONFIG_HAVE_ARM_TWD
39 static DEFINE_TWD_LOCAL_TIMER(twd_local_timer, SH73A0_SCU_BASE + 0x600, 29);
40 void __init sh73a0_register_twd(void)
41 {
42         twd_local_timer_register(&twd_local_timer);
43 }
44 #endif
45
46 static int sh73a0_boot_secondary(unsigned int cpu, struct task_struct *idle)
47 {
48         unsigned int lcpu = cpu_logical_map(cpu);
49
50         if (((__raw_readl(PSTR) >> (4 * lcpu)) & 3) == 3)
51                 __raw_writel(1 << lcpu, WUPCR); /* wake up */
52         else
53                 __raw_writel(1 << lcpu, SRESCR);        /* reset */
54
55         return 0;
56 }
57
58 static void __init sh73a0_smp_prepare_cpus(unsigned int max_cpus)
59 {
60         /* Map the reset vector (in headsmp.S) */
61         __raw_writel(0, APARMBAREA);      /* 4k */
62         __raw_writel(__pa(shmobile_boot_vector), SBAR);
63
64         /* setup sh73a0 specific SCU bits */
65         shmobile_scu_base = IOMEM(SH73A0_SCU_BASE);
66         shmobile_smp_scu_prepare_cpus(max_cpus);
67 }
68
69 struct smp_operations sh73a0_smp_ops __initdata = {
70         .smp_prepare_cpus       = sh73a0_smp_prepare_cpus,
71         .smp_boot_secondary     = sh73a0_boot_secondary,
72 #ifdef CONFIG_HOTPLUG_CPU
73         .cpu_disable            = shmobile_smp_cpu_disable,
74         .cpu_die                = shmobile_smp_scu_cpu_die,
75         .cpu_kill               = shmobile_smp_scu_cpu_kill,
76 #endif
77 };