Merge tag 'fbdev-fixes-3.13' of git://git.kernel.org/pub/scm/linux/kernel/git/tomba...
[linux-drm-fsl-dcu.git] / arch / arm / boot / dts / omap3-igep0020.dts
1 /*
2  * Device Tree Source for IGEPv2 Rev. (TI OMAP AM/DM37x)
3  *
4  * Copyright (C) 2012 Javier Martinez Canillas <javier@collabora.co.uk>
5  * Copyright (C) 2012 Enric Balletbo i Serra <eballetbo@gmail.com>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11
12 #include "omap3-igep.dtsi"
13 #include "omap-gpmc-smsc911x.dtsi"
14
15 / {
16         model = "IGEPv2 (TI OMAP AM/DM37x)";
17         compatible = "isee,omap3-igep0020", "ti,omap3";
18
19         leds {
20                 pinctrl-names = "default";
21                 pinctrl-0 = <&leds_pins>;
22                 compatible = "gpio-leds";
23
24                 boot {
25                          label = "omap3:green:boot";
26                          gpios = <&gpio1 26 GPIO_ACTIVE_HIGH>;
27                          default-state = "on";
28                 };
29
30                 user0 {
31                          label = "omap3:red:user0";
32                          gpios = <&gpio1 27 GPIO_ACTIVE_HIGH>;
33                          default-state = "off";
34                 };
35
36                 user1 {
37                          label = "omap3:red:user1";
38                          gpios = <&gpio1 28 GPIO_ACTIVE_HIGH>;
39                          default-state = "off";
40                 };
41
42                 user2 {
43                         label = "omap3:green:user1";
44                         gpios = <&twl_gpio 19 GPIO_ACTIVE_LOW>;
45                 };
46         };
47
48        /* HS USB Port 1 Power */
49        hsusb1_power: hsusb1_power_reg {
50                compatible = "regulator-fixed";
51                regulator-name = "hsusb1_vbus";
52                regulator-min-microvolt = <3300000>;
53                regulator-max-microvolt = <3300000>;
54                gpio = <&twl_gpio 18 GPIO_ACTIVE_LOW>;   /* GPIO LEDA */
55                startup-delay-us = <70000>;
56        };
57
58         /* HS USB Host PHY on PORT 1 */
59         hsusb1_phy: hsusb1_phy {
60                 compatible = "usb-nop-xceiv";
61                 reset-gpios = <&gpio1 24 GPIO_ACTIVE_LOW>; /* gpio_24 */
62                 vcc-supply = <&hsusb1_power>;
63         };
64 };
65
66 &omap3_pmx_core {
67         pinctrl-names = "default";
68         pinctrl-0 = <
69                 &hsusbb1_pins
70                 &tfp410_pins
71                 &dss_pins
72         >;
73
74         hsusbb1_pins: pinmux_hsusbb1_pins {
75                 pinctrl-single,pins = <
76                         0x5aa (PIN_OUTPUT | MUX_MODE3)          /* etk_ctl.hsusb1_clk */
77                         0x5a8 (PIN_OUTPUT | MUX_MODE3)          /* etk_clk.hsusb1_stp */
78                         0x5bc (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d8.hsusb1_dir */
79                         0x5be (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d9.hsusb1_nxt */
80                         0x5ac (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d0.hsusb1_data0 */
81                         0x5ae (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d1.hsusb1_data1 */
82                         0x5b0 (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d2.hsusb1_data2 */
83                         0x5b2 (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d3.hsusb1_data7 */
84                         0x5b4 (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d4.hsusb1_data4 */
85                         0x5b6 (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d5.hsusb1_data5 */
86                         0x5b8 (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d6.hsusb1_data6 */
87                         0x5ba (PIN_INPUT_PULLDOWN | MUX_MODE3)  /* etk_d7.hsusb1_data3 */
88                 >;
89         };
90
91         tfp410_pins: tfp410_dvi_pins {
92                 pinctrl-single,pins = <
93                         0x196 (PIN_OUTPUT | MUX_MODE4)   /* hdq_sio.gpio_170 */
94                 >;
95         };
96
97         dss_pins: pinmux_dss_dvi_pins {
98                 pinctrl-single,pins = <
99                         0x0a4 (PIN_OUTPUT | MUX_MODE0)   /* dss_pclk.dss_pclk */
100                         0x0a6 (PIN_OUTPUT | MUX_MODE0)   /* dss_hsync.dss_hsync */
101                         0x0a8 (PIN_OUTPUT | MUX_MODE0)   /* dss_vsync.dss_vsync */
102                         0x0aa (PIN_OUTPUT | MUX_MODE0)   /* dss_acbias.dss_acbias */
103                         0x0ac (PIN_OUTPUT | MUX_MODE0)   /* dss_data0.dss_data0 */
104                         0x0ae (PIN_OUTPUT | MUX_MODE0)   /* dss_data1.dss_data1 */
105                         0x0b0 (PIN_OUTPUT | MUX_MODE0)   /* dss_data2.dss_data2 */
106                         0x0b2 (PIN_OUTPUT | MUX_MODE0)   /* dss_data3.dss_data3 */
107                         0x0b4 (PIN_OUTPUT | MUX_MODE0)   /* dss_data4.dss_data4 */
108                         0x0b6 (PIN_OUTPUT | MUX_MODE0)   /* dss_data5.dss_data5 */
109                         0x0b8 (PIN_OUTPUT | MUX_MODE0)   /* dss_data6.dss_data6 */
110                         0x0ba (PIN_OUTPUT | MUX_MODE0)   /* dss_data7.dss_data7 */
111                         0x0bc (PIN_OUTPUT | MUX_MODE0)   /* dss_data8.dss_data8 */
112                         0x0be (PIN_OUTPUT | MUX_MODE0)   /* dss_data9.dss_data9 */
113                         0x0c0 (PIN_OUTPUT | MUX_MODE0)   /* dss_data10.dss_data10 */
114                         0x0c2 (PIN_OUTPUT | MUX_MODE0)   /* dss_data11.dss_data11 */
115                         0x0c4 (PIN_OUTPUT | MUX_MODE0)   /* dss_data12.dss_data12 */
116                         0x0c6 (PIN_OUTPUT | MUX_MODE0)   /* dss_data13.dss_data13 */
117                         0x0c8 (PIN_OUTPUT | MUX_MODE0)   /* dss_data14.dss_data14 */
118                         0x0ca (PIN_OUTPUT | MUX_MODE0)   /* dss_data15.dss_data15 */
119                         0x0cc (PIN_OUTPUT | MUX_MODE0)   /* dss_data16.dss_data16 */
120                         0x0ce (PIN_OUTPUT | MUX_MODE0)   /* dss_data17.dss_data17 */
121                         0x0d0 (PIN_OUTPUT | MUX_MODE0)   /* dss_data18.dss_data18 */
122                         0x0d2 (PIN_OUTPUT | MUX_MODE0)   /* dss_data19.dss_data19 */
123                         0x0d4 (PIN_OUTPUT | MUX_MODE0)   /* dss_data20.dss_data20 */
124                         0x0d6 (PIN_OUTPUT | MUX_MODE0)   /* dss_data21.dss_data21 */
125                         0x0d8 (PIN_OUTPUT | MUX_MODE0)   /* dss_data22.dss_data22 */
126                         0x0da (PIN_OUTPUT | MUX_MODE0)   /* dss_data23.dss_data23 */
127                 >;
128         };
129 };
130
131 &leds_pins {
132         pinctrl-single,pins = <
133                 0x5c4 (PIN_OUTPUT | MUX_MODE4) /* etk_d12.gpio_26 */
134                 0x5c6 (PIN_OUTPUT | MUX_MODE4) /* etk_d13.gpio_27 */
135                 0x5c8 (PIN_OUTPUT | MUX_MODE4) /* etk_d14.gpio_28 */
136         >;
137 };
138
139 &i2c3 {
140         clock-frequency = <100000>;
141
142         /*
143          * Display monitor features are burnt in the EEPROM
144          * as EDID data.
145          */
146         eeprom@50 {
147                 compatible = "ti,eeprom";
148                 reg = <0x50>;
149         };
150 };
151
152 &gpmc {
153         ranges = <0 0 0x00000000 0x20000000>,
154                  <5 0 0x2c000000 0x01000000>;
155
156         nand@0,0 {
157                 linux,mtd-name= "micron,mt29c4g96maz";
158                 reg = <0 0 0>;
159                 nand-bus-width = <16>;
160                 ti,nand-ecc-opt = "bch8";
161
162                 gpmc,sync-clk-ps = <0>;
163                 gpmc,cs-on-ns = <0>;
164                 gpmc,cs-rd-off-ns = <44>;
165                 gpmc,cs-wr-off-ns = <44>;
166                 gpmc,adv-on-ns = <6>;
167                 gpmc,adv-rd-off-ns = <34>;
168                 gpmc,adv-wr-off-ns = <44>;
169                 gpmc,we-off-ns = <40>;
170                 gpmc,oe-off-ns = <54>;
171                 gpmc,access-ns = <64>;
172                 gpmc,rd-cycle-ns = <82>;
173                 gpmc,wr-cycle-ns = <82>;
174                 gpmc,wr-access-ns = <40>;
175                 gpmc,wr-data-mux-bus-ns = <0>;
176
177                 #address-cells = <1>;
178                 #size-cells = <1>;
179
180                 partition@0 {
181                         label = "SPL";
182                         reg = <0 0x100000>;
183                 };
184                 partition@80000 {
185                         label = "U-Boot";
186                         reg = <0x100000 0x180000>;
187                 };
188                 partition@1c0000 {
189                         label = "Environment";
190                         reg = <0x280000 0x100000>;
191                 };
192                 partition@280000 {
193                         label = "Kernel";
194                         reg = <0x380000 0x300000>;
195                 };
196                 partition@780000 {
197                         label = "Filesystem";
198                         reg = <0x680000 0x1f980000>;
199                 };
200         };
201
202         ethernet@gpmc {
203                 pinctrl-names = "default";
204                 pinctrl-0 = <&smsc911x_pins>;
205                 reg = <5 0 0xff>;
206                 interrupt-parent = <&gpio6>;
207                 interrupts = <16 IRQ_TYPE_LEVEL_LOW>;
208         };
209 };
210
211 &usbhshost {
212         port1-mode = "ehci-phy";
213 };
214
215 &usbhsehci {
216         phys = <&hsusb1_phy>;
217 };
218
219 &vpll2 {
220         /* Needed for DSS */
221         regulator-name = "vdds_dsi";
222 };