sh: Move sh4a dma header from cpu-sh4 to cpu-sh4a.
authorPaul Mundt <lethal@linux-sh.org>
Sat, 19 May 2012 09:06:12 +0000 (18:06 +0900)
committerPaul Mundt <lethal@linux-sh.org>
Sat, 19 May 2012 09:06:12 +0000 (18:06 +0900)
cpu-sh4a headers take priority over cpu-sh4 ones by virtue of the build
system, there's no need to try and mingle sh4a stuff in cpu-sh4.

Signed-off-by: Paul Mundt <lethal@linux-sh.org>
arch/sh/include/cpu-sh4/cpu/dma-sh4a.h [deleted file]
arch/sh/include/cpu-sh4/cpu/dma.h
arch/sh/include/cpu-sh4a/cpu/dma.h [new file with mode: 0644]

diff --git a/arch/sh/include/cpu-sh4/cpu/dma-sh4a.h b/arch/sh/include/cpu-sh4/cpu/dma-sh4a.h
deleted file mode 100644 (file)
index f280410..0000000
+++ /dev/null
@@ -1,85 +0,0 @@
-#ifndef __ASM_SH_CPU_SH4_DMA_SH7780_H
-#define __ASM_SH_CPU_SH4_DMA_SH7780_H
-
-#include <linux/sh_intc.h>
-
-#if defined(CONFIG_CPU_SUBTYPE_SH7343) || \
-       defined(CONFIG_CPU_SUBTYPE_SH7730)
-#define DMTE0_IRQ      evt2irq(0x800)
-#define DMTE4_IRQ      evt2irq(0xb80)
-#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
-#define SH_DMAC_BASE0  0xFE008020
-#define SH_DMARS_BASE0 0xFE009000
-#elif defined(CONFIG_CPU_SUBTYPE_SH7722)
-#define DMTE0_IRQ      evt2irq(0x800)
-#define DMTE4_IRQ      evt2irq(0xb80)
-#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
-#define SH_DMAC_BASE0  0xFE008020
-#define SH_DMARS_BASE0 0xFE009000
-#elif defined(CONFIG_CPU_SUBTYPE_SH7763) || \
-       defined(CONFIG_CPU_SUBTYPE_SH7764)
-#define DMTE0_IRQ      evt2irq(0x640)
-#define DMTE4_IRQ      evt2irq(0x780)
-#define DMAE0_IRQ      evt2irq(0x6c0)
-#define SH_DMAC_BASE0  0xFF608020
-#define SH_DMARS_BASE0 0xFF609000
-#elif defined(CONFIG_CPU_SUBTYPE_SH7723)
-#define DMTE0_IRQ      evt2irq(0x800)  /* DMAC0A*/
-#define DMTE4_IRQ      evt2irq(0xb80)  /* DMAC0B */
-#define DMTE6_IRQ      evt2irq(0x700)
-#define DMTE8_IRQ      evt2irq(0x740)  /* DMAC1A */
-#define DMTE9_IRQ      evt2irq(0x760)
-#define DMTE10_IRQ     evt2irq(0xb00)  /* DMAC1B */
-#define DMTE11_IRQ     evt2irq(0xb20)
-#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
-#define DMAE1_IRQ      evt2irq(0xb40)  /* DMA Error IRQ*/
-#define SH_DMAC_BASE0  0xFE008020
-#define SH_DMAC_BASE1  0xFDC08020
-#define SH_DMARS_BASE0 0xFDC09000
-#elif defined(CONFIG_CPU_SUBTYPE_SH7724)
-#define DMTE0_IRQ      evt2irq(0x800)  /* DMAC0A*/
-#define DMTE4_IRQ      evt2irq(0xb80)  /* DMAC0B */
-#define DMTE6_IRQ      evt2irq(0x700)
-#define DMTE8_IRQ      evt2irq(0x740)  /* DMAC1A */
-#define DMTE9_IRQ      evt2irq(0x760)
-#define DMTE10_IRQ     evt2irq(0xb00)  /* DMAC1B */
-#define DMTE11_IRQ     evt2irq(0xb20)
-#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
-#define DMAE1_IRQ      evt2irq(0xb40)  /* DMA Error IRQ*/
-#define SH_DMAC_BASE0  0xFE008020
-#define SH_DMAC_BASE1  0xFDC08020
-#define SH_DMARS_BASE0 0xFE009000
-#define SH_DMARS_BASE1 0xFDC09000
-#elif defined(CONFIG_CPU_SUBTYPE_SH7780)
-#define DMTE0_IRQ      evt2irq(0x640)
-#define DMTE4_IRQ      evt2irq(0x780)
-#define DMTE6_IRQ      evt2irq(0x7c0)
-#define DMTE8_IRQ      evt2irq(0xd80)
-#define DMTE9_IRQ      evt2irq(0xda0)
-#define DMTE10_IRQ     evt2irq(0xdc0)
-#define DMTE11_IRQ     evt2irq(0xde0)
-#define DMAE0_IRQ      evt2irq(0x6c0)  /* DMA Error IRQ */
-#define SH_DMAC_BASE0  0xFC808020
-#define SH_DMAC_BASE1  0xFC818020
-#define SH_DMARS_BASE0 0xFC809000
-#else /* SH7785 */
-#define DMTE0_IRQ      evt2irq(0x620)
-#define DMTE4_IRQ      evt2irq(0x6a0)
-#define DMTE6_IRQ      evt2irq(0x880)
-#define DMTE8_IRQ      evt2irq(0x8c0)
-#define DMTE9_IRQ      evt2irq(0x8e0)
-#define DMTE10_IRQ     evt2irq(0x900)
-#define DMTE11_IRQ     evt2irq(0x920)
-#define DMAE0_IRQ      evt2irq(0x6e0)  /* DMA Error IRQ0 */
-#define DMAE1_IRQ      evt2irq(0x940)  /* DMA Error IRQ1 */
-#define SH_DMAC_BASE0  0xFC808020
-#define SH_DMAC_BASE1  0xFCC08020
-#define SH_DMARS_BASE0 0xFC809000
-#endif
-
-#define REQ_HE         0x000000C0
-#define REQ_H          0x00000080
-#define REQ_LE         0x00000040
-#define TM_BURST       0x00000020
-
-#endif /* __ASM_SH_CPU_SH4_DMA_SH7780_H */
index 9d32e2dd25549f4e23f312e4bdc15c721e4238e0..6d7b66b6fe7ef6d42d87fff09d3c014e51798b7d 100644 (file)
@@ -1,14 +1,6 @@
 #ifndef __ASM_CPU_SH4_DMA_H
 #define __ASM_CPU_SH4_DMA_H
 
-/* SH7751/7760/7780 DMA IRQ sources */
-
-#ifdef CONFIG_CPU_SH4A
-
-#include <cpu/dma-sh4a.h>
-
-#else /* CONFIG_CPU_SH4A */
-
 #include <linux/sh_intc.h>
 
 /*
@@ -21,6 +13,7 @@
 
 #define SH_DMAC_BASE0  0xffa00000
 #define SH_DMAC_BASE1  0xffa00070
+
 /* Definitions for the SuperH DMAC */
 #define TM_BURST       0x00000080
 #define TS_8           0x00000010
@@ -30,6 +23,4 @@
 
 #define DMAOR_COD      0x00000008
 
-#endif
-
 #endif /* __ASM_CPU_SH4_DMA_H */
diff --git a/arch/sh/include/cpu-sh4a/cpu/dma.h b/arch/sh/include/cpu-sh4a/cpu/dma.h
new file mode 100644 (file)
index 0000000..f280410
--- /dev/null
@@ -0,0 +1,85 @@
+#ifndef __ASM_SH_CPU_SH4_DMA_SH7780_H
+#define __ASM_SH_CPU_SH4_DMA_SH7780_H
+
+#include <linux/sh_intc.h>
+
+#if defined(CONFIG_CPU_SUBTYPE_SH7343) || \
+       defined(CONFIG_CPU_SUBTYPE_SH7730)
+#define DMTE0_IRQ      evt2irq(0x800)
+#define DMTE4_IRQ      evt2irq(0xb80)
+#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
+#define SH_DMAC_BASE0  0xFE008020
+#define SH_DMARS_BASE0 0xFE009000
+#elif defined(CONFIG_CPU_SUBTYPE_SH7722)
+#define DMTE0_IRQ      evt2irq(0x800)
+#define DMTE4_IRQ      evt2irq(0xb80)
+#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
+#define SH_DMAC_BASE0  0xFE008020
+#define SH_DMARS_BASE0 0xFE009000
+#elif defined(CONFIG_CPU_SUBTYPE_SH7763) || \
+       defined(CONFIG_CPU_SUBTYPE_SH7764)
+#define DMTE0_IRQ      evt2irq(0x640)
+#define DMTE4_IRQ      evt2irq(0x780)
+#define DMAE0_IRQ      evt2irq(0x6c0)
+#define SH_DMAC_BASE0  0xFF608020
+#define SH_DMARS_BASE0 0xFF609000
+#elif defined(CONFIG_CPU_SUBTYPE_SH7723)
+#define DMTE0_IRQ      evt2irq(0x800)  /* DMAC0A*/
+#define DMTE4_IRQ      evt2irq(0xb80)  /* DMAC0B */
+#define DMTE6_IRQ      evt2irq(0x700)
+#define DMTE8_IRQ      evt2irq(0x740)  /* DMAC1A */
+#define DMTE9_IRQ      evt2irq(0x760)
+#define DMTE10_IRQ     evt2irq(0xb00)  /* DMAC1B */
+#define DMTE11_IRQ     evt2irq(0xb20)
+#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
+#define DMAE1_IRQ      evt2irq(0xb40)  /* DMA Error IRQ*/
+#define SH_DMAC_BASE0  0xFE008020
+#define SH_DMAC_BASE1  0xFDC08020
+#define SH_DMARS_BASE0 0xFDC09000
+#elif defined(CONFIG_CPU_SUBTYPE_SH7724)
+#define DMTE0_IRQ      evt2irq(0x800)  /* DMAC0A*/
+#define DMTE4_IRQ      evt2irq(0xb80)  /* DMAC0B */
+#define DMTE6_IRQ      evt2irq(0x700)
+#define DMTE8_IRQ      evt2irq(0x740)  /* DMAC1A */
+#define DMTE9_IRQ      evt2irq(0x760)
+#define DMTE10_IRQ     evt2irq(0xb00)  /* DMAC1B */
+#define DMTE11_IRQ     evt2irq(0xb20)
+#define DMAE0_IRQ      evt2irq(0xbc0)  /* DMA Error IRQ*/
+#define DMAE1_IRQ      evt2irq(0xb40)  /* DMA Error IRQ*/
+#define SH_DMAC_BASE0  0xFE008020
+#define SH_DMAC_BASE1  0xFDC08020
+#define SH_DMARS_BASE0 0xFE009000
+#define SH_DMARS_BASE1 0xFDC09000
+#elif defined(CONFIG_CPU_SUBTYPE_SH7780)
+#define DMTE0_IRQ      evt2irq(0x640)
+#define DMTE4_IRQ      evt2irq(0x780)
+#define DMTE6_IRQ      evt2irq(0x7c0)
+#define DMTE8_IRQ      evt2irq(0xd80)
+#define DMTE9_IRQ      evt2irq(0xda0)
+#define DMTE10_IRQ     evt2irq(0xdc0)
+#define DMTE11_IRQ     evt2irq(0xde0)
+#define DMAE0_IRQ      evt2irq(0x6c0)  /* DMA Error IRQ */
+#define SH_DMAC_BASE0  0xFC808020
+#define SH_DMAC_BASE1  0xFC818020
+#define SH_DMARS_BASE0 0xFC809000
+#else /* SH7785 */
+#define DMTE0_IRQ      evt2irq(0x620)
+#define DMTE4_IRQ      evt2irq(0x6a0)
+#define DMTE6_IRQ      evt2irq(0x880)
+#define DMTE8_IRQ      evt2irq(0x8c0)
+#define DMTE9_IRQ      evt2irq(0x8e0)
+#define DMTE10_IRQ     evt2irq(0x900)
+#define DMTE11_IRQ     evt2irq(0x920)
+#define DMAE0_IRQ      evt2irq(0x6e0)  /* DMA Error IRQ0 */
+#define DMAE1_IRQ      evt2irq(0x940)  /* DMA Error IRQ1 */
+#define SH_DMAC_BASE0  0xFC808020
+#define SH_DMAC_BASE1  0xFCC08020
+#define SH_DMARS_BASE0 0xFC809000
+#endif
+
+#define REQ_HE         0x000000C0
+#define REQ_H          0x00000080
+#define REQ_LE         0x00000040
+#define TM_BURST       0x00000020
+
+#endif /* __ASM_SH_CPU_SH4_DMA_SH7780_H */